JPS63219287A - 自動周波数・位相制御回路 - Google Patents

自動周波数・位相制御回路

Info

Publication number
JPS63219287A
JPS63219287A JP62052731A JP5273187A JPS63219287A JP S63219287 A JPS63219287 A JP S63219287A JP 62052731 A JP62052731 A JP 62052731A JP 5273187 A JP5273187 A JP 5273187A JP S63219287 A JPS63219287 A JP S63219287A
Authority
JP
Japan
Prior art keywords
phase
frequency
signal
output
inputted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62052731A
Other languages
English (en)
Inventor
Tatsuya Uetake
達哉 上竹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP62052731A priority Critical patent/JPS63219287A/ja
Publication of JPS63219287A publication Critical patent/JPS63219287A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、例えば高品位テレビジョンの一方式であるM
USE方式のように4相のデノタル位相変調(以下PS
Kと略す)方式と、他の変調方式の信号とが時分割で交
互に伝送される場合に用いる受信機の自動周波数・位相
制御回路に関するものである。
(発明の概要) 本発明では上記受信機において、前者の信号受信時に自
動周波数制御(以下AFCと略す)作用と自動位相制御
(以下APCと略す)作用とを同時に達成できるものに
関する。
(従来の技術) 従来、この種の装置の例として第5図に示す構成が公知
となっている(昭和60年度電子通信学会情報・システ
ム部門全国大会No、301)。
第5図において31はAFC磯構、32はAPCfi構
、33は4相差動変調の同期検波*vj、41はIGH
z帯の入力信号、42は400MHz帯中間周波数帯信
号、44.45は検波後のI、Q信号である。
以下この動作を説明する。15図の41で表わされる信
号は、映像情報を持つ周波数変調(以下FMと略す)信
号と音声情報を持つ4相PSK信号とが時分割で伝送さ
れできたものである。
まず映像期間においては、AFCfi構31内にあるF
M検波器出力の一部を同機構内にある周波数変換用の局
部発振器へ帰還しAFCをかける。この働きにより信号
41が持っている搬送波周波数のゆらぎの大部分を補正
することができる。その補正を受けた信号は400MH
z帯中間周波数帯2として次段のAPCfi構32へ入
力される。ここではその後段の同期検波機構33の1.
Q出力44.45で逆変調等を行う位相同期回路を用い
音声期間でのみAPCを行なっている。ここで前段にA
 F Cm構33があるため、APCtIii構32の
引き込み幅等の周波数範囲は信号41が有している周波
数ゆらぎほど大きくな(でよい。
(発明が解決しようとする問題点) 以上の系はAFCfi構とAPC機構とを別々に分けて
行い、4相PSK信号到米時でのみAPCを行うことに
特徴を持つ。しかし2回の周波数変換を要するため構成
が大がかりになるという欠、αを有する。
(問題を解決する手段) 本発明では以上を解決するために、第1図のように周波
数変換器1と、中間周?皮数を4逓倍する逓倍器4と、
前記逓倍器4より得た逓倍波から周波数が4逓倍された
正弦波成分を取り出す狭帯域の帯域通過濾波器5と、前
記正弦波成分を分局する分局器14と、前記分周器14
からの出力波と同じ基準周波数を持つ水晶発振器7と、
前記分周器14及び前記水晶発振器7の両出力波を位相
比較する位相比較器6と、低域通過濾波器8と、前記他
の変調方式の信号が到来している期間で保持状態となる
電圧保持器つと、電圧制御型発振器10とを具備する自
動周波数・位相制御回路を設ける。そして、この系にお
いては入力信号の周波数ゆらぎが大きいときにも、位相
同期が行えるように引外込み幅等の周波数範囲が大きい
ことが要求される。また同期引き込みを行うために4相
PSK信号の先頭に設けられたプリアンプル期間の時間
幅は限られているため、引外込みに要する時間の最大値
にも制限がある。しかしながら、この回路の一部ループ
利得、低域通過濾波器8の時定数等を適当に定めること
によりtjs 5図の31で示すような前段のA F 
C機構を省略することができる。
(作用) 杢糸は第3図に示す一般的な2次のP L I−回路と
同様に解析できる。$3図に基いて本発明の詳細な説明
する。
第3図において51は第4図に示す特性を持つ位相比較
器、52はラグリード型低域通過濾波器、53は電圧制
御型発振器、54.55は分周比がNの分周器である。
第3図において入力周波数の変動に対する保持範囲f、
はr、=±π・N−K[H2]となる。
ここでKは位相比較器51、電圧制御型発振器53の各
利得にφ[V / radl、 K v[Hz/ V 
]の積である。ただしKvは電圧制御型発振器53の本
来の利得を分周比Nで割ったものである。従ってN>1
の場合、N=1の場合と比べてKvを増大させてもKを
同じに保つことができるのでfl  を大きくすること
ができる。ただしこのようにループ利得Kを小さくする
と位相引き込み時間が大きくなる。従ってどこかに最適
な点が存在する。
(実施例) 第1図は本発明のPLL回路を示すブロック図である。
第2図は本発明に係るPLL回路を高品位テレビジョン
伝送方式の一方式であるMUSE方式の受信機に応用し
た例を示すブロック図である。まず第1図に基いて本発
明の要部について説明する。
第1図において、1は周波数変換器、2は中間周波数用
増幅器、3は2分配器、4は4逓倍器、5は狭帯域の帯
域通過濾波器、6は位相比較器、7は基準発振器、8は
低域通過濾波器、9は電圧保持器、10は電圧制御型発
振器、14はN分周器、21は伝送されて米た信号の入
力端子、22は4相PSK信号検出回路からの信号の入
力端子、23は次段への出力端子である。
次にこの第1図に示したP L L回路の動作を説明す
る。このPLL回路において、端子21からは4相P 
S K (;’4号と他の変調方式の信号とが時分割で
交互に到来するとする。この信号は周波数変換器1で所
定の中間周波数に変換された後、増幅器2で増幅され、
分配器3により検波器等、次段へ信号の一部が分配され
る。そして他の一部は4逓倍器4に入力され、そこから
周波数が4倍された正弦波を含む逓信波が出力される。
そして狭帯域の帯域通過濾波器5によりその正弦波のみ
が抽出され、位相比較器6の入力端子の片側に入力され
る。もう片側の入力端子には抽出された正弦波と同じ公
称周波数の位相基準発振器7からの信号が入力され、こ
れらを位相比較した出力を低域通過濾波器8を通して電
圧保持回路9へ入力する。低域通過濾波器8の作用は通
常のPLLのものと同様である。
電圧保持回路9はPSK信号の期間では通常の増幅器と
して動作する。そしてその出力が電圧制御型発振器10
の制御端子へ入力される。以上の位相制御型負帰還回路
により、伝送されて米だ信号の周波数が多少ずれても、
端子23で得られる中間周波数は基準発振器7と同様の
安定度に保たれる。
次に第2図に基いて、本発明に係るPLL回路を高品位
テレビジョン伝送の一方式であるMUSE方式の受信機
の4相差動位相変調(以下4相DPSKと略す)信号用
位相同期回路に応用した例を説明する。
第2図において6はtjS4図に示す特性を持つ位相比
較器、11は134.26MHz帯帯域通過濾波器、1
2.18は2逓倍器、13は268.52MHz帯帯域
通過濾波器、14は64分周器、7は基準発振器であり
、本応用例では8゜39125MHz水晶発振器を用い
ている。15は緩衝増幅器、16は加算器、17は可変
電圧直流電圧源である。その他第1図と同符号のものは
同じ働きのものを示す。また11.12.13.18で
4逓倍器を構成する。
次にこのPLL回路における動作を説明する。
MUSE信号では映像と音声とが時分割で伝送され、か
つ音声は4相DPSKで伝送される。
これらの信号は、周波数変換器1で134.26 M 
Hz帯の中間周波数に変換される。
ここで音声期間であれば4相DPSK信号が4逓倍器に
入力されるので、その出力は位相変調がかがっていない
、周波数が端子23で得られる中間周波数の4倍(53
7,04MHz)の正弦波を含む信号が得られる。これ
をQ値が250程度の狭帯域の帯域通過濾波器5を通す
ことにより537.04MHzの正弦波のみを取り出す
。これを64分周器14により分周し、8.39125
MHzの信号を得て、その出力と、それと同じ基準周波
数を持つ水晶発振器7の出力とを位相比較器6により位
相比較し低域通過濾波器8、電圧保持回路9を通して電
圧制御型光振器10に戻す。
次に映像信号の期間では音声期間検出回路からの信号2
2が電圧保持回路9を遷移させ、その直前の電圧が保持
される。再び音声期間が訪れたときループが閉じるが、
電圧保持回路9の出力においては、以前保持されそして
映像期間中はぼ変化しない電圧と、位相同期が終了した
時点での電圧とは、はぼ等しいため同期引き込みに要す
る時間は短くてすむ。
(発明の効果) 以上述べたように、本発明によれば、引き込み範囲の広
い位相同期回路かえられるため、4相PSK信号を受信
する際に、従来その前段に設けていたAFCi構を省略
できる。
【図面の簡単な説明】
第1図は本発明の構成を示したブロック図、第2図は本
発明のMUSE信号用位相同期回路への応用例を示した
ブロック図、13図は本発明の作用の艮明に用いた一般
的なP L I−回路のブロック図、第4図は本発明の
応用例でで用いた位相比較器の特性図、f55図は従来
例を示した構成図である。 第1図において1は周波数変換器、4は4逓倍器、5は
狭帯域の帯域通過濾波器、6は位相比較器、7は水晶発
振器、8は低域通過濾波器、9は電圧保持器、10は電
圧制御型発振器、14は分局器である。

Claims (1)

    【特許請求の範囲】
  1. 4相位相変調信号と他の変調方式の信号とが時分割で送
    られる伝送方式で用いる受信機において、周波数変換器
    と、中間周波数を4逓倍する逓倍器と、前記逓倍器より
    得た逓倍波から周波数が4逓倍された正弦波成分を取り
    出す狭帯域の帯域通過濾波器と、前記正弦波成分を分周
    する分周器と、前記分周器からの出力波と同じ基準周波
    数を持つ水晶発振器と、前記分周器及び前記水晶発振器
    の両出力波を位相比較する位相比較器と、低域通過濾波
    器と、前記他の変調方式の信号が到来している期間で保
    持状態となる電圧保持器と、電圧制御型発振器とを具備
    する自動周波数・位相制御回路。
JP62052731A 1987-03-06 1987-03-06 自動周波数・位相制御回路 Pending JPS63219287A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62052731A JPS63219287A (ja) 1987-03-06 1987-03-06 自動周波数・位相制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62052731A JPS63219287A (ja) 1987-03-06 1987-03-06 自動周波数・位相制御回路

Publications (1)

Publication Number Publication Date
JPS63219287A true JPS63219287A (ja) 1988-09-12

Family

ID=12923072

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62052731A Pending JPS63219287A (ja) 1987-03-06 1987-03-06 自動周波数・位相制御回路

Country Status (1)

Country Link
JP (1) JPS63219287A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04111653A (ja) * 1990-08-31 1992-04-13 Fukushima Nippon Denki Kk 搬送波再生装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04111653A (ja) * 1990-08-31 1992-04-13 Fukushima Nippon Denki Kk 搬送波再生装置

Similar Documents

Publication Publication Date Title
US4527145A (en) Method and apparatus for the digital control of the phase of the system clock of a digital signal processing system
US4091410A (en) Frequency and phase lock loop synchronous detecting system having a pair of phase lock conditions
US5857004A (en) Digital data receiver
JPS6119261A (ja) 周波数変換回路
EP0115445A2 (en) Optical heterodyne detection pulse receiving system and method
US4339725A (en) Synchronous demodulator for multi-phase PSK signal
US5793819A (en) Radio communication terminal station
KR970007985B1 (ko) 직접 혼합 동기 am 수신기
JPH0340333A (ja) チューナ選局装置
US4709408A (en) Phased lock loop synchronous detecting system with an automatic frequency tuning circuit
US6522366B1 (en) Dual-loop PLL circuit and chrominance demodulation circuit
US4461035A (en) Television synchronous receiver
JPS63219287A (ja) 自動周波数・位相制御回路
US4578706A (en) Television synchronous receiver
JPS642294B2 (ja)
JPH0541718A (ja) デジタル変調波の復調装置
JP3396047B2 (ja) 受信装置
JPS609204A (ja) テレビジヨン信号の検波回路
JPH0328624Y2 (ja)
JPH10126256A (ja) クロック発生回路
JPH0155627B2 (ja)
JPH04127679A (ja) テレビジョン信号受信回路
JPH02141147A (ja) 搬送波同期回路
JPH0821962B2 (ja) キヤリアトラツキング回路
JPH06152457A (ja) Pll選局装置