JPS63211994A - 画像信号発生回路 - Google Patents

画像信号発生回路

Info

Publication number
JPS63211994A
JPS63211994A JP62044599A JP4459987A JPS63211994A JP S63211994 A JPS63211994 A JP S63211994A JP 62044599 A JP62044599 A JP 62044599A JP 4459987 A JP4459987 A JP 4459987A JP S63211994 A JPS63211994 A JP S63211994A
Authority
JP
Japan
Prior art keywords
width
vertical line
image
pattern
picture
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62044599A
Other languages
English (en)
Inventor
Koichi Ara
孝一 荒
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Home Electronics Ltd
NEC Corp
Original Assignee
NEC Home Electronics Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Home Electronics Ltd, Nippon Electric Co Ltd filed Critical NEC Home Electronics Ltd
Priority to JP62044599A priority Critical patent/JPS63211994A/ja
Priority to US07/160,375 priority patent/US4929937A/en
Publication of JPS63211994A publication Critical patent/JPS63211994A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/06Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
    • G09G1/14Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
    • G09G1/16Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible the pattern of rectangular co-ordinates extending over the whole area of the screen, i.e. television type raster

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、画像パターンを形成するドツトを水平方向
に簡単に縮幅できるようにした画像信号発生回路に関す
る。
[従来の技術] 古佃刑シー↓Nヂを工^−ト七h1臂拘に)lノ・9ン
受像機は、11 G B6走査線の集束ずれにより画像
の鮮明度が劣化しやすく、このため投写管の向きを変え
たり姿勢を調整したときなどに、クロスハッヂパターン
やドツトパターンなどの調整用画像パターンを用いてコ
ンバーゼンス調整する必要がある。この種のコンバーゼ
ンス調整に用いる画像パターンを発生する画像信号発生
回路は、すべてハードウェアで構成した場合、画像パタ
ーンごとに種々の回路を用意しなければならないために
、回路構成が複雑化してしまい、また画面上でカーソル
表示しようとすると、回路規模がさらに複雑化するため
に、実用性を欠く欠点があった。
このため、例えば第3図に示す画像信号発生回路Iのご
とく、!フィールド分又は璽フレーム分の画像情報を記
憶することのできる画像メモリ2を用い、この画像メモ
リ2から読み出した画像パターンを、投写型テレビジョ
ン受像機3内の映像処理回路4に供給する方法が導入さ
れるようになった。この画像信号発生回路1は、中央処
理装置5に接続された画像メモリ2から一永ポ同皿イテ
ロに位相ロックされて動作するアドレス発生回路6が指
定する番地の画像データを読み出し、パラレルデータを
シリアルデータに変換する並・直列変換回路7を介して
映像処理回路4に送り込む構成をとる。画像メモリ2に
記憶させる画像情報は、画像メモリ2の記憶容量の範囲
内で中、実処理装置W5の描画機能を利用して任意に変
えることができる。
[発明が解決しようとする問題点] 」二記従来の画像信号発生回路1は、例えばクロスハツ
チパターンを画面上に映し出す場合、横線はlラインの
幅で描けるのに対し、縦線の横幅は、画像メモリ2の記
憶容量による制限を受けるため、ソフトウェア処理を通
じて実現できるドツトの最小幅に限界があった。このた
め、縦線の幅を横線と同程度にするのが難しく、従って
コンバーゼンス調整のように、縦線と横線が交差する4
点に囲まれた矩形部分の画像を見て、RGB各走各線査
線束ずれの有無をチェックするのに最適な画像パターン
を得るのが難しい等の問題点があった。
E問題点を解決するための手段] この発明は、上記問題点を解決したものであり、画像メ
モリに記憶させた画像データを偏向走査に合わせて逐次
読み出し、画像メモリの記憶容量で決まる最小幅をもつ
ドツトの集合である画像パターンを形成する画像パター
ン形成手段と、前記画像メモリの読み出し出力が供給さ
れ、画像パターンの水平エツジを検出し、検出した水平
エツジを前記最小幅のドツトに対応する時間幅よりも短
い期間だけ遅延することにより、画像パターンを縮幅す
る縮幅手段を設けて構成したことを特徴とするものであ
る。
[作J!]] この発明は、画像メモリに記憶させた画像データを偏向
走査に合わせて逐次読み出し、画像メモリの記憶容量で
決まる最小幅をもつドツトの集合である画像パターンを
形成するとともに、画像メモリの読み出し出力から画像
パターンの水平エツジを検出し、検出した水平エツジを
前記最小幅のドツトに対応する時間幅よりも短い期間だ
け遅延することiこ上り、画像パターンを縮幅する。
[実施例] 以下、この発明の実施例について、第1.2図を参照し
て説明する。第1図は、この発明の画像信号発生装置の
一実施例を示す回路構成図、第2図は、第1図に示した
回路各部の信号が画面上で形成する画像パターンを示す
図である。
第1図中、画像信号発生回路IKは、並・直列変換回路
7と映像処理回路4の間に、画像パターンの水平エツジ
を検出し、検出した水平エツジを前記ドツト幅に対応す
る時間幅よりも短い期間だけ遅延することで、画像パタ
ー、ンを縮幅する縮幅手段を介在させたものである。縮
幅手段は、この実施例の場合、クロスハツチパターンの
なかから、縦線だけを抽出する縦線検出回路12と、縦
線検出回路12が検出した縦線を、クロスハツチパター
ンから消去する縦線消去回路13と、縦線検出回路13
が検出した縦線から、立ち上がりエツジは共有しながら
より幅の細い縦線を形成する縦線縮幅回路14と、縦線
縮幅回路14から得られる^i/1X蜘り優伯九優伯譲
+關詩1す^山壱神−智ふる加算回路15からなる。こ
こでは、縦線縮幅回路14としては、画像パターンの水
平エツジでトリガされ、一定時間幅の遅延出力を得る遅
延回路等を用いているが、水平偏向周波数が高くなるほ
ど遅延時間が短縮されるよう、水平偏向周波数検知回路
I6が縦線縮幅回路14に接続しである。
縮幅手段を構成する回路各部の出力が形成する画像パタ
ーンは、第2図(A)ないしくE)に示す通りである。
図からも明らかなように、加算回路I5から得られるク
ロスハツチパターンを構成する縦線は、縦線縮幅回路1
4によって縮幅され、はぼ横線と同一の幅となる。すな
わら、記憶容量の制約からソフトウェア処理だけでは最
小幅に限界のあった縦線の幅を、回路処理により所望の
幅に縮小できたわけである。従って、例えば水平偏向周
波数が通常の偏向周波数の倍程度あるような高密度画像
ディスプレイに画像パターンを映し出すような場合でも
、水平偏向周波数に応じて縦線縮幅回路14内の遅延時
間が!/2程度に短縮され、縦線と横線の幅を同程度に
保つことができる。
また、クロスハツチパターンに限らず、ドツトパターン
や或は円形パターンなどであっても、縮幅手段による画
像パターンの縮幅が可能であり、しかもソフトウェア処
理の利点を活かしてカーソル表示なども簡単に行うこと
ができる。
このように、上記画像信号発生回路11は、画像メモリ
2に記憶させた画像データを偏向走査に合わせて逐次読
み出し、画像メモリ2の記憶容量で決まる最小幅をもつ
ドツトの集合である画像パターンを形成するとともに、
画像メモリ2の読み出し出力から画像パターンの水平エ
ツジを検出し、検出した水平エツジを前記最小幅のドツ
トに対応する時間幅よりも短い期間だけ遅延することに
より、画像パターンを縮幅する構成としたから、画像メ
モリ2の記憶容量によって制約される水平解像度を、画
像メモリ2の記憶容量を拡大することで高めるのではな
く、画像メモリ2から読み出した画像パターンに時間軸
上で波形整形処理を加えることで、高めることができ、
これにより画像パターン全体の画像処理に適したソフト
ウェア処理と画像パターン細部の画像処理に適した回路
処理とを、それぞれの長所を活かして併用し、きわめて
効率の良い画像処理を行うことができる。
[発明の効果] 以上説明したように、この発明は、画像メモリに記憶さ
せた画像データを偏向走査に合わせて逐次読み出し、画
像メモリの記憶容量で決まる最小幅をもつドツトの集合
である画像パターンを形成するとともに、画像メモリの
読み出し出力から画像パターンの水平エツジを検出し、
検出した水平エツジを前記幅のドツトに対応する時間幅
よりも短い期間だけ遅延することにより、画像パターン
を縮幅する構成としたから、画像メモリの記憶容量によ
って制約される水平解像度を、画像メモリの記憶容量を
拡大することで高めるのではなく、画像メモリから読み
出した画像パターンに時間軸上で波形整形処理を加える
こと、で、高めることができ、これにより画像パターン
全体の画像処理に適したソフトウェア処理と画像パター
ン細部の画像処理に適した回路処理とを、それぞれの長
所を活かして併用し、きわめて効率の良い画像処理を行
うことができる等の優れた効果を奏する。
【図面の簡単な説明】
第1図は、この発明の画像信号発生装置の一実施例を示
す回路構成図、第2図は、第1図に示した回路各部の信
号が画面上で形成する画像パターンを示す図、第3図は
、従来の画像信号発生回路の一例を示す回路構成図であ
る。 2006画像メモリ、5.、、中央処理装置。 Il、、、画像信号発生回路、12.、、縦線検出回路
、13.0.縦線消去回路、14.、、縦線縮幅回路、
15.、、加算回路。

Claims (1)

    【特許請求の範囲】
  1. 画像メモリに記憶させた画像データを偏向走査に合わせ
    て逐次読み出し、画像メモリの記憶容量で決まる最小幅
    をもつドットの集合である画像パターンを形成する画像
    パターン形成手段と、前記画像メモリの読み出し出力が
    供給され、画像パターンの水平エッジを検出し、検出し
    た水平エッジを前記最小幅のドットに対応する時間幅よ
    りも短い期間だけ遅延することにより、画像パターンを
    縮幅する縮幅手段を設けてなる画像信号発生回路。
JP62044599A 1987-02-27 1987-02-27 画像信号発生回路 Pending JPS63211994A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP62044599A JPS63211994A (ja) 1987-02-27 1987-02-27 画像信号発生回路
US07/160,375 US4929937A (en) 1987-02-27 1988-02-25 Circuit for generating image signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62044599A JPS63211994A (ja) 1987-02-27 1987-02-27 画像信号発生回路

Publications (1)

Publication Number Publication Date
JPS63211994A true JPS63211994A (ja) 1988-09-05

Family

ID=12695918

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62044599A Pending JPS63211994A (ja) 1987-02-27 1987-02-27 画像信号発生回路

Country Status (2)

Country Link
US (1) US4929937A (ja)
JP (1) JPS63211994A (ja)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4020462A (en) * 1975-12-08 1977-04-26 International Business Machines Corporation Method and apparatus for form removal from contour compressed image data
DE2938349C2 (de) * 1979-09-21 1983-05-26 Aeg-Telefunken Ag, 1000 Berlin Und 6000 Frankfurt Schaltungsanordnung zur kompatiblen Auflösungserhöhung bei Fernsehsystemen
US4646076A (en) * 1983-04-27 1987-02-24 Sperry Corporation Method and apparatus for high speed graphics fill
US4656507A (en) * 1984-04-10 1987-04-07 Motion Analysis Systems, Inc. Quad-edge video signal detector
US4631691A (en) * 1984-05-14 1986-12-23 Rca Corporation Video display device simulation apparatus and method
US4794387A (en) * 1985-11-18 1988-12-27 Sanders Royden C Jun Enhanced raster image producing system
IL77840A (en) * 1986-02-10 1989-05-15 Elscint Ltd Data compression system for digital imaging

Also Published As

Publication number Publication date
US4929937A (en) 1990-05-29

Similar Documents

Publication Publication Date Title
US5231490A (en) Apparatus for converting aspect ratio and number of scanning lines of a video signal
JPS63205778A (ja) ビデオ信号デイジタル化回路
JP2584138B2 (ja) テレビジョン方式変換装置
KR950009698B1 (ko) 엔티에스씨/에치디티브이(ntsc/hdtvm) 듀얼 리시버의 라인 트리플러
JPS63211994A (ja) 画像信号発生回路
JPS5967788A (ja) テレビジヨン受像機のスチル画像発生装置
JPS6316199Y2 (ja)
US7139030B2 (en) Video signal processing apparatus
US6771879B1 (en) Video processor for producing stored video key signals to be used for superimposing text or the like on background images
US5786802A (en) Circuit and method for vertically expanding a display image
JPH06178202A (ja) 画像縮小装置
JPH0543565Y2 (ja)
JP3273808B2 (ja) テストパターン発生装置
JP2712278B2 (ja) ワイプパターン発生装置
JPS61242467A (ja) フアクシミリ受信機の信号処理回路
KR950004108B1 (ko) 화상비가상이한화면에영상신호를디스플레이하는방법및그장치
JPS6051712B2 (ja) ラスタ−スキヤンデイスプレイ装置
JP3601748B2 (ja) カラー撮像装置及びデイジタルコンポーネント信号の生成方法
JPH0126226B2 (ja)
JP2807044B2 (ja) イメージセンサ試験用同期信号発生器
KR0132262Y1 (ko) 영상 수평보간 회로
JPH066724A (ja) 画像表示装置
JPS59149390A (ja) 映像信号発生装置
JPS6033790A (ja) 画像メモリ装置
JPS6327504Y2 (ja)