JPS63211918A - タイマ制御装置 - Google Patents

タイマ制御装置

Info

Publication number
JPS63211918A
JPS63211918A JP62044813A JP4481387A JPS63211918A JP S63211918 A JPS63211918 A JP S63211918A JP 62044813 A JP62044813 A JP 62044813A JP 4481387 A JP4481387 A JP 4481387A JP S63211918 A JPS63211918 A JP S63211918A
Authority
JP
Japan
Prior art keywords
interrupt
timer
interrupt signal
microcomputer
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62044813A
Other languages
English (en)
Inventor
Hiroshi Yamaguchi
博志 山口
Akihiko Kasahara
明彦 笠原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP62044813A priority Critical patent/JPS63211918A/ja
Priority to KR1019870009450A priority patent/KR910002296B1/ko
Publication of JPS63211918A publication Critical patent/JPS63211918A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G99/00Subject matter not provided for in other groups of this subclass
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/28Modifications for introducing a time delay before switching

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measurement Of Predetermined Time Intervals (AREA)
  • Electric Clocks (AREA)
  • Control Of Combustion (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) この発明は、交流電源出力より割込み信号を生成し、該
割込み信号をマイクロコンピュータで計数してタイマ出
力とするタイマ制御装置に関するものである。
〔従来の技術〕
第4図(a)は、例えば昭和57年9月1日三菱電機株
式会社半導体事業部発行「三菱ワンチップ4ビツトFR
OMマイクロコンピュータユーザーズマニュアルMEL
PS 4  PII35Jに記載されたマイクロコンピ
ュータ応用のタイマ回路技術の一例である。(a)図に
おいて、マイクロコンピュータ(以降マイコンと略記す
る) (la)の割込み端子(INT)に全波整流され
た60Hzの交流電源出力を接続して100m秒の基準
タイマを作る回路が説明されている。この回路において
は、交流電源6(Hlzの全波整流出力を割込み信号(
1) とした時、1秒間にtg。
回の割込み信号がマイコンに入力されるので、マイコン
で割込み回数を12回カウントすることで17100秒
m 100m秒を測定できる。割込みタイミングは(a
)図に示すように交流波形の立ち上がりエツジが電圧レ
ベル(VtU)になった時に行なわれる。
次に第4図(b) に示すフローチャートに基づきマイ
コンのタイマ動作を説明する。割込み信号(1)が割込
み端子(INT)を介してマイコン(la)に受は入れ
られると、マイコン(1a)のプログラムは割込み処理
のINT−ENTRY (S−2)に穆り、自動的に割
込み禁止となる。そして、今まで実施てしいた処理結果
を格納したレジスタ内容をメモリに退避する(S−3)
。次に割込み信号を1つ入力する毎に、12進カクンタ
のプリセット値を1つ減算する(S−4)。このように
、減算を継続し、12進カウンタが零になった時、再度
のカウンタ動作に備えて12進カウンタに12をプリセ
ットする(S−5)。そして、100ff1秒測定した
事を示すフラグを1にする(S−a)。
その後、メモリに退避していたレジスタ内容を再度レジ
スタに戻しく5−7) 、割込み禁止を解除する(S−
a)。そして、最後にプログラムを、割込み処理が実施
される前の番地へもどす(S−9)。
以上のようにして、商用電源周波数を利用して、比較的
正確なタイマを実現することができる。
〔発明が解決しようとする問題点〕
従来のタイマ装置は以上のように構成されている為、例
えば第5図(a)に示すような正弦波交流出力の零クロ
ス付近に雑音が発生し、該交流出力を全波整流(第5図
(b))にした後、トランジスタ等で矩形波整形(第5
図(c) ) シて割込み信号を生成した場合、正規の
割込み信号の他雑音成分による割込み信号が重畳され、
正常時(第5図(d))よりも多くの割込み信号がマイ
コンに受は入れられ、タイマ出力に誤差が生じる問題点
があった。
この発明は上記のような問題点を解消するためになされ
たもので、交流電源に雑音が重畳され、割込み信号が正
常時よりも多く発生した場合においても、正確なタイマ
出力を出すタイマ制御装置を得ることを目的とする。
〔問題点を解決するための手段〕
この発明に係るタイマ制御装置は、マイコン内蔵の割込
み制御手段が割込み信号を受付けた後、次周期の割込み
信号入力に至るまで割込みを禁止すると共に、割込み許
可毎の割込み信号を限時計数手段に入力してタイマ出力
とし、更′に割込み禁止時に発生した割込み信号を記憶
手段に格納し限時計数動作完了と共に記憶手段内容をク
リアするものである。
〔作用〕
この発明によるタイマ制御装置によれば、割込み信号は
電源周波数信号であり、おおよその割込み信号発生周期
は判明されている為、割込み制御手段は上記周期に発生
した割込み信号を正常の割込み信号として限時計数手段
に入力し、タイマ動作に供する。又、極端に短い周期、
すなわち割込み禁止期間に発生した割込み信号は雑音成
分による割込み信号として記憶手段に保持され、タイマ
動作完了と共に上記記憶手段内容をクリアし、雑音によ
る割込み信号を除去する。
〔実施例〕
第1図はこの発明によるタイマ制御装置の一実施例の全
体構成図である。この実施例は第1図から明らかなよう
に、マイコン(la)内に交流電源出力の各周期信号を
割込み信号(1)と入力すると共に、割込み信号入力後
、次周期の割込み信号入力に至るまで期間を割込み禁止
期間とする割込み制御手段(2)と、割込み信号を予め
設定した回数計数した後、計数値をタイマ出力として出
力する限時計数手段(3)と、割込み禁止期間に発生し
た割込み信号を記憶すると共に、タイマ出力に基づいて
記憶内容をクリアする記憶手段(4)を備えている。
以下、この発明の一実施例を第2図に示すフローチャー
トに基づいて説明する。マイコン(1a)の割込み端子
(INT)に電源周波数、すなわち6011 zの全波
整流を接続して、100m秒の基準タイマを作る。割込
み信号(1)は60)1zの時は1秒間に120回発生
するので、割込み回数を12回カウントする毎に100
m秒を測定できる。割込み信号(1)が受付けられると
マイコンのプログラムは割込み処理のINT ENTE
R(S−2)に移り自動的に割込み禁止となる。そして
今まで実施していた処理結果を格納したレジスタの内容
をメモリに格納する(S−3)。次に12進カウンタの
プリセット値から1を減算する(S−4)。12進カウ
ンタが零になったら、12進カクンタを12にセットし
く5−5) 、100m秒測定した事を示すフラグを1
にする(S−6)。次に割込みを受付けた後、発生した
割込み信号は雑音によるものとしてクリアする(S−1
0)。
次にメモリに格納していたレジスタの内容をレジスタに
戻しく5−7) 、割込み禁止を解除する(S−a)。
最後にプログラムを割込み処理が実施される前の番地へ
戻す(S−9)。この様にして雑音による割込み信号の
影響を除去する事ができる。
雑音による割込み信号が正規の割込み信号の直前に発生
した場合は雑音による割込み信号が受付けられけ、カウ
ントされるが正規の割込み信号が除去され、カウントさ
れる回数は雑音による割込み信号の影響を受けない時と
同じである。正規の割込み信号は一般的には、交流電源
出力がOボルトに近い電圧で発生する様に設定する。し
たがって雑音による割込み信号の発生は正規の割込み信
号と時間差が少ない。本実施例では割込み禁止にしてい
る時間が短いが、1m秒程度でも充分効果が期待で籾る
。また割込み禁止の時間が5m秒程度であれば、より効
果がある。
第3図は本実施例によるタイマ制御装置を石油燃焼暖房
器の制御回路に適用した場合の回路ブロック図である。
石油燃焼暖房器は一般におばようタイマをもち、おはよ
うタイマが時計機能をもち、長時間をカウントする必要
があり、商用電源の雑音により時計が進む不具合が発生
する事がある。また燃焼量の制御において正確なタイマ
を必要とする。燃焼量制御におけるタイマが不正確であ
ると、燃料量と空気のバランスがくずれ、不完全燃焼を
したり燃焼量が過大又は過小になったりする問題がある
そこでこの発明を利用する事により、精度の高い時計機
能をもち、かつ安全な石油燃焼暖房器が実現できる。
(発明の効果) 以上のようにこの発明によれば、交流電源出力に基づい
てマイクロコンピュータの割込み信号を生成し、該割込
み信号をマイクロコンピュータに計数させ該計数出力値
をタイマ出力とするタイマ装置に加えて、上記交流電源
出力に重畳した雑音成分による割込み信号と正規の割込
み信号を弁別し得る構成とした為、雑音成分による誤タ
イマ出力を排除した精度の高いタイマ出力値が得られる
タイマ制御装置が提供で診る。
【図面の簡単な説明】 第1図はこの発明の一実施例によるタイマ制御装置の構
成図、第2図は本実施例の動作を説明するフローチャー
ト、第3図はこの発明を石油燃焼暖房器のタイマに利用
した一実施例の制御回路のブロック図、第4図(a)は
従来のタイマ装置を説明する為の構成図、同図(b)は
従来装置の動作を説明するフローチャート、第5図(a
)は雑音が交流電源出力に重畳した場合の電圧波形図、
同図(b)は上記交流電源出力の全波整流波形図、同図
(C)は該全波整流出力を矩形整形して生成した割込み
信号波形図、同図(d)は正常な割込み信号波形図をそ
れぞれ示す。 図において、(1)は割込み信号、 (1a)はマイクロコンピュータ、 (2)は割込み制御手段、(3) は限時計数手段、(
4)は記憶手段。 なお、各図中、同一符号は同−又は相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 交流電源出力の各周期信号を割込み信号として入力する
    と共に、該割込み信号を一定時間計数した後タイマ出力
    として出力する限時計数手段内蔵のマイクロコンピュー
    タを備えたタイマ装置において、上記マイクロコンピュ
    ータに、割込み信号受付け後に次周期割込み信号入力に
    至るまで割込みを禁止すると共に、割込み信号を上記限
    時計数手段へ出力する割込み制御手段と、割込み禁止期
    間に発生した割込み信号を記憶すると共に、タイマ出力
    に基づいて記憶内容をクリアする記憶手段を備えたこと
    を特徴とするタイマ制御装置。
JP62044813A 1987-02-27 1987-02-27 タイマ制御装置 Pending JPS63211918A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP62044813A JPS63211918A (ja) 1987-02-27 1987-02-27 タイマ制御装置
KR1019870009450A KR910002296B1 (ko) 1987-02-27 1987-08-28 타이머 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62044813A JPS63211918A (ja) 1987-02-27 1987-02-27 タイマ制御装置

Publications (1)

Publication Number Publication Date
JPS63211918A true JPS63211918A (ja) 1988-09-05

Family

ID=12701868

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62044813A Pending JPS63211918A (ja) 1987-02-27 1987-02-27 タイマ制御装置

Country Status (2)

Country Link
JP (1) JPS63211918A (ja)
KR (1) KR910002296B1 (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61191985A (ja) * 1984-12-17 1986-08-26 ハネウエル・インコ−ポレ−テツド デジタル・タイマを交流電源の周波数に同期させる方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61191985A (ja) * 1984-12-17 1986-08-26 ハネウエル・インコ−ポレ−テツド デジタル・タイマを交流電源の周波数に同期させる方法

Also Published As

Publication number Publication date
KR910002296B1 (ko) 1991-04-11
KR880010358A (ko) 1988-10-08

Similar Documents

Publication Publication Date Title
JPS63211918A (ja) タイマ制御装置
KR880000646B1 (ko) 마이콤화(化)한 엔코오더를 갖는 키이보오드
EP0388116A1 (en) Timer circuit
JPH0588785A (ja) リセツト回路
JP2604562B2 (ja) パルス間隔計測装置
US5202859A (en) Time informing clock
KR920002104Y1 (ko) 마이크로 프로세서의 리세트 회로
JPS56680A (en) Electronic clock
JPS58196469A (ja) 集積回路のテスト方法
JPH0635194Y2 (ja) タイマー装置
SU1507331A1 (ru) Динамометрический тестер
JPS62286417A (ja) 時計付調理器
JPS5826047B2 (ja) マイクロプロセッサの停止並びに起動方式
SU1016781A1 (ru) Устройство дл вычитани
JPS62112422A (ja) カウンタ回路
SU1485152A1 (ru) Микропроцессорный измеритель параметров комплексных сопротивлений
KR950009111A (ko) 전자레인지의 전원주파수 판독방법
SU976400A1 (ru) Устройство дл измерени времени переходных процессов включени и выключени источников питани
KR980010706A (ko) 주파수 검출회로
JP2929698B2 (ja) マイクロコンピュータ
SU1430954A1 (ru) Множительно-делительное устройство
JPH0313786Y2 (ja)
JPH0320984B2 (ja)
JPS6193959A (ja) 速度検出装置
JP2001307166A (ja) エンジン稼動時間積算メータ