JPS63205896A - 半導体記憶装置 - Google Patents

半導体記憶装置

Info

Publication number
JPS63205896A
JPS63205896A JP62037520A JP3752087A JPS63205896A JP S63205896 A JPS63205896 A JP S63205896A JP 62037520 A JP62037520 A JP 62037520A JP 3752087 A JP3752087 A JP 3752087A JP S63205896 A JPS63205896 A JP S63205896A
Authority
JP
Japan
Prior art keywords
battery
blocks
block
power supply
storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62037520A
Other languages
English (en)
Inventor
Hirohiko Koike
小池 裕彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62037520A priority Critical patent/JPS63205896A/ja
Publication of JPS63205896A publication Critical patent/JPS63205896A/ja
Pending legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Power Sources (AREA)
  • Static Random-Access Memory (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Memory System (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分e) 本発明は情報処理システムで用いられる半導体記憶装置
に関する。
(従来の技術) 従来、この種の半導体記憶装置は、主電源が遮断される
と、記憶部の全領域にバッテリーから電源を供給し、バ
ッテリーの容量と記憶部の消費電流とで定まる所定のバ
ックアップ時間だけ記憶部の全領域の記憶内容を保持し
ていた。
(発明が解決しようとする問題点) 上述した従来の半導体記憶装置は、主電源の遮断時に記
憶部の全領域に対してバッテリーから電源を供給してい
るから、記憶部の未使用領域や有効情報が存在しない領
域にも、バッテリーの電源が供給される。このため、バ
ッテリーが、無駄に消費されることになり、バッテリー
のバックアップ時間が、短くなってしまうという欠点が
ある。
本発明は上記問題点に鑑みてなきれたもので、バッテリ
ーの浪費を低減することにより停電後、できる限り長時
間にわたって記憶部の記憶内容を保持することのできる
半導体記憶装置を提供することを目的とする。
(問題点を解決するための手段) 前述の問題点を解決するために本発明が提供する手段は
、停電時にバッテリーから電源の供給を受けて半導体記
憶部に記憶した記憶内容を保持する半導体記憶装置であ
って、前記半導体記憶部の記憶領域を複数のブロック領
域に分割し、該ブロック領域毎にスイッチング手段を設
け、該スイッチング手段を介して前記バッテリーと前記
各ブロック領域とを接続することを特徴とする。
(実施例) 次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例を示した回路ブロック図であ
る。1は主電源、2〜6は外部スイッチ、7は記憶部で
ある。この記憶部7の記憶領域は、ブロックa −eの
5つのブロック領域に分割されている。13はバッテリ
ー、14〜19はダイオードである。
記憶部7は5つのブロックa−eで構成きれている。そ
こで、各々のブロック領域の使用状況に応じて予め、使
用者が、外部スイッチ2〜6を操作しておくことにより
、主電源の遮断時に、バッテリー13から、電源の供給
を必要とするブロックがブロックa−eのうちから指定
できる。
次に作用を説明する。第1図実施例ではブロックa、b
、cに有効情報が保持きれ、ブロックd、eは未使用の
状態であり、且つブロックCは重要度が低く、ブロック
a、bに保持された情報の重要度が高いから外部スイッ
チ1,2だけを閉じている。従って、主電源の遮断時に
は、ブロックa、bにだけバッテリーの電源が供給きれ
る。
また、開放状態に設定された外部スイッチ4゜5.6に
対応するブロックc、d、eについては、バッテリー1
3からの電源が供給きれない、これによりバッテリー1
3の消費電流が最少限の値に設定されるから、長期間に
わたってブロックa。
bの各領域に保持された重要な情報を確実にバックアッ
プすることができる。
(発明の効果) 以上説明したように本発明は、バッテリーを無駄に消費
することなく有効に利用でき、バッテリーが記憶領域に
電源を供給できる時間、即ち、バックアップ時間を長く
することができる。
【図面の簡単な説明】
第1!!7は本発明の一実施例を示す回路ブロック図で
ある。 1・・・主電源、2・・・外部スイッチ、3・・・外部
スイッチ、4・・・外部スイッチ、5・・・外部スイッ
チ、6・・・外部スイッチ、7・・・記憶部、13・・
・バッテリー、14〜19・・・ダイオード。

Claims (1)

  1. 【特許請求の範囲】 停電時にバッテリーから電源の供給を受けて半導体記憶
    部に記憶した記憶内容を保持する半導体記憶装置におい
    て、 前記半導体記憶部の記憶領域を複数のブロック領域に分
    割し、該ブロック領域毎にスイッチング手段を設け、該
    スイッチング手段を介して前記バッテリーと前記各ブロ
    ック領域とを接続することを特徴とする半導体記憶装置
JP62037520A 1987-02-20 1987-02-20 半導体記憶装置 Pending JPS63205896A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62037520A JPS63205896A (ja) 1987-02-20 1987-02-20 半導体記憶装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62037520A JPS63205896A (ja) 1987-02-20 1987-02-20 半導体記憶装置

Publications (1)

Publication Number Publication Date
JPS63205896A true JPS63205896A (ja) 1988-08-25

Family

ID=12499819

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62037520A Pending JPS63205896A (ja) 1987-02-20 1987-02-20 半導体記憶装置

Country Status (1)

Country Link
JP (1) JPS63205896A (ja)

Similar Documents

Publication Publication Date Title
JPH09160838A (ja) キャッシュメモリバックアップ装置
US20010011844A1 (en) Method and arrangement for controlling functions in a programme- controlled circuit in the event of operating voltage failure
JPS63205896A (ja) 半導体記憶装置
JPH04259989A (ja) 電源制御方式
JPH0119184B2 (ja)
JPS63273952A (ja) 半導体記憶装置
JPH06100923B2 (ja) 停電時の電源保持回路
JPH02232752A (ja) メモリ管理方法
KR960014155B1 (ko) 컴퓨터 시스템의 데이타 백업장치
JPS63181017A (ja) デ−タバツクアツプ装置
JPS60110058A (ja) メモリ・バツクアツプ方式
JPH01194192A (ja) リフレッシュ切換制御装置
JPS6234343Y2 (ja)
JPS625338U (ja)
JPH0348956A (ja) 停電時データ保持回路
JPH04199393A (ja) メモリカード
JPS59130129U (ja) 半導体記憶素子のバツクアツプ電源回路
JPH11154042A (ja) データバックアップシステム
JP2597552B2 (ja) 電子交換機の電源バツクアツプ方式
JPH0489295A (ja) Icカード
JPH07295671A (ja) サスペンド機能付きコンピュータ
JPH0548037U (ja) マイクロプロセッサのモード制御回路
JPS60245012A (ja) Cpuおよびメモリのバツクアツプ電源回路
JPH0312759A (ja) 自動データ復元方式
JPH04134513A (ja) パーソナルコンピュータ