JPS63193568A - 薄膜トランジスタ - Google Patents

薄膜トランジスタ

Info

Publication number
JPS63193568A
JPS63193568A JP2657687A JP2657687A JPS63193568A JP S63193568 A JPS63193568 A JP S63193568A JP 2657687 A JP2657687 A JP 2657687A JP 2657687 A JP2657687 A JP 2657687A JP S63193568 A JPS63193568 A JP S63193568A
Authority
JP
Japan
Prior art keywords
semiconductor film
film
drain
channel
channel semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2657687A
Other languages
English (en)
Inventor
Yoshihiko Toyoda
吉彦 豊田
Masahiro Hayama
羽山 昌宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2657687A priority Critical patent/JPS63193568A/ja
Publication of JPS63193568A publication Critical patent/JPS63193568A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Thin Film Transistor (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、例えば液晶ディスプレイやイメージセンサ
等に用いられる薄膜トフンジヌタの構造に関するもので
ある。
〔従来の技術〕
第3図は、例えば特開昭61−208876号公報(こ
示された従来の逆スタガ形薄膜トランジスタを示す断面
図であり、図において、(1)は絶縁性基板、(2)は
ゲート電極、(3)はゲート絶縁膜、(4)はチャネル
半導体膜例えば水素化ア七μファヌシリコン膜、(5)
は例えばn形アモルファスシリコン膜よりなるソース領
域およびドレイン領域、(6)はソース電極、(7)は
ドレイン電極、(8)は保護膜である。
次に動作fこついて説明する。ゲート電極(2)に電圧
がかけられると水素化アモルファスシリコン膜(4)に
電子が誘起され% トランジスタはON状態となる。ゲ
ート電極(2)に電圧がかかつていない場合、アモルフ
ァスシリコン層(4)は。絶縁体となり、は々んど電流
が流九ないOFF状態となる。
〔発明が解決しようとする問題点〕
従来の逆ヌタが形薄膜トランジスタは以上のように構成
されていたので、半導体膜(4)が上の保護膜(8)の
影響を受は易く、トランジスタがOFFの時、特に半導
体膜(4)と保護膜(8)の界面でドレイン電流が流れ
易いなどの問題があつTこ。
この発明は上記のような問題点を解消するためになされ
1こもので、トランジスタがOFFの時のドレイン電流
の低減化を目面としたものである。
〔問題点を解決する1こめの手段〕 この発明に係る薄膜トランジスタは、チャネル半導体膜
のソース領域とドレイン領域の間の部分に、上記チャネ
ル半導体膜の導電形と反対の導電形を有する半導体層を
形成し1こものである。
〔作用〕
この発明fこおけるチャネル半導体膜の導電形と反対の
導電形を有する半導体層は、トランジスタOFF時にお
けるドレイン電流(以後OFF電流と呼ぶ)をブロッキ
ングし、OFF電流を低減化する。
〔実施例〕
以下、この発明の一実施例を図ルもとに説明する。第1
図において、(1)は少なくともその表面が絶縁物から
なる基板であり、この例ではガラス基板である。(2)
は基板(1)上に設けられているゲート電極、(3)は
グー1−i4極(2)上に設けられているゲート絶縁膜
、(4)はゲート絶縁膜(3)上に設けられチャネルと
なる半導体膜であり、例えば水素化アモルファスシリコ
ン膜、(5)は半導体膜(4)に設けられているソース
領域およびドレイン領域であり1例えハn+形アモルフ
ァスシリコン膜、 (6) 、 (7) 1.tソース
領域およびドレイン領域1こそれぞれ設けられているソ
ース電極およびドレイン電極、(8)は保護膜。
(9)はチャネル半導体膜(4)のソース領域(5)と
ドレイン領域(5)の間の部分をこ形成され、チャネル
半導体膜(4)の導電形と反対の導電形を有する半導体
層である。この半導体層(9)は、チャネル半導体膜(
4)のソース領域(5)とドレイン領域(5)間の部分
1こエツチングにより穴を形成し、この穴にプラズマC
VD法(こよりチャネル半導体膜(4)がn形ア七μフ
ァスシリコン膜の場合1例えばp形アモルファスシリコ
ン膜を蒸着することにより形成される。
上記のよう1こ構成され1こ薄膜トランジスタにおいて
は、p形アモμファスシリコン層(9)が、アモルファ
スシリコン膜(4)に注入された電子をブロッキングす
るため、OFF ’g流を低減でき、大きな0N10F
F比を得ることができる。このようなp形アモルファス
シリコンm (91の深さは大きい程、OFF 電流の
ブロッキング効果は大きくなる。
なお、上記実施例ではnチャネルの半導体膜(4)にp
形半導体層(9)を設けTこ場合(こついて説明したが
、pチャネルの半導体膜(4)の場合は、n形半導体層
(9)を設ければよい。
まfこ、チャネル半導体膜(4)および半導体1p:1
(9)は共に水素化アモルファスシリコンに限るもので
はナク、シリコンカーバイド、多結晶シリコン、カドミ
ウムセレナイド等であってもよい。
また、半導体層(9)は上記実施例1こ示すようfこプ
ラズマCVD法により形成される他、ポロンま1こはリ
ンを熱拡散またはイオン打ち込みすることによって形成
されてもよい。
さらに、第2図に示すようfこ、半導体層(9)はゲー
ト絶縁膜(3)に達していてもよい。
〔発明の効果〕
以上のように、この発明によれば、チャネル半導体膜の
ソース領域とドレイン領域の間の部分に、上記チャネル
半導体膜の導電形と反対の導電形を有する半導体層を形
成したので、トランジスタOFF時のドレイン電流を低
減でき、安定で優れ1こ特性を有する薄膜トランジスタ
が得られる効果がある。
【図面の簡単な説明】
第1図はこの発明の一実施例による薄膜トフンジヌタを
示す断面図、第2図はこの発明の他の実施例による薄膜
トランジスタを示す断面図、第8図は従来の薄膜トラン
ジスタを示す断面図である。 図において、(1)は基板、(2)はゲート電極、(4
)はチャネル半導体膜、(5)はソースおよびドレイン
領域、(6)はソース電極、(7)はドレイン電極、(
8)は保護膜、(9)は半導体層である。 なお、各図中同一符号は同一ま1こは相当部分を示すも
のとする。

Claims (3)

    【特許請求の範囲】
  1. (1)少なくともその表面が絶縁物からなる基板上に設
    けられているゲート電極と、このゲート電極上に設けら
    れているゲート絶縁膜と、このゲート絶縁膜上に設けら
    れチャネルとなる半導体膜と、この半導体膜に設けられ
    ているソース領域およびドレイン領域と、これらのソー
    ス領域およびドレイン領域にそれぞれ設けられているソ
    ース電極およびドレイン電極とを備える逆スタガ型薄膜
    トランジスタにおいて、上記チャネル半導体膜のソース
    領域とドレイン領域の間の部分に、上記チャネル半導体
    膜の導電形と反対の導電形を有する半導体層を形成した
    ことを特徴とする薄膜トランジスタ。
  2. (2)チャネル半導体膜として、水素化アモルファスシ
    リコン、シリコンカーバイド、多結晶シリコン、および
    カドミウムセレナイドのうちの一種を用いる特許請求の
    範囲第1項記載の薄膜トランジスタ。
  3. (3)チャネル半導体膜のソース領域とドレイン領域の
    間の部分に形成する半導体層として、水素化アモルファ
    スシリコン、シリコンカーバイド、多結晶シリコン、お
    よびカドミウムセレナイドのうちの一種を用いる特許請
    求の範囲第1項または第2項記載の薄膜トランジスタ。
JP2657687A 1987-02-05 1987-02-05 薄膜トランジスタ Pending JPS63193568A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2657687A JPS63193568A (ja) 1987-02-05 1987-02-05 薄膜トランジスタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2657687A JPS63193568A (ja) 1987-02-05 1987-02-05 薄膜トランジスタ

Publications (1)

Publication Number Publication Date
JPS63193568A true JPS63193568A (ja) 1988-08-10

Family

ID=12197378

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2657687A Pending JPS63193568A (ja) 1987-02-05 1987-02-05 薄膜トランジスタ

Country Status (1)

Country Link
JP (1) JPS63193568A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02163972A (ja) * 1988-12-16 1990-06-25 Nec Corp 薄膜トランジスタの製造方法
US4994401A (en) * 1987-01-16 1991-02-19 Hosiden Electronics Co., Ltd. Method of making a thin film transistor
US5065202A (en) * 1988-02-26 1991-11-12 Seikosha Co., Ltd. Amorphous silicon thin film transistor array substrate and method for producing the same
US5114869A (en) * 1988-05-30 1992-05-19 Seikosha Co., Ltd. Method for producing reverse staggered type silicon thin film transistor
JP2014057080A (ja) * 2007-08-07 2014-03-27 Semiconductor Energy Lab Co Ltd 半導体装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60113971A (ja) * 1983-11-26 1985-06-20 Matsushita Electric Ind Co Ltd 薄膜電界効果型半導体装置及びその製造方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60113971A (ja) * 1983-11-26 1985-06-20 Matsushita Electric Ind Co Ltd 薄膜電界効果型半導体装置及びその製造方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4994401A (en) * 1987-01-16 1991-02-19 Hosiden Electronics Co., Ltd. Method of making a thin film transistor
US5065202A (en) * 1988-02-26 1991-11-12 Seikosha Co., Ltd. Amorphous silicon thin film transistor array substrate and method for producing the same
US5114869A (en) * 1988-05-30 1992-05-19 Seikosha Co., Ltd. Method for producing reverse staggered type silicon thin film transistor
JPH02163972A (ja) * 1988-12-16 1990-06-25 Nec Corp 薄膜トランジスタの製造方法
JPH07114285B2 (ja) * 1988-12-16 1995-12-06 日本電気株式会社 薄膜トランジスタの製造方法
JP2014057080A (ja) * 2007-08-07 2014-03-27 Semiconductor Energy Lab Co Ltd 半導体装置

Similar Documents

Publication Publication Date Title
JPH03225873A (ja) 半導体装置
KR950030282A (ko) 박막 트랜지스터의 제조방법
JPH06104438A (ja) 薄膜トランジスタ
JPS63193568A (ja) 薄膜トランジスタ
US5529940A (en) Method of manufacturing a vertical MOSFET having a gate electrode of polycrystalline silicon
JP2653092B2 (ja) 相補型薄膜トランジスタ及びその製造方法
EP0268472B1 (en) Step-cut insulated gate static induction transistors and method of manufacturing the same
JPH0697694B2 (ja) 相補型薄膜トランジスタ
JPS6376474A (ja) 薄膜トランジスタのインバ−タ回路
JPS6188565A (ja) 電界効果型トランジスタ
JPH09312405A (ja) 薄膜トランジスタ及びその製造方法
JPH04280474A (ja) Mos型トランジスタ
JPH01302768A (ja) 逆スタガー型シリコン薄膜トランジスタ
JP3522440B2 (ja) 薄膜半導体装置
JPH0191470A (ja) 入力保護回路
JPS63278273A (ja) 半導体装置
JPH0346980B2 (ja)
JPH09167839A (ja) 絶縁ゲート型電界効果トランジスタ及びその製造方法
JPH07131019A (ja) 薄膜トランジスタ及びその製造方法
JPH04162477A (ja) 薄膜トランジスタ
JP2699401B2 (ja) 相補型半導体装置及びその製造方法
JPH01286367A (ja) 縦型電界効果トランジスタ
JP2000091583A (ja) 半導体素子
JPH09162395A (ja) 絶縁ゲート型トランジスタ
JPH0669507A (ja) パワーmosfet