JPS63142589A - 半導体メモリ - Google Patents

半導体メモリ

Info

Publication number
JPS63142589A
JPS63142589A JP61290013A JP29001386A JPS63142589A JP S63142589 A JPS63142589 A JP S63142589A JP 61290013 A JP61290013 A JP 61290013A JP 29001386 A JP29001386 A JP 29001386A JP S63142589 A JPS63142589 A JP S63142589A
Authority
JP
Japan
Prior art keywords
output
address
data
input
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61290013A
Other languages
English (en)
Inventor
Takashi Obara
隆 小原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61290013A priority Critical patent/JPS63142589A/ja
Publication of JPS63142589A publication Critical patent/JPS63142589A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は半導体メモリに関し、特に同一周期中で書込み
と読取りを行なう半導体メモリに関する。
〔従来の技術〕
従来、MOSメモリデバイスにおいてのリードライトコ
ントロールは、1サイクルごとにリードモード、ライト
モード及びリードモディファイライトモードが許されて
いた。これらの3つのタイミング図を第6図に示す。こ
れらのうち、特に、リードモディファイライトモードは
、リード動作終了後、リードしたアドレスと同一アドレ
スのセルに新データのライトを行なうモードであり、1
サイクル中に同一アドレスセルに対して、リード及びラ
イトが行なえるモードとなっている。
第5図に従来のランダムアクセスメモリのブロック図を
示す。以下、第5図及び第6図を用いて、従来のランダ
ムアクセスメモリの動作について説明を行なう。
一般にランダムアクセルメモリは、外部信号として複数
本のアドレスピン61(ビット数によって数が異なる)
、電源ピン(Voo及びグランド)、入力ビン66(D
IN>、出力ピン65(DouT)、行アドレスストロ
ーブ信号ピン62(RAS)、列アドレスストローブ信
号ビン63 (CAS)及びライトイネーブル信号ビン
64(WE>を持ち、これらによって動作のモードが決
定されデータの入出力及びリフレッシュを行なっている
。内部回路は第5図に示す通り、主としてメモリセルマ
トリクス51、アドレス判定回路52、行アドレス指定
回路53、列アドレス指定回路54、リードライトコン
トロール回路55、出カバ・ンファ回路56、入力バッ
ファ回路57、入出力データバス58及びリードライト
コントロール信号59とから成る。
第6図中の時刻t、において、行アドレスストローブ信
号62が活性化すると、この時刻の外部アドレス信号6
1のデータをアドレス判定回路52に取り込み、行アド
レス指定回路53によって行アドレスの指定を行なう。
時刻t2において、列アドレス信号63が活性化すると
、行側と同様に、この時刻の外部アドレス信号61のデ
ータを再びアドレス判定回路52に取り込み、このデー
タを列アドレス指定回路54に転送して列アドレスを指
定する。
この時刻t2の時点で外部信号T「の状態によって、書
込みか、読出しかのモード指定がなされるわけであるが
、このV「信号のいかんにかかわらず、行及び列アドレ
スによって指定されたセルの旧データは、入出力バスま
で、出力される。
r「信号により、読出し動作が指定された場合には、こ
のまま出力がバッファを通して外部に指定されたアドレ
スの旧データを出力し、書込み動作が指定された場合に
は、入力ビン66(DIN)のデータを入力バッファ回
路57に取り込んで入出力バス58にこのデータを転送
し、指定アドレスのセルまで書き込む一方、リードライ
トコントロール信号59を活性化して、出力バッファ回
路56を非活性化し、旧データの出力を停止する。従っ
て、書込み、読出しに共通の入出力バスを用いている限
り、旧データはDINより入力される新データによって
破壊されることになる。
〔発明が解決しようとする問題点〕
リードモディファイライト動作の場合には、通常のリー
ド動作を終え、旧データを出力ビンに出力して後、書込
み動作を行ない、同一アドレスに対して、新データを書
き込むわけであるが、リード動作に対する所用時間に加
え、アドレス決定の共通動作以外の書込み動作所用時間
が必要となる。
〔問題点を解決するための手段〕
本発明のリードライト同時動作メモリは、外部信号T[
によって決定される書込み又は読出し動作のどちらの動
作においても、入出力バスに出力される指定アドレスの
旧データを利用し、上記外部信号V[によって書込み動
作を指定した場合にも、入力バッファ回路を通して外部
入力バスに転送される前に、旧データをラッチする保持
回路を有し、従来書込み時に、出力バッファ回路を非活
性とするために用いられていたリードライトコントロー
ル信号を廃止することによって実現できる。
すなわち、T「信号の状態に拘らず、アクセスされたア
ドレスの旧データは必ず出力し、ライト動作に関しては
、VW倍信号状態によって、書込みか否かを決定するメ
モリである。
〔実施例〕
次に、本発明の実施例について図面を参照して説明する
第1図は、本発明の一実施例を示すブロック図である。
第5図に示した従来の回路のブロック図と同様のメモリ
マトリクス11、アドレス判定回路12、行アドレス指
定回路13、列アドレス指定回路14、リードライトコ
ントロール回路15、出力バッファ回路16及び入力バ
ッファ回路17という主構成要素に加え、旧データの保
持回路19、入出力バス18並びに入出力バス18を分
離した型の入力バス18a及び出力バス18bとからな
る。
第2図は、このリードライト同時動作メモリのタイミン
グ図である。行アドレス及び列アドレスの指定は、従来
と同様に行なわれ、入出力バス18に旧データが出力さ
れる。時刻11において、行アドレスストローブ信号2
2が活性化すると、この時刻の外部アドレス信号21の
データをアドレス判定回路12に取り込み、行アドレス
指定回路13によって行アドレスの指定を行ない、時刻
t2において、列アドレスストローブ信号23が活性化
すると、この時刻の外部アドレス信号21のデータをア
ドレス判定回路12に取り込み、このデータを列アドレ
ス指定回路14に転送して列アドレスを指定する。
時刻t3において、保持回路を動作させ、入出力バス1
8を入力バス18aと、出力バス18bとに分離する。
この時刻t3においては、行アドレス及び列アドレスに
よって指定されたセルの旧データが、前記3つのバスに
伝達されており、3つのバスは共に共通のデータを保持
している。このサイクルの動作モードが読出しであった
場合、出力バス18bに保持されている旧データが出力
バッファ回路を通して出力ビン25(Dou↑)に出力
され、書込み動作であった場合には、上記読出し動作を
平行して行ないながら、入力ピン26(Dos>に入力
された新データを入力バッファ17、入力バス18a、
入出力バス18を通して指定アドレスのセルに新データ
を書き込む。この時点では、出力バス18bは分離しで
あるので、出力データを破壊することなく、旧データを
出力し、新データの書込みが実行されることになる。
第3図に、旧データの保持回路の具体的−例を示す。こ
れは、最も簡単に保持回路を実現させ得るもので入出力
バスと入力バスを同一接点とし、出力バスのみを一対の
トランジスタのスイッチングにより接続、切断の切換え
を行なうものである。このトランジスタQ1及びQ2の
ゲート制御信号φlは、第2図のタイミング図に示す様
に、行及び列アドレスの指定が行なわれ、旧データが、
入出力バスに出力された後、T「の活性化によって、新
データが出力バスに伝達される前に、スイッチングが行
なわれ、入出力バスと出力バスの切離しが行なわれれば
良い。
さらに好ましくは、出力バスに容量あるいはブリップフ
ロラ1等のデータ保存回路を付加することが望ましい。
第4図は、スイッチングトランジスタを列デコーダ内に
設け、データバスそのものを書込み用、読出し用に分割
したものであり、実質的には、前記第3図の例と同等と
なる。
この様に入出力バスに旧データの保持回路が存在する事
と、ライト系からの出力コントロール信号(リードライ
トコントロール信号)を無くす事とによって実現される
このメモリは、同一サイクル中に同一アドレスのメモリ
セルに対して、一般の単独リード又は単独ライト時のサ
イクルタイムをオーバーすることなく、旧データの読出
し及び新データの書込みを同時に行なうことができるメ
モリであるため、画像処理等メモリをディレィラインと
して用いる場合等において有用となる。すなわち、複数
個のメモリの並列処理を行ない、一つの画像を得る場合
には、各個のメモリに対する制御は、ディレィラインと
して動作を行なう場合=9− のリードライト同時実行サイクルと、静止画等のリード
だけのサイクルとの2通りになり、ライトのみのサイク
ルは、初期設定時等、非常に回数の少ないサイクルに限
られる。この場合のサイクルタイムは、従来であればリ
ードライトを同一サイクル中に行なうリードモデアファ
イライトモードのサイクルタイムによって規定されてし
まうため、通常の単独リード又は単独ライトの場合のサ
イクルタイムより長くなり、又、モディファイライトの
WI雅号のコントロールも煩雑となっていた。
しかし、このリードライト同時動作メモリを用いる場合
には、サイクルタイムは単独のリード又はライト時のも
のと同一のミニマムサイクルとなり、しかもモディファ
イライトの様な複雑なT「の制御も不要となり、効率の
良い画像処理システムが実現できるわけである。
〔発明の効果〕
以上説明したように本発明は、同一サイクル中に、同一
アドレスに対して、単独のリード又はラー10= イト動作に要するサイクルタイムと同一の時間内に、旧
データのリードと新データのライトを同時に行なうこと
を可能とすることにより、画像処理等、メモリをディレ
ィラインとして使用する場合等1サイクル中でリードラ
イトを同時に行なうモードを利用する場合には、サイク
ルタイムの短縮及びライトイネーブル信号のタイミング
コントロールの簡素化がはかられ、メモリの時間的有効
利用が可能となって、ひいては、システムのコストダウ
ンにも寄与することができる。
【図面の簡単な説明】
第1図は、本発明の一実施例を示すブロック図、第2図
は、本発明のメモリのタイミング図、第3図及び第4図
は本発明の具体的実施例を示す図、第5図は従来のメモ
リのブロック図、第6図は、従来のメモリのタイミング
図を示す。 11・・・メモリセルマトリクス、12・・・アドレス
判定回路、13・・・行アドレス指定回路、14・・・
列アドレス指定回路、15・・・リードライトコントロ
ール回路、16・・・出力バッファ回路、17・・・入
力バッファ回路、19・・・保持回路。

Claims (1)

    【特許請求の範囲】
  1. 第1の外部信号により指定されたアドレスに対し、第2
    の外部信号による書込み動作又は読出し動作の指定によ
    り書込み又は読出しを行うランダムアクセスメモリにお
    いて、前記第1の外部信号により指定されたアドレスか
    ら読み出された旧データを保持する保持回路を有し、前
    記第2の外部信号により書込み動作の指定によつて新デ
    ータの書込みが行なわれる場合にも、前記保持回路中の
    旧データは保持され、前記第2の外部信号の指定のいか
    んにかかわらず、前記保持回路に保持された旧データを
    、前記新データの書込みと同一周期中に周期長の延長を
    することなしに出力するこを特徴とする半導体メモリ。
JP61290013A 1986-12-04 1986-12-04 半導体メモリ Pending JPS63142589A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61290013A JPS63142589A (ja) 1986-12-04 1986-12-04 半導体メモリ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61290013A JPS63142589A (ja) 1986-12-04 1986-12-04 半導体メモリ

Publications (1)

Publication Number Publication Date
JPS63142589A true JPS63142589A (ja) 1988-06-14

Family

ID=17750651

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61290013A Pending JPS63142589A (ja) 1986-12-04 1986-12-04 半導体メモリ

Country Status (1)

Country Link
JP (1) JPS63142589A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0438699A (ja) * 1990-05-31 1992-02-07 Kawasaki Steel Corp 半導体記憶装置
JP2008204554A (ja) * 2007-02-20 2008-09-04 System Fabrication Technologies Inc 半導体記憶装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59154688A (ja) * 1983-02-23 1984-09-03 Hitachi Ltd 半導体メモリ装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59154688A (ja) * 1983-02-23 1984-09-03 Hitachi Ltd 半導体メモリ装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0438699A (ja) * 1990-05-31 1992-02-07 Kawasaki Steel Corp 半導体記憶装置
JP2008204554A (ja) * 2007-02-20 2008-09-04 System Fabrication Technologies Inc 半導体記憶装置

Similar Documents

Publication Publication Date Title
US7907469B2 (en) Multi-port memory device for buffering between hosts and non-volatile memory devices
US6327188B1 (en) Synchronous random access memory
KR930004426B1 (ko) 듀얼 포트 판독/기입 레지스터 파일 메모리 및 그 구성방법
JPS62152050A (ja) 半導体メモリ
US3968480A (en) Memory cell
JPS5960658A (ja) 論理機能を備えた半導体記憶装置
JP3039557B2 (ja) 記憶装置
JPS59165294A (ja) 複数ポ−ト・メモリ
KR100245311B1 (ko) 블록액세스응용에이용되는반도체메모리장치
JPH0146946B2 (ja)
JPS6128198B2 (ja)
JPS63142589A (ja) 半導体メモリ
JPH07176183A (ja) 1サイクルで読み出し−修正−書き込みを行うメモリ・デバイス
JPH0447920B2 (ja)
JPH04229488A (ja) 仮想マルチポートram構造
JPH0514359B2 (ja)
JPS58155597A (ja) 半導体メモリの書き込み制御方式
JPS62188093A (ja) 半導体記憶装置
JP2716284B2 (ja) 半導体集積回路
JPH0248916Y2 (ja)
JPH0283900A (ja) 半導体記憶装置
JPS63188883A (ja) 記憶装置
JPH04271091A (ja) 半導体メモリ装置
JPS6228994A (ja) メモリ集積回路
JP2002208284A (ja) 半導体記憶装置