JPS631106A - カレントミラ−回路 - Google Patents

カレントミラ−回路

Info

Publication number
JPS631106A
JPS631106A JP61143566A JP14356686A JPS631106A JP S631106 A JPS631106 A JP S631106A JP 61143566 A JP61143566 A JP 61143566A JP 14356686 A JP14356686 A JP 14356686A JP S631106 A JPS631106 A JP S631106A
Authority
JP
Japan
Prior art keywords
current
signal
transistor
mirror circuit
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61143566A
Other languages
English (en)
Inventor
Minoru Nagata
稔 永田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP61143566A priority Critical patent/JPS631106A/ja
Publication of JPS631106A publication Critical patent/JPS631106A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) この発明は、カレントミラー回路に関し、その周波数特
性および安定動作の改善を図ったもので、ある。
(従来の技術) 第2図は従来のカレントミラー回路である。トランジス
タQ1〜Qmはベースを互いに接続され、エミッタはそ
れぞれ抵抗R1〜Rnを介して所定電位に接続されてい
る。1は電流入力部であり、1つのトランジスタQ1の
コレクタに接続される。
この回路は電流入力部1に入力した電流に比例した電流
を出力部0UTI〜0UTnに得ることができる。
カレントミラー回路においては、トランジスタQ1〜Q
nのベース電流は、入力、出力電流間の電流比の設定値
に対し誤差を与える要因となるが、コレクタはトランジ
スタQIOの働きで軽減されている。トランジスタQI
Qの電流増幅率をβとすると、1/(1+β)倍にベー
ス電流の影響が軽減され、誤差の少ないカレントミラー
回路となる。
(発明が解決しようとする問題点) しかしこの回路では、電流入力部1の電圧は、すべての
トランジスタのベース・エミッタ間電圧をVBEとする
と、トランジスタQ1〜Qnのエミッタ抵抗R1〜Rn
を介した接続点2より少なくとも2VBE(約1.5V
)は高くする必要がある。
従って電流入力部1と接続部2間にこれ以上の電位差を
取れない場合は、上記の回路は使用できなかった。
またトランジスタQIOには、他のトランジスタのベー
ス電流分のコレクタ電流しか流れていない。この電流は
通常は非常に小さく、このように小さなコレクタ電流で
動作しているトランジスタは、高周波特性が悪くなって
いる。そのため、このカレントミラー回路には良好な高
周波特性を期待できないという問題がある。
さらにトランジスタQ1とQIOは、負帰還ループを形
成する構成となっているため、このループの位相遅れ量
の大きさによってはある周波数で正帰還となり発振の危
険性がある。発振にいたらない場合でも信号の伝達特性
に影響を与えるという問題がある。
そこでこの発明は、発振の危険がなく信号の伝達特性に
影響をあたえず良好な高周波特性を期待でき、かつ電流
入力部の電圧範囲も広くとれるとともに設定値に対する
する出力オフセット電流を小さくできるカレントミラー
回路を提供することを目的とする。
[発明の構成] (問題点を解決するための手段) この発明では、無信号時にカレントミラー回路を形成し
たトランジスタ群のそれぞれに流れるベース電流の合計
と等しい電流を発生する手段を設け、その発生させた電
流を前記カレントミラー回路の電流入力部に供給するよ
うに構成するものである。
(作用) 上記の電流発生手段による動作で、無信号入力時のカレ
ントミラー動作に影響を与えるベース電流を相殺するこ
とが出来、上記の目的、つまり発振の危険がなく信号の
伝達特性に影響をあたえず良好な高周波特性を期待でき
、かつ電流入力部の電圧範囲も広くとれるとともに設定
値に対するする出力オフセット電流を小さくできる回路
を得るものである。
(実施例) 以下この発明の実施例を図面を参照して説明する。
第1図はこの発明の一実施例であり、トランジスタQl
l〜Qlnは、ベースを共通接続し、それぞれのエミッ
タは抵抗R11〜R1nを介して共通に所定電位端11
に接続されている。そしてトランジスタQ12〜Qln
のコレクタはそれぞれ電流出力部○UTI〜OUTmに
接続される。
このトランジスタ群の1つのトランジスタQllはその
コレクタをベースに接続するとともに電流入力部12に
接続している。
次に、この回路に対して、無信号時に各トランジスタQ
ll〜Qlnのベース電流の合計値と等しい電流を発生
する回路100が用意される。この回路はバイアス電源
101と所定電位端12間に直列に接続されたトランジ
スタQ21、定電流源102による回路と、トランジス
タQ22.Q23からなる電流制御電流源103からな
る。トランジスタQ21のベースはトランジスタQ22
゜Q23のベース及びトランジスタQ22のコレクタに
接続される。トランジスタQ22.Q23のエミッタは
抵抗r1.r2を介してバイアス電源101に接続され
、トランジスタQ23のコレクタは、カレントミラー回
路の電流入力部12に接続される。
この発明の一実施例は上記のように構成される。
今、定電流源102の電流をIとし、無信号時のトラン
ジスタQll〜Qlnのエミッタ電流の合計値をItと
し、電流制御電流源103の人力・出力電流比を(1:
x)とすると xi−Itとなるように回路100を設計する。
さらにすべてのトランジスタの電流増幅率がすべてβに
等しいとすると、電流制御電流源100の出力電流IO
は It / (1+β)となり、無信号時のトランジスタ
Qll〜Qlnのベース電流の合計値に等しくなる。そ
こでこの出力電流10を電流入力部12に供給すること
により、トランジスタQll〜Qlnの無信号時のベー
ス電流成分を相殺することができる。
よって発振の危険性がなくなり、信号伝達特性に悪影響
をあたえず良好な高周波特性を期待できる。また電流入
力部12と所定電位端11間に従来のような大きな電位
差を要しないため、電流入力部の電圧範囲も広くとれ使
用しやすくなる。またベース電流による誤差が生じない
ため、回路の設定値に対する出力オフセット電流も、低
減できる。
なお上記の説明では各トランジスタQll〜Qlnのベ
ースは直接接続されたが、各ベース間に、値が各トラン
ジスタのエミッタ電流に対して反比例の関係を持つイン
ピーダンスを設けてもよい。また各トランジスタQll
〜Qlnのエミッタは直接所定電位に接続してもよい。
[発明の効果] 以上説明したようにこの発明は、発振の危険がなく信号
の伝達特性に影響をあたえず良好な高周波特性を期待で
き、かつ電流入力部の電圧範囲も広くとれるとともに設
定値に対するする出力オフセット電流を小さくできるカ
レントミラー回路を提供することができる。
【図面の簡単な説明】
第1図はこの発明の一実施例を示す回路図、第2図は従
来のカレントミラー回路を示す図である。 Qll〜Qln・・・トランジスタ、 R11〜R1n
・・・抵抗、102・・・定電流源、103・・・電流
制御電流源。 出願人代理人 弁理士 鈴江武彦 沁

Claims (1)

  1. 【特許請求の範囲】 ベースを互いに直接あるいはインピーダンス手段を介し
    て第1のノードに接続され、エミッタを互いに直接ある
    いはインピーダンス手段を介して所定電位に接続された
    2以上のトランジスタ群のうち、1つのトランジスタの
    コレクタを前記第1のノードに接続してそのノードを電
    流入力部とし、他のトランジスタのコレクタをそれぞれ
    電流出力部とするカレントミラー回路において、 無信号時に前記トランジスタ群のそれぞれに流れるベー
    ス電流の合計と等しい電流を発生する手段を設け、その
    発生させた電流を前記電流入力部に供給するようにした
    ことを特徴とするカレントミラー回路。
JP61143566A 1986-06-19 1986-06-19 カレントミラ−回路 Pending JPS631106A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61143566A JPS631106A (ja) 1986-06-19 1986-06-19 カレントミラ−回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61143566A JPS631106A (ja) 1986-06-19 1986-06-19 カレントミラ−回路

Publications (1)

Publication Number Publication Date
JPS631106A true JPS631106A (ja) 1988-01-06

Family

ID=15341730

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61143566A Pending JPS631106A (ja) 1986-06-19 1986-06-19 カレントミラ−回路

Country Status (1)

Country Link
JP (1) JPS631106A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0664606A1 (en) * 1994-01-12 1995-07-26 Advanced Micro Devices, Inc. Method of high frequency current amplification using mosfet devices

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0664606A1 (en) * 1994-01-12 1995-07-26 Advanced Micro Devices, Inc. Method of high frequency current amplification using mosfet devices

Similar Documents

Publication Publication Date Title
JPH0544845B2 (ja)
JPS631106A (ja) カレントミラ−回路
EP0266112B1 (en) Cml bias generator
US4280090A (en) Temperature compensated bipolar reference voltage circuit
JPH0252892B2 (ja)
JPH03113613A (ja) 広ダイナミックレンジ電流源回路
JPS6331214A (ja) 可変遅延回路
JPH0448011Y2 (ja)
JPH0479165B2 (ja)
JP3043044B2 (ja) D/a変換回路
JP2694945B2 (ja) 電流量制御回路
JP2569944B2 (ja) カレントミラー回路
JPH0354482B2 (ja)
JPS63117504A (ja) トランジスタ差動増幅回路
JPS59131210A (ja) 利得制御増幅器
JPH05343933A (ja) 電圧電流変換回路
JPS5922431A (ja) 電圧制御発振回路
JPS6093533A (ja) 基準電圧回路
JPS61105116A (ja) 半導体論理回路
JPH03153113A (ja) 可変利得増幅器
JPH0115201B2 (ja)
JPH06260925A (ja) レベルシフト回路
JPH04117019A (ja) 発振回路
JPH0377686B2 (ja)
JPH08139544A (ja) リミット回路