JPS6292042A - Memory device - Google Patents

Memory device

Info

Publication number
JPS6292042A
JPS6292042A JP60231273A JP23127385A JPS6292042A JP S6292042 A JPS6292042 A JP S6292042A JP 60231273 A JP60231273 A JP 60231273A JP 23127385 A JP23127385 A JP 23127385A JP S6292042 A JPS6292042 A JP S6292042A
Authority
JP
Japan
Prior art keywords
error
pseudo
signal
intermittent
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60231273A
Other languages
Japanese (ja)
Other versions
JPH0535455B2 (en
Inventor
Toru Takishima
瀧島 亨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60231273A priority Critical patent/JPS6292042A/en
Publication of JPS6292042A publication Critical patent/JPS6292042A/en
Publication of JPH0535455B2 publication Critical patent/JPH0535455B2/ja
Granted legal-status Critical Current

Links

Abstract

PURPOSE:To easily diagnose the instruction retry function of a system controller by producing selectively the fixed and intermittent errors based on the output signal of an intermittent error setting register. CONSTITUTION:When a control signal 11 is sent to a control circuit 4 from a system controller, the circuit 4 gives an instruction for a diagnosis writing action. The diagnosis data 7 and 9 are sent to an intermittent error setting register 1 and a pseudo trouble register 2 later than the signal 11 by a clock. The logic 1 is set to both registers 1 and 2. The output signals 8 and 10 of registers 1 and 2 and an action instructing signal 12 are supplied to an AND gate 3. Thus the AND of said signals sets a pseudo trouble resetting signal 13 at logic 1 and both registers 1 and 2 are reset. As a result, it seems that not only a fixed error but an intermittent error are produced to the system controller.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は保守診断機能を有する記憶装置に関し。[Detailed description of the invention] [Industrial application field] The present invention relates to a storage device having a maintenance/diagnosis function.

特に疑似故障の発生方式に関する。In particular, it concerns the generation method of pseudo-faults.

〔従来の技術〕[Conventional technology]

従来、保守診断機能によって診断レジスタに疑似故障を
セットした状態でシステム制御装置から記憶装置に書込
み及び読出し命令を実施すると、エラーが常時発生する
。即ち、固定エラーとなる。
Conventionally, when a system control device executes write and read commands to a storage device with a pseudo failure set in a diagnostic register by a maintenance diagnostic function, an error always occurs. That is, it becomes a fixed error.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

上述したように1診断レジスタに疑似故障をセットした
だけではシステム制御装置からエラーが固定に見えてし
まい、システム制御装置が命令リトライ機能によって、
エラーの発生したアドレスに再度アクセスした場合エラ
ーになシアアクセスしたアドレス領域が切離される。従
って、命令すトライ機能の固定のエラーに対する診断は
できるが、再度アクセスした時エラーとならないリトラ
イ成功の診断ができないという問題点がある。
As mentioned above, simply setting a pseudo failure in one diagnostic register will make the error appear fixed to the system control unit, and the system control unit will use the instruction retry function to
When the address where the error occurred is accessed again, the address area that was shear accessed in error is separated. Therefore, although it is possible to diagnose a fixed error in the command try function, there is a problem in that it is not possible to diagnose a successful retry that will not result in an error when accessed again.

〔問題点を解決するための手段〕[Means for solving problems]

本発明による記憶装置はシステム制御装置からの書込み
及び読出し命令に対して、書込み及び読出し動作を実行
するとともに保守診断機能を備えており、疑似故障のセ
ットが可能な記憶装置におい−〔7保守診断機能によっ
て疑似故障をセットする疑似故障レジスタと2間欠エラ
ーあるいは固定エラーであるかをセットする間欠エラー
セットレジスタと、疑似故障レジスタの出力信号と1間
欠エラーセットレジスタの出力信号と、システム制御装
置からの書込みあるいは読出し動作指示信号との論理積
をとり、この論理積信号によって疑似故障レジスタをリ
セットするリセット手段と、疑似故障レジスタの出力信
号に基づいて、エラーを検欠エラーとを選択的に発生さ
せることを特徴としている。
The storage device according to the present invention executes write and read operations in response to write and read commands from the system control device, and also has a maintenance diagnosis function. A pseudo-fault register that sets a pseudo-fault according to the function, an intermittent error set register that sets whether the error is an intermittent error or a fixed error, an output signal of the pseudo-fault register, an output signal of the intermittent error set register, and the system controller. and a write or read operation instruction signal, and a reset means for resetting the pseudo-fault register using the AND signal, and selectively generating an error detection error based on the output signal of the pseudo-fault register. It is characterized by allowing

〔実施例〕〔Example〕

次に本発明について実施例によって説明する。 Next, the present invention will be explained with reference to examples.

第1図及び第2図を参照して、システム制御装置(図示
しない)からリクエスト(このリクエストは診断書込み
動作2通常書込みあるいは読出し動作、そして通常書込
みあるいは読み出し動作の順に送られる)等の制御信号
11が制御回路4に送られると制御回路4は診断書込み
動作を指示する。この制御信号(リクエスト)11より
も1クロック遅れて診断データ7及び9がそれぞれ間欠
エラーセットレジスタ1及び疑似故障レジスタ2ニ送う
れ1間欠エラーセットレジスタ1及び疑似故障レジスタ
2に論理″1″がセットされる。
Referring to FIGS. 1 and 2, a control signal such as a request (this request is sent in the order of diagnostic write operation 2, normal write or read operation, and normal write or read operation) from the system control device (not shown) 11 is sent to the control circuit 4, the control circuit 4 instructs a diagnostic writing operation. One clock later than this control signal (request) 11, diagnostic data 7 and 9 are sent to the intermittent error set register 1 and pseudo-fault register 2, respectively. Set.

診断書込み動作要求後である診断書込み動作リクエスト
の次のクロックで通常書込みあるいは読出し動作のリク
エスト等の制御信号11が制御回路4に送られ、制御回
路4は通常書込みあるいは読出し動作を指示する。通常
書込みあるいは読出し動作の場合、動作指示信号12が
論理゛1”になる。したがって、エラー検出回路5が動
作して。
A control signal 11 such as a request for a normal write or read operation is sent to the control circuit 4 at the next clock after the request for a diagnostic write operation, and the control circuit 4 instructs the normal write or read operation. In the case of a normal write or read operation, the operation instruction signal 12 becomes logic "1". Therefore, the error detection circuit 5 operates.

エラー信号15が発生し、このエラー信号はエラーレジ
スタ6を介してシステム制御装置に送られる。一方2間
欠エラーセ、トレジスタ1の出力信号8.疑似故障レジ
スタ2の出力信号10.及び動作指示信号12がアンド
r−ト3に入力され。
An error signal 15 is generated which is sent via an error register 6 to the system controller. On the other hand, when there are two intermittent errors, the output signal of register 18. Output signal 10 of pseudo fault register 2. and an operation instruction signal 12 are input to the ANDR port 3.

しかもこれら出力信号8,10.及び動作指示信号12
は論理“1”であるだめこれら出力信号8゜10、及び
動作指示信号12の論理積により、疑似故NIJセット
信号13が論理“1”になる。疑似故障リセット信号1
3が論理”1″となると1間欠エラーセットレジスタ1
及び疑似故障レジスタ2がリセットされる。
Moreover, these output signals 8, 10 . and operation instruction signal 12
is a logic "1". Therefore, the logical product of these output signals 8.10 and the operation instruction signal 12 causes the pseudo fault NIJ set signal 13 to become a logic "1". Pseudo fault reset signal 1
3 becomes logic "1", 1 intermittent error set register 1
And the pseudo fault register 2 is reset.

次にさらに1クロック遅れの通常書込みあるいは読出し
動作リクエスト等の制御信号11が制御回路4に送られ
ると、制御回路4は通常書込みあるいは読出し動作指示
し、動作指示信号12が論理”1′になる。ところが疑
似故障レジスタ2はリセットされて論理“0”であるか
ら、エラー検出回路5は動作せずエラーは発生しない。
Next, when a control signal 11 such as a normal write or read operation request with a delay of one clock is sent to the control circuit 4, the control circuit 4 instructs a normal write or read operation, and the operation instruction signal 12 becomes logic "1". However, since the pseudo-fault register 2 is reset to the logic "0", the error detection circuit 5 does not operate and no error occurs.

上述の動作によシステム制御装置では1間欠エラーが発
生した様罠見える。
Due to the above operation, it appears that an intermittent error has occurred in the system control device.

次に間欠エラーセットレジスタ1の出力を論理”Onに
し、疑似故障レジスタ2に論理゛1”をセットする。と
ころで、上述のように疑似故障リセ。
Next, the output of the intermittent error set register 1 is set to logic "ON", and the pseudo fault register 2 is set to logic "1". By the way, as mentioned above, pseudo-failure reset.

ト信号13は論理”0”であるため2通常書込みあるい
は読出し命令がくるたびに、エラー検出回路5が動作し
て、エラー信号16をシステム制御装置に送る。従って
、システム制御装置では固定エラーが発生した様に見え
る。
Since the output signal 13 is at logic "0", the error detection circuit 5 operates and sends an error signal 16 to the system controller every time a normal write or read command is received. Therefore, it appears to the system controller that a fixed error has occurred.

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明による記憶装置では。 As explained above, in the storage device according to the present invention.

疑似故障を固定エラーあるいは間欠エラーであるかをセ
ットする間欠エラーセットレジスタと、疑似故障をセッ
トする疑似故障レジスタとを備えており、これら間欠エ
ラーセット及び疑似故障レジスタの出力信号と、システ
ム制御装置からの動作指示信号との論理積から、疑似故
障レジスタをリセットしておシ、この疑似故障レジスタ
をリセットすることでシステム制御装置に対して固定エ
ラ−だけでなく間欠エラーが発生したように見せること
ができる。従ってシステム制御装置の命令リトライ機能
の診断を簡単にできるという効果がある。
It is equipped with an intermittent error set register for setting whether a pseudo fault is a fixed error or an intermittent error, and a pseudo fault register for setting a pseudo fault, and output signals of these intermittent error set and pseudo fault register, and a system control device. The pseudo-fault register is reset based on the AND with the operation instruction signal from be able to. Therefore, there is an effect that diagnosis of the command retry function of the system control device can be easily performed.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例の要部を示すブロック図、第
2図は第1図の各信号のタイミングチャートである。 1・・・間欠エラーセットレジスタ、2・・・疑似故障
レジスタ、3・・・アンドゲート、4・・・制御回路、
5・・・エラー検出回路、6・・・エラーレジスタ、7
,9・・・診断r−タ、8・・・間欠エラーセット信号
、10・・・疑似故障信号、11・・・制御信号、12
・・・動作指示信号、13・・・疑似故障リセット信号
、14・・・装置内エラー信号、15.16・・・エラ
ー信号。
FIG. 1 is a block diagram showing a main part of an embodiment of the present invention, and FIG. 2 is a timing chart of each signal in FIG. 1. 1... Intermittent error set register, 2... Pseudo fault register, 3... AND gate, 4... Control circuit,
5...Error detection circuit, 6...Error register, 7
, 9... Diagnostic controller, 8... Intermittent error set signal, 10... Pseudo failure signal, 11... Control signal, 12
...Operation instruction signal, 13...Pseudo failure reset signal, 14...Internal error signal, 15.16...Error signal.

Claims (1)

【特許請求の範囲】[Claims] 1、システム制御装置からの書込み及び読出し命令に対
して書込み及び読出し動作を実行するとともに保守診断
機能を備えており、疑似故障のセットが可能な記憶装置
において、前記保守診断機能によって疑似故障をセット
する疑似故障レジスタと、間欠エラーあるいは固定エラ
ーであるかをセットする間欠エラーセットレジスタと、
前記疑似故障レジスタの出力信号と前記間欠エラーセッ
トレジスタの出力信号と前記システム制御装置からの書
込みあるいは読出しの動作指示信号との論理積をとり、
該論理積信号によって前記疑似故障レジスタをリセット
するリセット手段と、前記疑似故障レジスタの出力信号
に基づいて、エラーを検出するエラー検出手段とを有し
、前記間欠エラーセットレジスタの出力信号に基づいて
、固定エラーと間欠エラーを選択的に発生させることを
特徴とする記憶装置。
1. In a storage device that executes write and read operations in response to write and read commands from a system control device and is equipped with a maintenance diagnosis function and is capable of setting pseudo-faults, the maintenance diagnosis function sets pseudo-faults. an intermittent error set register for setting whether the error is an intermittent error or a fixed error;
performing a logical product of the output signal of the pseudo-fault register, the output signal of the intermittent error set register, and a write or read operation instruction signal from the system control device;
a reset means for resetting the pseudo-fault register by the AND signal; and an error detection means for detecting an error based on the output signal of the pseudo-fault register; , a storage device characterized by selectively generating fixed errors and intermittent errors.
JP60231273A 1985-10-18 1985-10-18 Memory device Granted JPS6292042A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60231273A JPS6292042A (en) 1985-10-18 1985-10-18 Memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60231273A JPS6292042A (en) 1985-10-18 1985-10-18 Memory device

Publications (2)

Publication Number Publication Date
JPS6292042A true JPS6292042A (en) 1987-04-27
JPH0535455B2 JPH0535455B2 (en) 1993-05-26

Family

ID=16921015

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60231273A Granted JPS6292042A (en) 1985-10-18 1985-10-18 Memory device

Country Status (1)

Country Link
JP (1) JPS6292042A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02227742A (en) * 1989-02-28 1990-09-10 Koufu Nippon Denki Kk Pseudo fault generating system for information processing system
US7383467B2 (en) 2004-07-29 2008-06-03 Fujitsu Limited Information processing apparatus having command-retry verification function, and command retry method

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5469921A (en) * 1977-11-16 1979-06-05 Hitachi Ltd Processing test system for memory fault

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5469921A (en) * 1977-11-16 1979-06-05 Hitachi Ltd Processing test system for memory fault

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02227742A (en) * 1989-02-28 1990-09-10 Koufu Nippon Denki Kk Pseudo fault generating system for information processing system
US7383467B2 (en) 2004-07-29 2008-06-03 Fujitsu Limited Information processing apparatus having command-retry verification function, and command retry method

Also Published As

Publication number Publication date
JPH0535455B2 (en) 1993-05-26

Similar Documents

Publication Publication Date Title
JPS6292042A (en) Memory device
JPH04291648A (en) Asynchronous data transfer system and method
JPS63121173A (en) Peripheral control processor
JPS6127778B2 (en)
JPS6218060B2 (en)
JPS6247750A (en) Storage device
JPS6136641B2 (en)
JPH045213B2 (en)
JPH04239355A (en) Electronic disk device
JP3012402B2 (en) Information processing system
JPH0474254A (en) Microprocessor diagnostic system
JPH0721782B2 (en) Storage device
JPS5931800B2 (en) Control memory diagnostic method
JPS58169614A (en) Bus control system
Jha et al. Testing the bus guardian unit of the FTMP
JPS58121200A (en) Data buffer diagnosing system
JPS62298841A (en) Firmware debugging system
JPH0594325A (en) Monitoring controller
JPS63259875A (en) Fault detecting device for write in magnetic disk
JPH0748192B2 (en) Storage device
JPH04273552A (en) Electronic disk processor
JPH0368035A (en) Information processor
JPS59229658A (en) Information processor
JPS5999556A (en) Information processor
JPS5917465B2 (en) Check device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees