JPS6281851A - 全二重シリアルインタ−フエ−ス制御方式 - Google Patents

全二重シリアルインタ−フエ−ス制御方式

Info

Publication number
JPS6281851A
JPS6281851A JP60222043A JP22204385A JPS6281851A JP S6281851 A JPS6281851 A JP S6281851A JP 60222043 A JP60222043 A JP 60222043A JP 22204385 A JP22204385 A JP 22204385A JP S6281851 A JPS6281851 A JP S6281851A
Authority
JP
Japan
Prior art keywords
signal
data
equipment
transmission
retransmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60222043A
Other languages
English (en)
Inventor
Tatsuo Morimoto
森本 立男
Kenji Miyoshi
賢治 三好
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Engineering Ltd
Original Assignee
NEC Corp
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Engineering Ltd filed Critical NEC Corp
Priority to JP60222043A priority Critical patent/JPS6281851A/ja
Publication of JPS6281851A publication Critical patent/JPS6281851A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、全二重シリアルインターフェース制御方式に
関し、特にモデムを介在しないデータ転送システムにお
ける全二重シリアルインターフェース制御方式に関する
〔従来の技術〕
従来この種の全二重シリアルインターフェース制御方式
はモデムを介在しないような簡易システムで、シリアル
インターフェースに再送信という機能を有してないか、
キーボードとターミナルコントローラ間で実現されてい
るような一方向のみに対しては再送信出来るかのどちら
かであった。
〔発明が解決しようとする問題点〕
上述した従来の全二重シリアルインターフェース制御方
式は一方向のみのシリアルインターフェースの場合に使
用出来る装置か限定されるため汎用性がまったくないと
いう欠点がある。
C問題点を解決するための手段〕 本発明の全二重シリアルインターフェース制御力式は装
置間でデータ転送を行うシステムにおいて、再送信要求
信号の送受信金可能にする同期/非同期式レシーバトラ
ンスミッタと、このレシ−バトランスミヴタからの受1
W町信号と受信許Ei]信号とのアンドをとる手段と、
送信oJ信号又は受信可信号により割込信号を発生する
手段と全方している。
〔実施例〕
次に本発明の実施例について図面を参照して説明する。
第1図は本発明の一実施例を示す。第1図において、本
発明のシリアル・インターフェース制御方式は、従来の
シリアル番インターフェースと同様に同期/非同期式レ
シーバトランスミッタ(Universal 5ync
ronous /Asyncronous几eceiv
er / Transmit ter (以下トランシ
ーバと呼ぶ)111.12を有する装[10,20で、
このトランシーバの汎用端子のうちのひとつに再送信要
求信号を割り当ててプログラムにょシ制御するように構
成されている。
装*10側のトランシーバ11と装&20側のトランシ
ーバ21とはケーブルを介して接続されておシ、信号線
aはSD2端子と几D2端子と、信号線すは81)1端
子とRDI端子と、が接続されている。更に信号線Cは
几XRDYl端子からの受信可信号RxRDY1とRx
ENl端子の受信許可信号比xEN1とをアンドするA
ND回路12の出力端子とTxEN2端子と、信号線d
 ti Rx RDY2端子の受信可信号Rx RD 
Y 2とRxEN2端子の受信許町信号几XEN2とを
アンドするAND回路22の出力端子とTxENl端子
とが接続されている。更に信号線eはRTYSI端子と
a’ryai端子が信号線fはI(、TYS2端子とR
TYR2端子とがそれぞれ接続される。トランシーバ1
1の送受信の割込みは送信可信号TxRDYlと受信可
信号比x RDYlとをオアしたOR回路13の出力信
号を、トランシーバ21の送受信の割込みは送信可信号
TxRDY2と受信可信号RxRDY 2とをオアした
OkL回路23の出力信号を使用する。なお第1図のト
ランシーバ11,12の入出力信号はすべて正論理で表
わしである。
灰第2.3.4図は本実施例の送受信の手順を表わした
ものでおる。まず、第2図はリセダト後の装ff1Oか
ら見たインターフェースの状態を表わす。ここで、装置
10とgcl[20は同時にリセットが出来るものとす
る。
第2図において、f2置lOおよび装置20は点■でリ
セットがかかるとすべての出力ラインがオフとなる。装
置10はイニシャライズを終了させ、受信可状態になる
と、点■で受信許可信号RxENleオンにし、装置2
0に対して送信許可を与える。装置20も装置10と同
様にイニシャライズが終了すると受信許可信号RXEN
Zをオンにし、装置lOに対して送信許可を与える。こ
れにより、点■で送信許可信号TxENlがオンにな#
)同時にトランシーバ11かエネーブルになっていれば
受信可信−q Tx RDY 1がオンになシ中央処理
装置(図示せず)に対して割込みを発生させる。
第3図は、装置!1tloから装置20への送信の手j
喧を表わす。第3図において、受信可信号TxRIJY
lがオンであれば装置10は装置20に対してデータを
送信することか出来る。点■でトランシーバ11に送信
しようとするデータが?き込まれると送信可TxRDY
1がオフとなる。この送信データが装置20のトランシ
ーバ21に受信されると。
トランシーバ21の受信可信号几xRDY2がオンとな
るため送信許可信号TxEN1がオフとなり、次の送信
を禁止する。装置20は受信データが正常であると判断
し、次のデータが受信出来る状態になると点■で送信許
可信号TxEN1fオンにし1tto<対して送信許可
を与えると送信可信号Tx几DYIも同時にオンとなる
。次に点■で再度、装fft20に対してデータを送信
するものとする。
もしここで、装置20が受信データになんらかのエラー
が発生した場合は、装置20は装置10に対して点■で
再送信要求信号RTY1t−オンにし、その稜点■で送
信許可信号TxEN1をオンにしデータの再送信を要求
する。再送信を要求された装置ItlOは、点■でデー
タの再送信を実行し、装置20は再送信されたデータが
正常であると判断すると点■で再送信要求信号RTY1
にオフにし点■で送信許可信号TxENliオンにし次
のデータの送信許可を装置rttoに与える。但し、再
度エラーが発生した場合は再送信要求信号aTyti!
オンのままで点■で送信許可信号TxENlをオンする
第4図は、装置lのデータ受信の手順を表わす。
第4図において、点@で装置10がデータを受信すると
受信許可信号Rx几DYIがオンとなり中央処理装置に
対してデータ引き取りの割込みを発生させる。1tto
はトランシーバ11からデータを読み取る前に点◎で受
信許可信号RxENlをオフにし、装置20に対して次
のデータの送信を禁止する。点■で受信データを読み取
ると受信可信号RxRDYlはオフとなシ装置lOは受
信データの処理を実行する。受信データが正常で次のデ
ータが受信可能になると装[10は点[相]で受信許可
信号RxENliオンにする。点[相]で次のデータを
装置10が受信すると前述と同様、点0で受信許可信号
凡xENl’にオフにし、点@でデータを読み込む。受
信したデータにエラーが発生した場合、装[10は点@
で再送信要求信号几TY2 をオンにし装[20に対し
て再送信要求を出し、その後点[相]で受信許可信号R
xENlをオンにし装置20に対して送信許可を与える
。装置10が次のデータを受信し、データが正常であれ
ば点0で再送信要求信号RTY2をオフにその後点[相
]で受イg許可信号几xENliオンにし次のデータ受
信待ちとなる。
但し、再度エラーが発生すれば再送信要求信号几TY2
はオンのままで点Oで受信許可信号RxENlをオンに
しデータ受信待ちとなる。
装置20から見た場合も装置lOから見た場合も同じ手
順を取る。
以上述べたように本実施例はエラーが発生したデータを
再度送受信することによシ見かけ上エラーがまったく発
生しないことになる。これによシ装置自体の信頼性を上
げることが出来る。
〔発明の効果〕
以上説明したように本発明は、エラーの発生したデータ
を再送信要求することによ!、かけ上エラーがまったく
発生しないという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示す構成図、第2図は各装
置のリセット後のインターフェースの状態を示す図、第
3図は装置10から装置20の送信の手順を示す図、第
4図は装[10の受信の手順を示す図である。 10.20・・・・・・装置、11.21・・・・・・
同期/非同期式レシーバトランスミッタ、12.22・
・・・・・AND回路、13.23・・・・・・OR,
回路、SD・・団・送信データ信号、RD・・・・・・
受信データ信号、TxRDY・・団・送信町侶号、R1
X几DY・・・・・・受信可信号、Rx EN・・・受
信許可信号、)LTY・・・・・・再送信要求信号。 代理人 弁理士  内 原   音   ′5i10 
             #fi 2θ算 1 m $ 2 凹

Claims (1)

    【特許請求の範囲】
  1. 装置間で、データ転送を行うシステムにおいて、再送信
    要求信号の送受信を可能にする同期/非同期式レシーバ
    トランスミッタと、該同期/非同期式レシーバトランス
    ミッタからの受信可信号と受信許可信号とのアンドをと
    る手段と、送信可信号又は受信可信号により割込信号を
    発生する手段とを含み、前記割込信号により転送データ
    を送信し、この転送データにエラーが発生した場合前記
    転送データの再送信を要求するようにしたことを特徴と
    する全二重シリアルインターフェース制御方式。
JP60222043A 1985-10-04 1985-10-04 全二重シリアルインタ−フエ−ス制御方式 Pending JPS6281851A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60222043A JPS6281851A (ja) 1985-10-04 1985-10-04 全二重シリアルインタ−フエ−ス制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60222043A JPS6281851A (ja) 1985-10-04 1985-10-04 全二重シリアルインタ−フエ−ス制御方式

Publications (1)

Publication Number Publication Date
JPS6281851A true JPS6281851A (ja) 1987-04-15

Family

ID=16776192

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60222043A Pending JPS6281851A (ja) 1985-10-04 1985-10-04 全二重シリアルインタ−フエ−ス制御方式

Country Status (1)

Country Link
JP (1) JPS6281851A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005071915A1 (ja) * 2004-01-27 2005-08-04 Mitsubishi Denki Kabushiki Kaisha パケット伝送システムおよびパケット伝送装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005071915A1 (ja) * 2004-01-27 2005-08-04 Mitsubishi Denki Kabushiki Kaisha パケット伝送システムおよびパケット伝送装置

Similar Documents

Publication Publication Date Title
US4750165A (en) Method of duplex data transmission using a send-and-wait protocol
US5519693A (en) High speed transmission line interface
WO2019095124A1 (zh) 切换串口数据传输状态的方法及装置
JPH0654911B2 (ja) マスターシップを転送する方法および装置
CN116366928A (zh) Usb摄像头桥接方法和云终端
JPS6281851A (ja) 全二重シリアルインタ−フエ−ス制御方式
JP3148733B2 (ja) 信号処理装置及び信号処理システム
KR950010483B1 (ko) 전전자교환기의 신호단말망에 접속된 신호버스정합보드에서의 메시지 송신방법
JP2597574B2 (ja) 端末装置
JP2601453Y2 (ja) シリアル通信システム
JPS6245246A (ja) 通信制御装置
JPS60124146A (ja) デ−タ伝送システム
JPS62260262A (ja) デ−タ転送制御装置
JPS6269749A (ja) デ−タ伝送方法
JPH01161562A (ja) データ転送網のデータ再送方式
JPS5910103B2 (ja) デ−タハイウエイシステムの回線制御方法
JP2512928B2 (ja) 通信制御装置
Duffy A Data Link Protocol for Time Critical Applications
JPS58198941A (ja) 簡易形デ−タ伝送装置
JPH04129443A (ja) 情報交換システム
JPS61278236A (ja) 送受信装置
JPH05160871A (ja) 通信制御装置
JPH03179833A (ja) 双方向パラレル通信装置
JPS5814780B2 (ja) 情報フレ−ム多重障害に対する回復制御方式
KR19980068377A (ko) 상위기기와 양방향 수신장치간의 정보전송 프로토콜 구현방법