JPS6257353A - 方路閉塞制御方式 - Google Patents

方路閉塞制御方式

Info

Publication number
JPS6257353A
JPS6257353A JP19582185A JP19582185A JPS6257353A JP S6257353 A JPS6257353 A JP S6257353A JP 19582185 A JP19582185 A JP 19582185A JP 19582185 A JP19582185 A JP 19582185A JP S6257353 A JPS6257353 A JP S6257353A
Authority
JP
Japan
Prior art keywords
subsystem
path
route
closing
call
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19582185A
Other languages
English (en)
Inventor
Shiro Tanabe
史朗 田辺
Tahei Suzuki
鈴木 太平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP19582185A priority Critical patent/JPS6257353A/ja
Publication of JPS6257353A publication Critical patent/JPS6257353A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は方路閉塞システム、更に詳しく言えばシステム
共通リソース用の共通記憶装置や専用サブシステムを設
置しない完全分散制御の電子交換機における出方路制御
方式に係り、サブシステム間通信により、方略閉塞を行
う方式に関するものである。
〔発明の背景〕
集中制御(シングルプロセッサ)の電子交換機におけて
一元的に管理できた出方路用のリソースは、同一の方路
が複数のサブシステムにまたがって接続される分散制御
の電子交換機では、その制御が非常に複雑になる。これ
を解決するため、次の様な方式が知られている。
(1)出方路を管理するための専用サブシステムを設け
る。  (rFUJITsUJVOl 34. Nol
 、 1983゜P34〜67) (2)方路空塞り情報を共通メモリに書込む。
(rNEC技報JVOI 34. No9 、1981
.P 14〜方路閉塞に関しても、(1)では専用サブ
システムの個別めもり、(2)では共通メモリ内に制御
用のテーブルを設は対処していた。
(1)は専用プロセッサとの通信が増え、呼設定遅延時
間が増え、専用プロセッサ障害時は全サブシステムに影
響を及ぼす。
(2)は共通メモリ特有の衝突の問題があり、共通メモ
リ障害時は動作不能となる。
〔発明の目的〕
本発明の目的は、分散制御の交換機において、集中制御
(シングルプロセッサ)の交換機と同様なサービス性(
呼設定遅延時間、障害波及度等)で方路閉塞処理を行う
ことにある。
〔発明の概要〕
本発明は上記目的を達成するため方路閉塞表示用のテー
ブルを各サブシステムの主記憶装置上に置き、閉塞要求
があった場合、サブシステム間通信により、サブシステ
ムに知らしめ、方路閉塞表示を設定し、以後、該方路に
要求があった呼に対して、発信サブシステム内で迂回方
路を決定するものである。
[発明の実施例〕 第1図に本方式を適用した分散制御の時分割交換機を示
す、加入者7.トランク8等の端末を収容し、中央制御
装置4.主記憶装置51時分割スイッチ6を具備した独
立な交換機能を持つローカルスイッチサブシステム1 
(LSS)、同装置を具備した保守運用機能を持ち保守
運用サブシステム2 (OMS)及び、LSSとOMS
を接続するタンデムスイッチサブシステム3(TSS)
を設置し、これらがデジタルリンクで接続されている。
保守者が保守運用サブシステム2に接続されているタイ
プライタ9より、方路閉塞コマンド、例えば、B局への
方略番号10の指定“<MKB:TGN=10;”を打
鍵すると、コマンド分析プログラムが大起動され、ロー
カルスイッチサブシステム1に閉塞信号が送信される(
第2図参照)。
各ローカルスイッチサブシステム1は閉塞信号を受信す
ると、受信信号分析を経で、方路別制御テーブルに閉塞
表示を行う(第3図参照)。上記テーブルは第6図に示
す様に、方路番号対応にエリアを設けてあり、閉塞信号
を受信すると該方略番号に閉塞表示値1′を設定する。
全ローカルサブシステム1がこの閉塞表示の設定を完了
することにより、OMSに終了信号を送信し、閉塞コマ
ンドに対する終了メツセージをタイプライタに出力する
。第8図に信号シーケンスを示す。その後、B局へ向か
う呼が発生した場合、(例えば、A局のローカルサブシ
ステム1に接続された加入者がB局の加入者に電話をか
けた場合)方路別制御テーブルにより、呼発生ローカル
サブシステム内で迂回制御を行うことができる。すなわ
ち、受信した電話番号をもとに第5図の数字翻訳テーブ
ルを索引した結果PIが出接呼表示の場合、方略番号(
TGN)を得、該方略番号が空/閉塞かを第6図の方路
別制御テーブルで判定し、空ならば方路番号対応のトラ
ンクを捕捉し、閉塞ならば、第7図の迂回方路テーブル
により次迂回方路を求めることができる(第4図参照)
〔発明の効果〕
本発明によれば、方路閉塞機能を含めた方路リソース管
理を行う専用プロセッサや共通メモリを設置しないため
2次の様な効果がもたらされた。
(1)専用プロセッサ間との通信がないため、出接呼処
理の呼設定遅延時間が短い(約20%減)。
(2)プロセッサ障害が他のプロセッサに影響を与えな
い(各プロセッサはスタンドアロンで動作筒)。
(3)呼の中断がないため、シングルスレッド性が保た
れ、呼制御が容易となる。
以上、集中制御方式の交換機とほぼ同等な性能、呼処理
容易性を、分散制御の交換機においても実現することが
できる。
【図面の簡単な説明】
第1図は本方式を適用した分散形電子交換機の構成図、
第2図はマンマシンインタフェース装置が接続されるサ
ブシステムのコマンド入力処理フロー、       
  1−   1、−%4÷七−〒第3図は交換サブシ
ステムの閉塞信号受信処理フロー、第4図は交換サブシ
ステムの加入者が発信した場合の数字翻訳処理フロー、
第5.6.7図はそれぞれ主記憶装置上の数字翻訳テー
ブル、方路別制御テーブル、迂回方路テーブル、第8図
は信号処理シーケンスを示す。 冨 1 図 篤 Z 図     基 3 図 Z 4 図 百 5  履

Claims (1)

    【特許請求の範囲】
  1. 中央制御装置、記憶装置、通話路装置を具備し、受信番
    号から出方路や着信加入者を決定する翻訳機能を持つ交
    換サブシステムを複数有した分散制御方式の電子交換機
    において、保守者指示による方路閉塞を行う場合、上記
    保守者指示の入力サブシステムから、閉塞信号として、
    全交換サブシステムに知らしめ、各交換サブシステムは
    該信号受信すると、記憶装置上の方路別に設けられた制
    御テーブルに閉塞表示を行うことにより、以後、閉塞方
    路に要求のある呼に対し、迂回方路を発信サブシステム
    内で決定することを特徴とした方路閉塞制御方式。
JP19582185A 1985-09-06 1985-09-06 方路閉塞制御方式 Pending JPS6257353A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19582185A JPS6257353A (ja) 1985-09-06 1985-09-06 方路閉塞制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19582185A JPS6257353A (ja) 1985-09-06 1985-09-06 方路閉塞制御方式

Publications (1)

Publication Number Publication Date
JPS6257353A true JPS6257353A (ja) 1987-03-13

Family

ID=16347557

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19582185A Pending JPS6257353A (ja) 1985-09-06 1985-09-06 方路閉塞制御方式

Country Status (1)

Country Link
JP (1) JPS6257353A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0191596A (ja) * 1987-10-02 1989-04-11 Nec Corp 交換機の回線捕捉方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0191596A (ja) * 1987-10-02 1989-04-11 Nec Corp 交換機の回線捕捉方式

Similar Documents

Publication Publication Date Title
JPH05260081A (ja) 通信網管理方式
KR100434348B1 (ko) 지능망 시스템의 특수자원 다중화 장치 및 그 제어방법
US4493076A (en) Security system for a distributed control exchange
JPS6257353A (ja) 方路閉塞制御方式
JPS596696A (ja) 分散制御電話交換のためのモジユ−ル型自己経路選定pcm切替回路網
EP1086594B1 (en) Programming call-processing application in a switching system
JP2637299B2 (ja) 通信システムの外部監視装置
KR950005988B1 (ko) 전전자 교환기의 통화로 제어 방법
JPH0828897B2 (ja) 交換機のマルチプロセッサ中央制御装置
JP2522233B2 (ja) 入力トラヒック制御方法
JPS59186447A (ja) デ−タ交換網論理チヤネル再構成方式
JPH09116937A (ja) 構内交換機の回線系インタフェース
KR100249859B1 (ko) 차세대지능망 지능형정보제공시스템 지능망응용프로토콜 시험장치
Feiner Architecture, design, and development of the system 75 office communications system
JP3074129B2 (ja) 遠隔ライントランク装置
KR950013172B1 (ko) 전전자 교환기의 통화로제어 프로세서간 통신(ipc) 연동방법
JPH0895888A (ja) ネットワーク制御・管理システム
JPS58182983A (ja) マルチプロセサ交換機
JP2968000B2 (ja) 伝送路切替方式
JPH0385854A (ja) 衛星回線接続方式
JPS6187497A (ja) デイジタル電子交換機
JPS6317279B2 (ja)
JPH05276247A (ja) プライマリアクセス回線試験方式
JPH1023155A (ja) V5.2通信方式用輻輳制御方法及びそれを適用したv5.2通信網システム
JPH05327702A (ja) 通信回線アクセス方式