JPS6257150B2 - - Google Patents

Info

Publication number
JPS6257150B2
JPS6257150B2 JP8608381A JP8608381A JPS6257150B2 JP S6257150 B2 JPS6257150 B2 JP S6257150B2 JP 8608381 A JP8608381 A JP 8608381A JP 8608381 A JP8608381 A JP 8608381A JP S6257150 B2 JPS6257150 B2 JP S6257150B2
Authority
JP
Japan
Prior art keywords
signal
horizontal
circuit
character
graphic information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP8608381A
Other languages
English (en)
Other versions
JPS57201387A (en
Inventor
Toshiro Nozoe
Kyoshi Uchimura
Masayoshi Hirashima
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP8608381A priority Critical patent/JPS57201387A/ja
Publication of JPS57201387A publication Critical patent/JPS57201387A/ja
Publication of JPS6257150B2 publication Critical patent/JPS6257150B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/025Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
    • H04N7/0255Display systems therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Description

【発明の詳細な説明】 本発明は、テレビジヨン信号に多重化して伝送
されるデイジタル信号の文字図形情報信号を受信
し、メモリに所定順序で蓄積し、これから読み出
して陰極線管の如き走査形の表示手段に文字図形
情報を表示する装置に関し、テレビジヨン信号に
多重化されている文字図形情報信号を常に正確に
取り出すことのできる装置を提供するものであ
る。
テレビジヨン信号を利用し、主画像の他に文字
や図形等の情報を多重化して伝送するものとし
て、いわゆる文字多重放送が検討されており、昭
和56年3月には電波技術審議会第4部会から基本
的な規格が答申された。第1図はその文字図形情
報信号の伝送方式を示すもので、テレビジヨン信
号の垂直ブランキング期間中の第10H目〜第21H
目(および第273H目〜第283H目)のうちのいず
れかの水平走査期間(ここでは第20H目と第
283H目)に1H当り296ビツトの文字図形情報信
号が多重化される。この多重化される信号は48ビ
ツト(6バイト)のヘツダ部と248ビツト(31バ
イト)の情報データ部とからなり、ヘツダ部の最
初の16ビツトはサンプリングクロツク再生用のク
ロツクランインCR信号、次の8ビツトはビツト
同期用の特定コードのフレーミングコードFC信
号、残余の24ビツトはサービス識別/割込信号と
データ識別信号である。情報データ部には、ペー
ジ制御信号、色符号信号、パターンデータ信号、
番組索引信号等が選択されて伝送される。
そこで、このような文字図形情報信号が多重化
されているテレビジヨン信号を受信して文字や図
形の情報を表示する受信装置においては、情報画
像を表示するのに必要な記憶容量のメモリを備
え、受信したテレビジヨン信号から所望の情報番
組の文字図形情報信号を取り出してそのパターン
データ信号等を所定の順序でメモリに書き込んで
蓄積し、一方、陰極線管等の表示手段の画面走査
に同期させてメモリから読み出し表示手段に加え
ることによつて、文字や図形の情報を画面上に表
示するものである。
しかるに、このような受信装置においては、テ
レビジヨン信号に多重化されている文字図形情報
信号を正確に取り出すためには、まず、受信信号
サンプリングクロツク再生用のCR信号とビツト
同期用のFC信号とを正確に検出する必要があ
る。
一般的には、かかるCR信号やFC信号を検出す
るには、まずゲート信号を作成してそれにより
CR信号を抽出し、そのCR信号に同期したサンプ
リングクロツクを作る。次いで、そのサンプリン
グクロツクによりFC信号をサンプリングし、そ
の検出出力によりそれ以後の情報データ部のサン
プリングタイミングや受信信号のメモリへの書き
込みタイミング等を制御する。
ところが、従来においては、そのようなCR信
号のゲート信号やFC信号のサンプリングクロツ
クを作成するための基準信号として水平同期信号
そのものやテレビ受像機の水平備向用の水平フラ
イバツクパルスが使用されていたため、前者の場
合には受信信号中にパルス性ノイズが含まれてい
る場合に誤動作しやすく、後者の場合にはテレビ
受像機の水平位置の調整等によつて水平パルスの
位相が変化するためにやはり誤動作しやすいとい
う欠点があつた。
そこで、本発明は、かかる誤動作のおそれがな
く、文字図形情報信号を正確に受信してメモリに
書込制御することのできる装置を提供することを
目的とするものである。
かかる目的を達成するため、本発明において
は、テレビ受像機の水平偏向用の水平AFC回路
および水平発振回路とは別に、常に受信したテレ
ビジヨン信号の水平同期信号に対して一定の位相
関係にある発振出力を発生する第2の水平AFC
回路および水平発振回路を設け、この第2の発振
回路の出力に基づいて文字図形多重信号の受信用
およびメモリ書込用の制御信号(ゲート信号等)
を作成するようにしたことを特徴とするものであ
る。
以下、本発明につき、その一実施例を示す図面
を参照して詳細に説明する。
第2図は本発明の一実施例の受信装置の基本的
なブロツク図であり、文字放送用受信機として公
知のものを含むものである。即ち、1はチユーナ
ー、2はVIF回路、3は映像検波回路、4はクロ
マ信号及びビデオ信号の映像処理回路、5は同期
分離回路、6AはCRT偏向系用の水平AFC回
路、6Oはその水平発振回路、6Dは水平偏向回
路、7は色副搬送波sc再生回路であり、これら
1〜7はカラーテレビ受像機の回路と同様であ
る。8は映像検波出力を波形成形して2値信号に
直す波形整形回路、9は受信した文字図形情報信
号をサンプリングするための書込クロツク発生回
路、10はメモリの書込・読出しのメモリ制御回
路でCPUを用いることが多い。11はメモリ1
2の読出しクロツク発生回路、12は文字図形情
報1画分のデータ信号を記憶しておくメモリ、1
3はメモリからの読出出力と映像処理回路4の出
力とを混合又は切換えてCRT14に供給する切
換混合回路であり、14は表示用のCRTであ
る。
受信した文字図形情報信号のデータをサンプリ
ングするためのクロツクは第3図に示す如く、
CR抜取回路22でCR信号を抽出し、リンギング
発生回路23でリンギング発生出力を形成し、さ
らに2逓倍して作成する。これをセレクタ27を
介してs―p変換回路29に加えてこれをクロツ
クし、ここで第2回波形整形回路8からの受信デ
ータ信号をサンプリングし、かつ、その直列デー
タを8ビツト並列データに変換する。
さて、かくしてメモリ12に表示すべき情報の
1画面分のデータが書込まれた後、これから読み
出して表示する場合には、CRT14のラスタの
走査の同期と表示用データ信号の同期は弱入力電
界では乱れることが多く、いわゆるジツタとな
る。
この場合、文字図形情報のデータ信号の読出し
クロツクを色副搬送波sc等にロツクしたパルス
で行なうと表示ゆれが大きくなるので、一般には
水平AFC回路6Aのパルスから得たゲートパル
スでゲーテツド発振器の出力をゲートして得られ
るクロツクパルスを用いている。
ところが、この方式では、画面の明るさ、画面
とラスタの相互位置変化(いわゆる水平の歩き)
等により水平AFC回路6AのAFCパルスの位相
が受信同期信号に対して変化するので、水平
AFC回路6Aの出力又はそれと同期した出力で
CR信号を抜取つたり、FC信号を抜取つたりする
と、前記の変化のために書込み用のサンプリング
クロツクが乱れて正しい受信ができなくなるおそ
れがある。又、水平AFC回路6Aの水平ホール
ド用のポテンシヨメータを設定し直す必要がある
こともある。
そこで、本発明では、第2図に示す如く、
CRT14の偏向用の回路とは別に、もう一つの
水平AFC回路15Aと水平発振回路15Oを設
けることによりこの欠点を除く。
先ず、第3図において読出し用の部分について
述べると、偏向用の水平発振回路6Oの出力を整
形回路16で整形遅延し、第4図φのような水
平方向の表示期間制御パルスを得る。第4図で、
φは垂直同期パルス、φは水平同期信号、φ
2′は水平AFC回路、6A又は15Aの出力即ち、
AFC回路により垂直帰線期間も連続して得られ
るパルスである。φは垂直方向の表示区間パル
ス、φ2″はφ2′の拡大図、φは表示用の水平読
出クロツクで、約6MHzの296ビツトのパルスで
ある。φは整形回路16の出力、φはそのφ
によつて発振制御されるゲーテツド発振器17
の出力すなわち読出クロツクである。
読出し時には、読出クロツク発生回路18から
垂直方向に204H間の間に水平方向に248ビツトづ
つのクロツクを出力し、読出アドレス指定回路3
3で読み出しアドレスを設定して、メモリ14の
データを読出し、p―s変換回路31で直列デー
タに変換して前記第2図の切換混合回路13へ供
給する。この動作は従来の文字放送受信機と同様
である。
又、メモリ制御用のCPU34のクロツクとし
て、φの代りに、第4図に示したような、ゲー
テツド発振器を水平同期信号φ12によつて直接制
御して発振させた発振出力φ14を用いる事も可能
であり、CPU34の動作速度があまり速くない
CPUの時は1H当りのクロツクを増すためにφ
2″より狭いφ12を形成して、1H当りのCPU34の
処理ステツプを増すこともできる。なお、読出ク
ロツク発生回路18の出力は、第4図のパルスφ
の高レベルの期間のみ発生されて出力される
が、φ,φ14はそれ以外に全走査区間ともにφ
2″,φ12の高レベルの期間は存在する。
次に、本発明の特徴である第記第2図に示す第
2の水平AFC回路15Aと水平発振回路15O
及び書込みクロツクについて述べる。この15A
と15Oはその水平発振出力を帰還してAFCの
比較波形を形成し、CRT14のEMTの高低や水
平ホールドの位置、ビーム電流の大小等のCRT
14の偏向系の変動とは全く独立に、水平同期信
号φから常に一定の位相に、水平周期の出力パ
ルスを出力する。
そこで、このパルスを用いて、第3図のCR信
号ゲートパルス発生回路20でCR信号ゲート用
のゲートパルスを形成する。即ち、第1受信情報
信号中のCR信号の部分とその前後を抜取るゲー
トパルスである。又、FC信号ゲートパルス発生
回路21でFC信号ゲート用のゲートパルスを形
成する。これは、FC信号の第8ビツト目とその
前後の部分を抜取るゲートパルスであり、この
CR信号ゲートパルス発生回路20、ならびにFC
信号ゲートパルス発生回路21の出力のゲートパ
ルスは、テレビ画面表示の水平偏向系の変動の影
響を全く受けない。
そこで、CR信号ゲートパルス発生回路20の
出力でCR抜取回路22を駆動して受信情報信号
中のCR信号を取り出し、これに同調した発生出
力をリンギング発生回路23で形成する。
又、FC信号ゲートパルス発生回路21では、
FC信号の部分のみを抜取るゲートパルスを形成
する。
さらに、8sc逓倍回路24はscを8逓倍す
る回路、1/5分周回路25はその出力を分周して
8/5sc=5.73MHzのサンプリングクロツクを形
成するカウンタである。1/5分周回路25はFC検
出回路26でFC信号を検出した後にのみ分周を
始め、その水平期間の終り又は第(296−24=)
272ビツト目で分周を停止するように構成されて
いる。セレクタ27は、FC検出回路26でFC信
号を検出する迄はリンギング発生回路23の出力
により受信情報信号をS―P変換回路29でサン
プリングするためのクロツクとして出力し、FC
信号を検出すると、その後はFC信号と位相の同
期した1/5分周器25の出力をS―P変換回路2
9へ供給する。
この回路構成に於て、CR信号ゲートパルス発
生回路20、ならびにFC信号ゲートパルス発生
回路21が第2の水平発振回路15Oの出力で制
御されることにより、前述の如く、偏向用の第1
の水平発振回路6Oの出力で制御する場合の欠点
が取除かれる。
また、1/5分周回路25の出力をさらに書込ク
ロツク発生回路28で分周し、入出力回路30の
書込クロツクとする。S―P変換回路29は受信
入力された直列情報データ信号を8ビツト並列の
信号に変換するシフトレジスタである。
P―S変換回路31はメモリ14の出力すなわ
ち読み出した並列データを直列データ信号に変換
するものである。メモリ14には、CPU34の
ワークRAM、プログラムROM等を含まれている
ものとしてある。
次に、第5図、第6図と共に、更に具体的な動
作例を示す。第5図で、32は同期分離回路5の
出力の複合同期信号を積分する積分回路で、第6
図の積分波形φ21から第4図に示す垂直パルスφ
を形成し、その立下りでフリツプフロツプ
(FF)33をセツトして、その出力φ22を低レ
ベルとし、カウンタ35をカウント可能にする。
カウンタ35は計数部及びFF、NANDゲート等
で形成され、表示区間の始めの第40H目迄は水平
発振回路6Oの出力パルスφ2′を数える。
そしてカウンタ35は先ず第9H目の始めで、
出力を出してFF37をセツトし、第22H目の終
りでも出力を出してFF37をリセツトする。ま
た、第40H目の始めでFF33をリセツトし、か
つFF34をセツトする。従つて、FF33の出
力はφ22となり、FF37の出力はφ23となる。
従つて、第3図の入出力回路30は第9H目〜第
22H目の間だけ入力可となり、それ以外の区間で
は入力を受付けない。これにより、第3図のFC
検出回路26等が誤動作しても影響はない。何ぜ
ならば、水平発振回路6Oの出力は弱電界入力
時、或は外部パルスの影響等には十分強く、積分
回路32では垂直パルスを積分するのでノイズが
なくなり、φ22,φ23が乱れることが少ない。一
般に、水平発振回路6Oの出力が乱れるような弱
電界入力条件下では、カラーキラーが働き、文字
図形情報信号もS/Nが悪く、カラーテレビ及
び、それに多重された文字図形信号の受信機の動
作が乱れるのもやむを得ない。逆に、カラーテレ
ビとして動作する範囲では、上記回路で十分安定
に動作する。なお、φ23を第9〜22H目としたの
は、信号は第10〜21H目に重畳されるので1Hの
カウントミスを除くためである。
このように、本発明によれば、表示用のCRT
における表示位置の調整や表示状態の変化にかか
わらず、常に受信すべき文字図形情報信号に同期
した正確な受信動作を達成することができるもの
である。
【図面の簡単な説明】
第1図は文字図形情報信号の伝送態様を示す波
形図、第2図、第3図、第5図は本発明の一実施
例における文字図形情報受信装置のブロツク図、
第4図、第6図はその動作を説明するための波形
図である。 5……同期分離回路、6A……第1の水平
AFC回路、6O……第1の水平発振回路、6D
……水平偏向回路、8……波形整形回路、9……
書込クロツク発生回路、10……メモリ制御回
路、11……読出クロツク発生回路、12……メ
モリ、14……CRT、15A……第2の水平
AFC回路、15O……第2の水平発振回路、2
0……CR信号ゲートパルス発生回路、21……
FC信号ゲートパルス発生回路、22……CR抜取
回路、23……リンギング発生回路、24……8
sc逓倍回路、25……1/5分周回路、26……
FC検出回路、27……セレクタ、28……書込
クロツク発生回路、29……S―P変換回路、3
0……入出力回路、34……CPU。

Claims (1)

  1. 【特許請求の範囲】 1 テレビジヨン信号にその水平同期信号に対し
    て所定の位相関係をもつた状態でデイジタル信号
    により伝送されてくる文字図形情報信号を受信
    し、該受信信号を所定順序でメモリに蓄積し、該
    メモリから読み出してテレビジヨン画面上に文字
    図形情報を表示する装置において、上記テレビジ
    ヨン信号の水平同期信号と上記テレビジヨン画面
    の走査信号とを用いて上記テレビジヨン画面の走
    査を上記テレビジヨン信号に同期させる第1の水
    平AFC回路および水平発振回路と、上記テレビ
    ジヨン画面の走査とは無関係に常に上記テレビジ
    ヨン信号の水平同期信号に対して一定の位相関係
    にある発振出力を発生する第2の水平AFC回路
    および水平発振回路を備え、上記第1の水平発振
    回路の発振出力に基づいて上記メモリの読出制御
    用信号を作成し、上記第2の水平発振回路の発振
    出力に基づいて上記文字図形情報信号受信用およ
    び上記メモリの書込用制御信号を作成するように
    したことを特徴とする文字図形情報受信装置。 2 上記文字図形情報信号受信用および上記メモ
    リの書込制御用信号を、上記テレビジヨン信号に
    上記文字図形情報信号が多重化されている水平走
    査期間においてのみ作成するようにしたことを特
    徴とする特許請求の範囲第1項記載の文字図形情
    報受信装置。
JP8608381A 1981-06-03 1981-06-03 Character pattern information receiver Granted JPS57201387A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8608381A JPS57201387A (en) 1981-06-03 1981-06-03 Character pattern information receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8608381A JPS57201387A (en) 1981-06-03 1981-06-03 Character pattern information receiver

Publications (2)

Publication Number Publication Date
JPS57201387A JPS57201387A (en) 1982-12-09
JPS6257150B2 true JPS6257150B2 (ja) 1987-11-30

Family

ID=13876805

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8608381A Granted JPS57201387A (en) 1981-06-03 1981-06-03 Character pattern information receiver

Country Status (1)

Country Link
JP (1) JPS57201387A (ja)

Also Published As

Publication number Publication date
JPS57201387A (en) 1982-12-09

Similar Documents

Publication Publication Date Title
US4364090A (en) Method for a compatible increase in resolution in television systems
US4864405A (en) CRT video display device with automatically adjustable scanning amplitude
JP2575108B2 (ja) 2画面テレビ受像機
US5729300A (en) Double-screen simultaneous viewing circuit of a wide-television
CA2018529A1 (en) Method and apparatus for correcting timing errors for a multi-picture display
GB1495173A (en) Tv receiver equipped for simultaneously showing several programmes
US4611230A (en) Vertical video centering control system
CN88102682A (zh) 用于非标准信号源的偏转电路
JPS6257150B2 (ja)
JPS6157754B2 (ja)
EP0578162A1 (en) Field to field vertical panning system
CA1210855A (en) Synchronization input for television receiver on- screen alphanumeric display
JPS6114233Y2 (ja)
JP2712378B2 (ja) テレビジョン受像機
EP0220058B1 (en) Method and apparatus for selectively unblanking special signals inserted in the vertical blanking interval of a television signal
JPS6114234Y2 (ja)
US4811095A (en) Arrangement for displaying multiplexed analog components on a conventional TV monitor
US3576390A (en) Apparatus for generating test signals useful in measuring television transmission performance without affecting receiver synchronization
JPS6040067Y2 (ja) 被多重化信号の受信判別装置
US7002635B1 (en) Method for superimposing pictures
JPS6123712B2 (ja)
JP2549673Y2 (ja) 文字放送再生装置
JPS6244623Y2 (ja)
JPS6151469B2 (ja)
KR930007008B1 (ko) 호환성을 가지는 텔렉텍스트의 인터페이스 회로