JPS6243623A - 液晶表示装置用回路構造 - Google Patents
液晶表示装置用回路構造Info
- Publication number
- JPS6243623A JPS6243623A JP60183609A JP18360985A JPS6243623A JP S6243623 A JPS6243623 A JP S6243623A JP 60183609 A JP60183609 A JP 60183609A JP 18360985 A JP18360985 A JP 18360985A JP S6243623 A JPS6243623 A JP S6243623A
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- liquid crystal
- crystal display
- row electrode
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
く技術分野〉
本発明はマトリックス型液晶表示装置に関し、特にマト
リックス型表示パターンにおける各絵素にアドレス用の
スイッチングトランジスタを付加したマ) IJンクス
型液晶表示装置の駆動回路部の構造に関するものである
。
リックス型表示パターンにおける各絵素にアドレス用の
スイッチングトランジスタを付加したマ) IJンクス
型液晶表示装置の駆動回路部の構造に関するものである
。
〈従来技術〉
非線形素子を液晶の表示駆動に利用したマ) IJソク
ス型液晶表示装置としては、液晶表示パネル内にアドレ
ス用の薄膜トランジスタ(以下、TPTと略す。)をマ
トリックス状に組み込むことによりデユーティ比の小さ
い即ち多ラインのマルチプレックス駆動を行なってもス
タティック駆動と同等の高コントラスト表示を得ること
ができるTPTアクティブマトリックス型液晶表示装置
が知られている。
ス型液晶表示装置としては、液晶表示パネル内にアドレ
ス用の薄膜トランジスタ(以下、TPTと略す。)をマ
トリックス状に組み込むことによりデユーティ比の小さ
い即ち多ラインのマルチプレックス駆動を行なってもス
タティック駆動と同等の高コントラスト表示を得ること
ができるTPTアクティブマトリックス型液晶表示装置
が知られている。
このTPTアクティブマトリックス型液晶表示装置の駆
動方式には、第5図と第6図に示すような回路構成と信
号波形を有するものがある。図中11は液晶表示パネル
で、行電極11a と列電極11bの交点に図のように
TFT 11cが接続されている。lidは液晶層の容
量である012は行電極ドライバで主にシフトレジスタ
からなり、走査パルスSをゲート信号制御部13からの
クロックの1により順次シフトさせて各行電極に出力す
る。この行電極の全走査期間をT、走査線数をNとする
と、走査期間HはH=T/Nで表わされる。この走査期
間Hに等しいパルス幅を有するパルス電圧が、1行ずつ
TFTllcをオン状態にするように各行電極に順次印
加される。14は列電極ドライバで、データを直接表示
パネルにサンプルホールド(SH)する駆動方式(以下
、パネルSH駆動方式と称す)と、データをサンプルホ
ールドする機能を列電極ドライバにもだせる駆動方式(
以下、ドライバSR駆動方式と称す)がある。パネルS
H駆動方式の列電極ドライバは、第3図に示すようにシ
フトレジスタ31.サンプリングスイッチ32等からな
り、データ信号制御部15から直列に送られてくるデー
タを各列に対応するタイミングでクロックの2に同期し
てサンプリングして順次列電極に出力し、TFTllc
を通して液晶層に書き込む、この駆動方式では、データ
のサンプリングとTFTllcを通しての液晶層の書き
込みは、同一の水平走査期間内で行なわれる。次に第8
図と第9図を用いて、ドライバSH駆動方式について説
明する。シフトレジスタ41の出力に同期してサンプリ
ングスイッチ42がオンし、コンデンサ43にデータ信
号に対応した電荷が蓄えられる。次に水平のブランキン
グ期間の前半に位置する放電パルス信号がCeに印加さ
れ、残留している電荷を放電させて基準状態を形成する
。次に水平のブランキング期間の後半に位置する転送パ
ルス信号がCgに印加されると、コンデンサ43に蓄え
られていた電荷がトランジスタ44に転送され出力され
る。この駆動方式ではデータをサンプリングした次のI
Hで液晶に書き込む。
動方式には、第5図と第6図に示すような回路構成と信
号波形を有するものがある。図中11は液晶表示パネル
で、行電極11a と列電極11bの交点に図のように
TFT 11cが接続されている。lidは液晶層の容
量である012は行電極ドライバで主にシフトレジスタ
からなり、走査パルスSをゲート信号制御部13からの
クロックの1により順次シフトさせて各行電極に出力す
る。この行電極の全走査期間をT、走査線数をNとする
と、走査期間HはH=T/Nで表わされる。この走査期
間Hに等しいパルス幅を有するパルス電圧が、1行ずつ
TFTllcをオン状態にするように各行電極に順次印
加される。14は列電極ドライバで、データを直接表示
パネルにサンプルホールド(SH)する駆動方式(以下
、パネルSH駆動方式と称す)と、データをサンプルホ
ールドする機能を列電極ドライバにもだせる駆動方式(
以下、ドライバSR駆動方式と称す)がある。パネルS
H駆動方式の列電極ドライバは、第3図に示すようにシ
フトレジスタ31.サンプリングスイッチ32等からな
り、データ信号制御部15から直列に送られてくるデー
タを各列に対応するタイミングでクロックの2に同期し
てサンプリングして順次列電極に出力し、TFTllc
を通して液晶層に書き込む、この駆動方式では、データ
のサンプリングとTFTllcを通しての液晶層の書き
込みは、同一の水平走査期間内で行なわれる。次に第8
図と第9図を用いて、ドライバSH駆動方式について説
明する。シフトレジスタ41の出力に同期してサンプリ
ングスイッチ42がオンし、コンデンサ43にデータ信
号に対応した電荷が蓄えられる。次に水平のブランキン
グ期間の前半に位置する放電パルス信号がCeに印加さ
れ、残留している電荷を放電させて基準状態を形成する
。次に水平のブランキング期間の後半に位置する転送パ
ルス信号がCgに印加されると、コンデンサ43に蓄え
られていた電荷がトランジスタ44に転送され出力され
る。この駆動方式ではデータをサンプリングした次のI
Hで液晶に書き込む。
液晶表示パネルから行電極を取り出す場合、第5図のよ
うに片方向端部側に全部取り出す方式あるいは実装上の
都合から液晶表示パネルの両方向端部に振り分けて行電
極を左右交互に取り出す方式等が考えられる。左右両方
向端部に行電極を取り出す場合、行電極に加えられる信
号は時間的に左右交互にしなければならないため、行電
極ドライバが片側に配置されていると液晶表示パネルと
の結線において引き廻し線が長くなり、配線が交差する
等の障害が生ずるので、配線の面積が広くなったりスル
ホールを用いた配線をしなければならなくなってしまい
、小型化や信頼性の面において問題がある。また、左右
両側に行電極ドライバを配置した場合、一方は奇数段目
のシフトレジスタの出力を取り出し、他の一方は偶数段
目のシフトレジスタの出力を取り出すため、総段数の1
/2しか利用しておらず、小型化や消費電力の面におい
て問題がある。また、左側と右側にそれぞれシフトレジ
スタを動作させるだめのスタートパルス信号とクロック
信号を必要とし、入力信号数の増大を招く。
うに片方向端部側に全部取り出す方式あるいは実装上の
都合から液晶表示パネルの両方向端部に振り分けて行電
極を左右交互に取り出す方式等が考えられる。左右両方
向端部に行電極を取り出す場合、行電極に加えられる信
号は時間的に左右交互にしなければならないため、行電
極ドライバが片側に配置されていると液晶表示パネルと
の結線において引き廻し線が長くなり、配線が交差する
等の障害が生ずるので、配線の面積が広くなったりスル
ホールを用いた配線をしなければならなくなってしまい
、小型化や信頼性の面において問題がある。また、左右
両側に行電極ドライバを配置した場合、一方は奇数段目
のシフトレジスタの出力を取り出し、他の一方は偶数段
目のシフトレジスタの出力を取り出すため、総段数の1
/2しか利用しておらず、小型化や消費電力の面におい
て問題がある。また、左側と右側にそれぞれシフトレジ
スタを動作させるだめのスタートパルス信号とクロック
信号を必要とし、入力信号数の増大を招く。
〈発明の目的〉
本発明は、マ) IJソクス型液晶表示装置の従来の駆
動回路における上述の問題点に鑑みてなされたものであ
り、消費電力が少なく小型化、高集積化が容易であり新
規かつ有用な液晶表示装置の駆動回路部の構造を提供す
ることを目的とするものである。
動回路における上述の問題点に鑑みてなされたものであ
り、消費電力が少なく小型化、高集積化が容易であり新
規かつ有用な液晶表示装置の駆動回路部の構造を提供す
ることを目的とするものである。
く基本原理と実施例〉
以下、本発明に係る液晶表示装置の駆動回路部を液晶テ
レビに適用した場合の実施例について説明する。
レビに適用した場合の実施例について説明する。
第1図は液晶表示パネルの行電極の取り出しが片側ある
いは左右両側のいずれの場合でも使用でき、消費電力が
少なく高集積化の容易な行電極ドライバの回路図を示す
。液晶表示パネルの行電極の取り出しが片側の場合、R
/一端子をゞゝ1“、 B//7S端子を0“、H2/
T11.端子をy 1n 、 [)/、端子を加″Lo
w端子を“1“に設定する。その場合のタイミング波形
を第2図に示す。フリップフロップ61に幅4Hのスタ
ートパルス信号SP(第2図囚)ト周期IHのクロック
信号CL(第2図(B))が入力され、その出力信号Q
(第2図(0)はクロックドインバータ64が選択して
シフトレジスタ78のデータ端子に入力される。このシ
フトレジスタ78は半ビットずつシフトする。一方、7
すyプ7Oノブ61の反転出力Qとスタートパルス信号
SPとをナンド回路67で処理した後その出力信号をク
ロックドインバータ69が選択し、フリップフロップ7
1のリセット端子に入力される(第2図(2))。
いは左右両側のいずれの場合でも使用でき、消費電力が
少なく高集積化の容易な行電極ドライバの回路図を示す
。液晶表示パネルの行電極の取り出しが片側の場合、R
/一端子をゞゝ1“、 B//7S端子を0“、H2/
T11.端子をy 1n 、 [)/、端子を加″Lo
w端子を“1“に設定する。その場合のタイミング波形
を第2図に示す。フリップフロップ61に幅4Hのスタ
ートパルス信号SP(第2図囚)ト周期IHのクロック
信号CL(第2図(B))が入力され、その出力信号Q
(第2図(0)はクロックドインバータ64が選択して
シフトレジスタ78のデータ端子に入力される。このシ
フトレジスタ78は半ビットずつシフトする。一方、7
すyプ7Oノブ61の反転出力Qとスタートパルス信号
SPとをナンド回路67で処理した後その出力信号をク
ロックドインバータ69が選択し、フリップフロップ7
1のリセット端子に入力される(第2図(2))。
フリップフロップ71によりクロyり信号CL(第2図
a3))の立ち下がりでトリガし、1/2に分周した信
号をクロックドインバータ74が選択してシフトレジス
タ78のクロック端子に入力される(第2図(E))O
ソフトレジスタフ8の出力は(第2図(G))H,Iの
ようにパルス幅が4Hで、1)(ずつシフトした信号と
なる。
a3))の立ち下がりでトリガし、1/2に分周した信
号をクロックドインバータ74が選択してシフトレジス
タ78のクロック端子に入力される(第2図(E))O
ソフトレジスタフ8の出力は(第2図(G))H,Iの
ようにパルス幅が4Hで、1)(ずつシフトした信号と
なる。
オア回路76の出力は行電極ドライバ出力のイネーブル
信号であり、本実施例の設定では“0”(第2図(F5
)である。たとえばLow端子を“0”とすると行電
極出力はすべて“0”となる。
信号であり、本実施例の設定では“0”(第2図(F5
)である。たとえばLow端子を“0”とすると行電
極出力はすべて“0”となる。
77はタイミングを合わせるためのディレィ(遅延)回
路である。シフトレジスタ78の1段目の出力(第2図
C) )の反転と2段目の出力(第2図C[−1))と
イネーブル信号(ディレィ回路77の出力で今はパ0”
)のノア信号をノア回路80より出カシ、レベルシフタ
81によりレベルシフタされて出力されたパルス信号(
第2図(J) )が液晶表示パネルの行電極に印加する
走査側駆動信号となる。端子86の信号はシフトレジス
タ78のn段目の出力で、行電極ドライバを複数個継続
接続する場合に次段の行電極ドライバのスタートパルス
信号入力であるSP端子に入力する。このようにR/一
端子を“1” B/一端子を”o” 、 H2/H,端
子L S を“1” D/p端イt”0” 、 Low端子を”
1 ”に設定した場合は、行電極ドライバ出力は第2図
(J) 、 IK)のように幅IHのパルスが1ビツト
ずつシフトしていく。
路である。シフトレジスタ78の1段目の出力(第2図
C) )の反転と2段目の出力(第2図C[−1))と
イネーブル信号(ディレィ回路77の出力で今はパ0”
)のノア信号をノア回路80より出カシ、レベルシフタ
81によりレベルシフタされて出力されたパルス信号(
第2図(J) )が液晶表示パネルの行電極に印加する
走査側駆動信号となる。端子86の信号はシフトレジス
タ78のn段目の出力で、行電極ドライバを複数個継続
接続する場合に次段の行電極ドライバのスタートパルス
信号入力であるSP端子に入力する。このようにR/一
端子を“1” B/一端子を”o” 、 H2/H,端
子L S を“1” D/p端イt”0” 、 Low端子を”
1 ”に設定した場合は、行電極ドライバ出力は第2図
(J) 、 IK)のように幅IHのパルスが1ビツト
ずつシフトしていく。
次に液晶表示パネルの行電極の取り出しが左右両方向の
場合について説明する。まず、右側の場合、R/一端子
ヲパ1′″、B/一端子ヲ゛1”、H2/n1L
S 端子を′″0′′、 D 7p−gg子を“0”、 L
ow端子を11111に設定する。その場合のタイミン
グ波形を第3図に示す。シフトレジスタ78のデータ入
力信号及びフリップフロップ71のリセット信号までは
、液晶表示パネルの行電極の取り出しが片側の場合と同
じである(第2図(5)〜■)と第3図囚〜■))。フ
リップフロップ71の出力Qがフリップフロップ72の
クロック端子に入力され、さらに1/2分周された信号
(第3図■))をクロックドインバータ73が選択し、
シフトレジスタ78のクロック端子に入力される。半ピ
ットずつシフトするシフトレジスタ78の出力は第3図
0)、功、(I)のように、パルス幅4Hで、2Hずつ
シフトした信号となる。
場合について説明する。まず、右側の場合、R/一端子
ヲパ1′″、B/一端子ヲ゛1”、H2/n1L
S 端子を′″0′′、 D 7p−gg子を“0”、 L
ow端子を11111に設定する。その場合のタイミン
グ波形を第3図に示す。シフトレジスタ78のデータ入
力信号及びフリップフロップ71のリセット信号までは
、液晶表示パネルの行電極の取り出しが片側の場合と同
じである(第2図(5)〜■)と第3図囚〜■))。フ
リップフロップ71の出力Qがフリップフロップ72の
クロック端子に入力され、さらに1/2分周された信号
(第3図■))をクロックドインバータ73が選択し、
シフトレジスタ78のクロック端子に入力される。半ピ
ットずつシフトするシフトレジスタ78の出力は第3図
0)、功、(I)のように、パルス幅4Hで、2Hずつ
シフトした信号となる。
ディレィ回路77の出力(イネーブル信号)は第3図面
のようになる。最終的に出力される信号は第3図(J)
、頓に示すように、パルス幅がI Hで、1個とびにシ
フトしていく。すなわち、この出力は連続に1ビツトず
つシフトしていく信号の奇数番目あるいは偶数番目を取
り出したものと同等である。端子86の信号はシフトレ
ジスタ78のn段目の出力をフリップフロップ71の反
転出力の立ち上がりでトリガした信号で、行電極ドライ
バを複数個継続接続する場合に次段の行電極ドライバの
スタートパルス信号入力であるSP端子に入力する。
のようになる。最終的に出力される信号は第3図(J)
、頓に示すように、パルス幅がI Hで、1個とびにシ
フトしていく。すなわち、この出力は連続に1ビツトず
つシフトしていく信号の奇数番目あるいは偶数番目を取
り出したものと同等である。端子86の信号はシフトレ
ジスタ78のn段目の出力をフリップフロップ71の反
転出力の立ち上がりでトリガした信号で、行電極ドライ
バを複数個継続接続する場合に次段の行電極ドライバの
スタートパルス信号入力であるSP端子に入力する。
次に左側の場合、R/−El一端子を′0″′に設定し
、その他の設定は右側の場合と同じである。左側の場合
のタイミング波形を第4図に示す。スタートパルス信号
をフリップフロップ61のデータ端子に、そしてクロッ
ク信号をクロック四子に入力して得た出力Q(第4図(
Q )をフリップフロップ62のデータ端子に入力し、
クロック信号の立ち下がりでトリガして得られた信号が
第4図■)である。・さらにこの信号をフリップフロッ
プ回路63のデ−タ端子に入力し、クロックの立ち上が
りでトリガして得られた信号(第4図6))をクロック
ドインバータ65が選択してシフトレジスタ78のデー
タ端子に入力する。フリップフロップ62の出力Qと7
リノプフロツプ63の反転出力Qのナンド信号をナンド
回路68より出力し、クロックドインバータ70が選択
し、この信号がフリップフロップ71.72のリセット
端子に入力される(第4図[F]))。これらのシフト
レジスタ78のデータ端子に入力される信号及びフリッ
プフロップ71.72のリセット端子に入力される信号
は、行電極ドライバ右側ように設定した場合の信号より
も時間的にIH遅くなる。クロック信号の立ち下がりで
トリガし、クリップフロップ71.72によって1/4
分周された信号をクロックドインバータ73が選択し、
シフトレジスタ78のクロック端子に入力される(第4
図(Q )。半ビットずつシフトするシフトレジスタ7
8の出力は第4図(1)。
、その他の設定は右側の場合と同じである。左側の場合
のタイミング波形を第4図に示す。スタートパルス信号
をフリップフロップ61のデータ端子に、そしてクロッ
ク信号をクロック四子に入力して得た出力Q(第4図(
Q )をフリップフロップ62のデータ端子に入力し、
クロック信号の立ち下がりでトリガして得られた信号が
第4図■)である。・さらにこの信号をフリップフロッ
プ回路63のデ−タ端子に入力し、クロックの立ち上が
りでトリガして得られた信号(第4図6))をクロック
ドインバータ65が選択してシフトレジスタ78のデー
タ端子に入力する。フリップフロップ62の出力Qと7
リノプフロツプ63の反転出力Qのナンド信号をナンド
回路68より出力し、クロックドインバータ70が選択
し、この信号がフリップフロップ71.72のリセット
端子に入力される(第4図[F]))。これらのシフト
レジスタ78のデータ端子に入力される信号及びフリッ
プフロップ71.72のリセット端子に入力される信号
は、行電極ドライバ右側ように設定した場合の信号より
も時間的にIH遅くなる。クロック信号の立ち下がりで
トリガし、クリップフロップ71.72によって1/4
分周された信号をクロックドインバータ73が選択し、
シフトレジスタ78のクロック端子に入力される(第4
図(Q )。半ビットずつシフトするシフトレジスタ7
8の出力は第4図(1)。
(J) 、10のように、パルス幅が4Hで2Hずつシ
フトした信号となる。シフトレジスタ78の出力信号の
スタート位置は、行電極ドライバを右側用に設定した場
合よりも時間的にIH遅くなる。ディレィ回路77の出
力(イネーブル信号)は第4図■のようになる。最終的
に出力される信号は第4図(91Mに示すように、パル
ス幅がIHで1個とびにシフト1ている。しかし、最初
の出力の位置が、行電極ドライバを右側用に設定した場
合よりも時間的にIH遅くなる。
フトした信号となる。シフトレジスタ78の出力信号の
スタート位置は、行電極ドライバを右側用に設定した場
合よりも時間的にIH遅くなる。ディレィ回路77の出
力(イネーブル信号)は第4図■のようになる。最終的
に出力される信号は第4図(91Mに示すように、パル
ス幅がIHで1個とびにシフト1ている。しかし、最初
の出力の位置が、行電極ドライバを右側用に設定した場
合よりも時間的にIH遅くなる。
従って、行電極ドライバを液晶表示パネルの左右両側に
配置した場合、スタートパルス信号SPとクロック信号
CLは共通にでき、左右の行電極ドライバのR/r端子
の設定をかえるだけで、液晶表示パネルの右側と左側の
行電極を交互に駆動することができる。
配置した場合、スタートパルス信号SPとクロック信号
CLは共通にでき、左右の行電極ドライバのR/r端子
の設定をかえるだけで、液晶表示パネルの右側と左側の
行電極を交互に駆動することができる。
〈発明の効果〉
以上詳説したように、本発明の、駆動回路の構造は、行
電極ドライバに片側取り出し用と左右両側取り出し用の
切替え端子を有し、これによって液晶表示パネルの行電
極の取り出しが片側あるいは左右両側いずれの場合にお
いても対応できる。また、左右両側取り出しの場合でも
スタート位置スとクロックは左右共通の信号で駆動でき
る。従って、本発明の行電極ドライバを用いることによ
り、液晶表示パネルの行電極の取り出しを片側あるいは
左右両側いずれにすることも可能で、消費電力が少なく
、小型化・高集積化を実現することができる。
電極ドライバに片側取り出し用と左右両側取り出し用の
切替え端子を有し、これによって液晶表示パネルの行電
極の取り出しが片側あるいは左右両側いずれの場合にお
いても対応できる。また、左右両側取り出しの場合でも
スタート位置スとクロックは左右共通の信号で駆動でき
る。従って、本発明の行電極ドライバを用いることによ
り、液晶表示パネルの行電極の取り出しを片側あるいは
左右両側いずれにすることも可能で、消費電力が少なく
、小型化・高集積化を実現することができる。
第1図は本発明の実施例を示す行電極ドライバの回路図
である。第2図は第1図に示す実施例の行電極ドライバ
において片方向端子取り出し用に設定した場合の要部波
形図、第3図は同様に第1図に示す実施例の行電極ドラ
イバにおいて両方向端子取り出しで右側用に設定した場
合の要部波形図、第4図は同様に第1図の行電極ドライ
バにおいて両方向端子取り出しで左側用に設定した場合
の要部波形図である。 第5図は従来の液晶表示装置の構成を示すブロック構成
図、第6図は第5図に示す液晶表示装置の主な駆動波形
を示すタイミング波形図、第7図は従来のパネルSH駆
動方式の列電極ドライバを例示する回路図、第8図は従
来のドライバSH駆動方式の列電極ドライバを例示する
回路図、第9図は第8図の回路における駆動波形を示す
タイミング波形図である。 H・・・水グ走査期間、31,41.78・・・シフト
レジスタ、32.42・・・アナログスイッチ、43・
・・サンプリング用コンデンサ、44・・・トランジス
タ、61.62,63,71,72.82・・・フリッ
プフロップ、64.65,69,70,73.74,8
3.84・・クロックドインバータ、67.68・・・
ナンド回路、80・・・ノア回路、77・・・ディレィ
回路、81・・・レベルシフタ。 代理人 弁理士 福 士 愛 彦(他2名)IEノニニ
ニ] 第2図 纂3図 第4 図 第5 図 第6 口
である。第2図は第1図に示す実施例の行電極ドライバ
において片方向端子取り出し用に設定した場合の要部波
形図、第3図は同様に第1図に示す実施例の行電極ドラ
イバにおいて両方向端子取り出しで右側用に設定した場
合の要部波形図、第4図は同様に第1図の行電極ドライ
バにおいて両方向端子取り出しで左側用に設定した場合
の要部波形図である。 第5図は従来の液晶表示装置の構成を示すブロック構成
図、第6図は第5図に示す液晶表示装置の主な駆動波形
を示すタイミング波形図、第7図は従来のパネルSH駆
動方式の列電極ドライバを例示する回路図、第8図は従
来のドライバSH駆動方式の列電極ドライバを例示する
回路図、第9図は第8図の回路における駆動波形を示す
タイミング波形図である。 H・・・水グ走査期間、31,41.78・・・シフト
レジスタ、32.42・・・アナログスイッチ、43・
・・サンプリング用コンデンサ、44・・・トランジス
タ、61.62,63,71,72.82・・・フリッ
プフロップ、64.65,69,70,73.74,8
3.84・・クロックドインバータ、67.68・・・
ナンド回路、80・・・ノア回路、77・・・ディレィ
回路、81・・・レベルシフタ。 代理人 弁理士 福 士 愛 彦(他2名)IEノニニ
ニ] 第2図 纂3図 第4 図 第5 図 第6 口
Claims (1)
- 【特許請求の範囲】 1、マトリックス型表示パターンの各絵素にアドレス用
スイッチング素子を付加した液晶表示パネルを具備して
成るマトリックス型液晶表示装置の駆動回路部において
、前記液晶表示パネルの前記スイッチング素子に信号を
印加する行電極に、片端方向及び左右両端方向からの端
子取出のいずれの場合にも対応して連結できる行電極駆
動回路を有しかつ片端方向取出用と左右両端方向取出用
の切替え端子を具設したことを特徴とする液晶表示装置
用回路構造。 2、前記行電極駆動回路を左右両端方向取出用に設定し
た場合に前記行電極に印加するクロック信号は左右共通
である特許請求の範囲第1項記載の液晶表示装置用回路
構造。 3、前記行電極駆動回路を左右両端方向取出用に設定し
た場合に前記行電極に印加するスタートパルス信号は左
右共通である特許請求の範囲第1項記載の液晶表示装置
用回路構造。 4、前記行電極駆動回路を左右両端方向取出用に設定し
た場合に前記行電極に印加するクロック信号とスタート
パルス信号は左右共通である特許請求の範囲第1項記載
の液晶表示装置用回路構造。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60183609A JPS6243623A (ja) | 1985-08-20 | 1985-08-20 | 液晶表示装置用回路構造 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60183609A JPS6243623A (ja) | 1985-08-20 | 1985-08-20 | 液晶表示装置用回路構造 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP32232293A Division JPH087337B2 (ja) | 1993-12-21 | 1993-12-21 | 液晶表示装置用回路構造 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6243623A true JPS6243623A (ja) | 1987-02-25 |
JPH0435733B2 JPH0435733B2 (ja) | 1992-06-12 |
Family
ID=16138788
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60183609A Granted JPS6243623A (ja) | 1985-08-20 | 1985-08-20 | 液晶表示装置用回路構造 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6243623A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62135812A (ja) * | 1985-12-09 | 1987-06-18 | Sharp Corp | 液晶表示装置用駆動回路 |
WO2006134861A1 (ja) * | 2005-06-14 | 2006-12-21 | Sharp Kabushiki Kaisha | 表示装置の駆動回路、パルス生成方法および表示装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56104388A (en) * | 1980-01-25 | 1981-08-20 | Tokyo Shibaura Electric Co | Matrix type display unit |
JPS59111197A (ja) * | 1982-12-17 | 1984-06-27 | シチズン時計株式会社 | マトリクス型表示装置の駆動回路 |
JPS59127094A (ja) * | 1983-01-12 | 1984-07-21 | シチズン時計株式会社 | マトリクス型表示装置の駆動回路 |
JPS6039618A (ja) * | 1983-08-12 | 1985-03-01 | Hitachi Ltd | 液晶表示素子の駆動方式 |
-
1985
- 1985-08-20 JP JP60183609A patent/JPS6243623A/ja active Granted
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56104388A (en) * | 1980-01-25 | 1981-08-20 | Tokyo Shibaura Electric Co | Matrix type display unit |
JPS59111197A (ja) * | 1982-12-17 | 1984-06-27 | シチズン時計株式会社 | マトリクス型表示装置の駆動回路 |
JPS59127094A (ja) * | 1983-01-12 | 1984-07-21 | シチズン時計株式会社 | マトリクス型表示装置の駆動回路 |
JPS6039618A (ja) * | 1983-08-12 | 1985-03-01 | Hitachi Ltd | 液晶表示素子の駆動方式 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62135812A (ja) * | 1985-12-09 | 1987-06-18 | Sharp Corp | 液晶表示装置用駆動回路 |
JPH0435734B2 (ja) * | 1985-12-09 | 1992-06-12 | Sharp Kk | |
WO2006134861A1 (ja) * | 2005-06-14 | 2006-12-21 | Sharp Kabushiki Kaisha | 表示装置の駆動回路、パルス生成方法および表示装置 |
US8098226B2 (en) | 2005-06-14 | 2012-01-17 | Sharp Kabushiki Kaisha | Drive circuit of display apparatus, pulse generation method, display apparatus |
Also Published As
Publication number | Publication date |
---|---|
JPH0435733B2 (ja) | 1992-06-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2671772B2 (ja) | 液晶ディスプレイとその駆動方法 | |
KR101074402B1 (ko) | 액정표시장치 및 그의 구동방법 | |
JP3277382B2 (ja) | 固定重複パタン除去機能付水平走査回路 | |
KR950013444B1 (ko) | 액정 표시장치 | |
US6201523B1 (en) | Flat panel display device | |
JPH0228873B2 (ja) | ||
JPH1073843A (ja) | アクティブマトリクス型液晶表示装置 | |
CN105047120B (zh) | 一种栅极驱动电路及其驱动方法、显示装置 | |
US4917468A (en) | Drive circuit for use in single-sided or opposite-sided type liquid crystal display unit | |
JPS6337394A (ja) | マトリクス表示装置 | |
JPH1124632A (ja) | アクティブマトリクス型画像表示装置及びその駆動方法 | |
JP2714161B2 (ja) | 液晶ディスプレイ装置 | |
JPS61210398A (ja) | 液晶表示装置の駆動方法 | |
JP2675060B2 (ja) | アクティブマトリクス方式の表示装置及びその走査回路と走査回路の駆動回路 | |
JPS5845034B2 (ja) | マトリックスパネル駆動装置 | |
JP2747583B2 (ja) | 液晶パネルの駆動回路及び液晶装置 | |
JP2000250495A (ja) | 液晶表示パネルのデータ線駆動装置 | |
JPS6243623A (ja) | 液晶表示装置用回路構造 | |
JPH09160526A (ja) | マトリクス型表示パネルの駆動回路及び該駆動回路を用いた表示装置 | |
JP2003114657A (ja) | アクティブマトリクス型表示装置、そのスイッチ部駆動回路、及びその走査線駆動回路、並びにその駆動方法 | |
JPH10123483A (ja) | 液晶表示装置およびその駆動方法 | |
JP3482646B2 (ja) | 液晶素子の駆動方法、液晶素子の駆動回路及び表示装置 | |
JPH02184816A (ja) | アクティブマトリックス形液晶表示装置 | |
JPS62135812A (ja) | 液晶表示装置用駆動回路 | |
JPH0427527B2 (ja) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |