JPS6230393B2 - - Google Patents

Info

Publication number
JPS6230393B2
JPS6230393B2 JP15901979A JP15901979A JPS6230393B2 JP S6230393 B2 JPS6230393 B2 JP S6230393B2 JP 15901979 A JP15901979 A JP 15901979A JP 15901979 A JP15901979 A JP 15901979A JP S6230393 B2 JPS6230393 B2 JP S6230393B2
Authority
JP
Japan
Prior art keywords
time
output
day
week
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP15901979A
Other languages
English (en)
Other versions
JPS5681492A (en
Inventor
Hirosada Mikasa
Katsumi Izawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Idec Corp
Original Assignee
Idec Izumi Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Idec Izumi Corp filed Critical Idec Izumi Corp
Priority to JP15901979A priority Critical patent/JPS5681492A/ja
Publication of JPS5681492A publication Critical patent/JPS5681492A/ja
Publication of JPS6230393B2 publication Critical patent/JPS6230393B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)

Description

【発明の詳細な説明】 この発明は予め定めたスケジユールに従つてオ
ン・オフ等の出力制御を行い、ビルや学校の冷暖
房、時報等を自動化する装置に関し、特に週間の
曜日毎および時刻毎に当該出力制御を行うことの
できる所謂ウイークプログラマーのモニター装置
に関するものである。
ウイークプログラマーは一般に複数の出力端子
を備えると共に、これらの出力端子のそれぞれに
於いて、週間の曜日毎および時刻毎に出力制御を
行う様予め定めたプログラムを記憶する手段を備
えている。
通常はこの記憶手段としてメモリーが用いられ
るが、操作者の意図に応ずるプログラムが記憶出
来る様メモリーへの書き込み、書き換え手段とし
ての入力装置も同時に設けられている。
又、更にこのウイークプログラマーを構成する
要素としては、現在の曜日・時刻に対応した記憶
内容を読み出し、出力するための曜日・時刻カウ
ンターおよび読み出し回路が重要なものとなる。
これらの要素を中心として構成されるウイーク
プログラマーの概念的ブロツク図を示すと第1図
の様になるが、 メモリー1、入力手段としての入力キー2、曜
日・時刻カウンター3、読み出し回路4の他に表
示回路5と、および図示はしていないがこれらの
要素間の制御を行う制御回路が一般的に付加され
ている。
この様な構成から成るウイークプログラマー
は、実動運転に入る以前に、メモリー1に予め記
憶させたプログラムが正しく記憶されているか否
か、或いは正しく動作するか否かをチエツクする
ためモニター動作をしてみる必要がしばしばあ
る。
そこで従来のウイークプログラマーは、別にモ
ニタースイツチを設け、このスイツチを操作する
毎に順次1ステツプずつ記憶内容を出力し、その
出力状態を確認する様にしていた。
しかしながら、ウイークプログラマーは、週間
の曜日および時刻毎の各出力端子に対する出力状
態の制御を行うものであるため、そのプログラム
ステツプ数は非常に多くなる場合が多い。そのた
め、殊にプログラムの記憶が曜日毎にされていな
いウイークプログラマー等では、上記の様なモニ
ター方式では、或る曜日の1日の出力変動を確認
したい場合であつても、相当の時間を要し、しか
も確認ミスを生ずる確率も高いという欠点があつ
た。
それ故にこの発明の主たる目的は、どの様なプ
ログラムの記憶態様であつてもモニターが容易に
行なえ、比較的短時間にて出力の確認をすること
のできるモニター装置を提供することにある。
以下この発明の実施例を図面に基づいて説明す
る。
第2図はこの発明の実施例であるモニター装置
のブロツク図である。
同図に於いて、メモリー6は、出力端子番号を
表わす出力ナンバーと、曜日・時刻と、オン・オ
フ若しくはパルス出力のいずれかの出力状態を指
定する情報とで構成される内容を1ブロツクとし
て、出力ナンバー順に順次記憶されているものと
する。これらの記憶内容はキー7より図示しない
入力制御回路およびメモリー書き込み制御回路に
よつて記憶される。
アドレス制御回路8は、メモリー6内に記憶さ
れる所望のブロツクのプログラム内容を読み出す
ためにアドレスを制御する回路であり、アドレス
指定回路9はこのアドレス制御回路8の出力を受
けて、メモリー6の所望アドレスを直接指定す
る。
出力処理回路10は、アドレス指定回路9によ
つて指定されたアドレスに記憶されている1ブロ
ツクのプログラム内容のうち、出力ナンバーと出
力状態の情報から成る出力データーを選択して、
後述の比較回路13からの一致信号の到来を持つ
て、次段の出力バツフアー11に出力する回路
で、出力バツフアー11は、この内容を基にし
て、いずれかの出力端子12にオン・オフ若しく
はパルス信号を出す。尚、この出力端子12には
出力表示ランプを接続し、モニターし易すい様に
した方が望ましい。
一方、アドレス指定回路9によつて指定されて
いるアドレスの、曜日・時刻情報は比較回路13
に出力され、ここでモニター用の曜日・時刻を記
憶する曜日・時刻カウンター14の内容と比較さ
れる。そして一致すれば、その一致出力は前述の
様に出力処理回路10へ送られ、出力データーと
しての出力ナンバーと出力状態の情報を出力バツ
フアー11に送出する。
曜日・時刻カウンター14の内容は表示バツフ
アー15にも出力され、表示器16にて常時表示
される。より具体的に述べれば、表示器16の曜
日表示部aおよび時刻表示部bにて表示バツフア
ー15の内容が表示されることになる。
さて、この発明の主要な構成要素である早送り
クロツク手段に相当する早送りクロツク17は、
モニタースイツチ18の押圧によつてセツトされ
比較回路13からの一致信号によつてリセツトさ
れるフリツプフロツプ19のセツト信号により動
作し、曜日・時刻カウンター14の早送りを行な
う。具体的には、このクロツク17は、フリツプ
フロツプ19のセツト信号、又は後述のアドレス
制御回路8からの信号により、カウンター14を
単位時間分例えば1分間分を進ませる様動作す
る。
又、フリツプフロツプ19のセツト出力はメモ
リー6のアドレスをアツプすべく、アドレス制御
回路8にも信号を出力し、メモリーの指定アドレ
スのカウントアツプを行なう。
そしてこのアドレス制御回路8におけるアドレ
スアツプの停止は、比較回路13からの一致信号
によつて行なわれ、更にこの信号によつてフリツ
プフロツプ19もリセツトする。
従つて、モニタースイツチ18が押圧された
後、アドレスアツプが続いても、比較回路13か
ら一致信号が出れば、直ちにアドレスアツプが停
止することになる。
ところで、このアドレス制御回路8から早送り
クロツク17に出力される信号は、当該制御回路
8がアドレスアツプを開始して、メモリー6の全
ブロツク分のアドレス指定を行なつても一致信号
が出ない時である。
従つてこの信号が早送りクロツク17に出力さ
れた時は、曜日・時刻カウンター14が更に単位
時間分進められる。
カウンター14が単位時間分進められた時は、
比較回路13より一致信号がまだ出ていないの
で、アドレス制御回路8は又、アドレスアツプを
開始する。そして、全ブロツク内にカウンター1
4の内容と一致する時刻がなければ、早送りクロ
ツク17により更にカウンター14を単位時間分
進ませる。
こうして、カウンター14の早送りを行ない、
カウンター14の内容とメモリー6内のあるブロ
ツクの曜日・時刻と一致した時点で、アドレスア
ツプを停止し、且つフリツプフロツプ19をリセ
ツトすると共に、当該ブロツクの出力データーを
出力バツフアー11に送出する。
尚、この様にして、メモリー6に記憶される各
ブロツクの曜日・時刻と、カウンター14の曜
日・時刻との一致をみることは、或る曜日の出力
変化する時刻をみることとなる。
従つて、モニタースイツチを押圧する毎に、出
力データーの変化するプログラムのモニターをで
きることになる。
又、曜日・時刻カウンター14にはプリセツト
回路20が接続し、キー7により、該カウンター
14にモニターする最初の曜日・時刻をプリセツ
トできる様になつている。
以上述べた構成および作用から、モニターする
時には、先ず任意の曜日・時刻を曜日・時刻カウ
ンターにセツトし、モニタースイツチ18を押圧
すれば、その曜日・時刻に対応する出力データー
を出力端子12に出すことができ、又、続いてモ
ニタースイツチ18を再度押圧すれば、次の出力
データーが変化する時刻と、その時刻での出力デ
ーターを各々表示器16と出力端子12で確認す
ることができる。
更に、再度モニタースイツチ18を押圧すれ
ば、次の出力データーが変化する時刻と、出力デ
ーターを確認できる。
従つて、最初にプリセツトした曜日・時刻に対
応したプログラムのモニターが出来、その後はモ
ニタースイツチの操作の度に出力データーの変化
するプログラムのモニターを出来ることがわか
る。
以上詳述した様に、この発明によれば簡単な操
作により、極めて効率的にプログラムモニターを
行うことができる。又、プログラムがどの様な態
様によつて記憶されていようと、所望の曜日毎に
出力データーの変化する時刻を順次モニターでき
るという効果もある。
【図面の簡単な説明】
第1図はウイークプログラマーの概念的ブロツ
ク図、第2図は本発明の実施例であるモニター装
置のブロツク図をそれぞれ示す。 1,6…メモリー、3,14…曜日・時刻カウ
ンター、8…アドレス制御回路、10…出力処理
回路、12…出力端子、13…比較回路、17…
早送りクロツク、18…モニタースイツチ、19
…フリツプフロツプ、20…プリセツト回路。

Claims (1)

  1. 【特許請求の範囲】 1 複数の出力端子と、該出力端子の各々の出力
    データーを、予め定めた曜日および時刻毎のスケ
    ジユールに従つて記憶するメモリーと、曜日およ
    び時刻を記憶する曜日・時刻カウンターと、該カ
    ウンター記憶内容に対応する出力データーを前記
    メモリー内から読み出し、前記出力端子に出力す
    るメモリー読み出し手段とを少くとも具備するウ
    イークプログラマーにおいて、 モニタースイツチと、該スイツチの操作により
    前記曜日・時刻カウンターを早送りする早送りク
    ロツク手段と、前記モニタースイツチの操作後に
    前記メモリー読み出し手段からの出力データーが
    変化したとき、前記早送りクロツクの作動を停止
    させる制御手段と、前記早送りクロツクの作動停
    止時における曜日・時刻カウンターの内容を表示
    する表示手段とを備えたことを特徴とするウイー
    クプログラマーのモニター装置。
JP15901979A 1979-12-06 1979-12-06 Monitoring device for week programmer Granted JPS5681492A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15901979A JPS5681492A (en) 1979-12-06 1979-12-06 Monitoring device for week programmer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15901979A JPS5681492A (en) 1979-12-06 1979-12-06 Monitoring device for week programmer

Publications (2)

Publication Number Publication Date
JPS5681492A JPS5681492A (en) 1981-07-03
JPS6230393B2 true JPS6230393B2 (ja) 1987-07-02

Family

ID=15684467

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15901979A Granted JPS5681492A (en) 1979-12-06 1979-12-06 Monitoring device for week programmer

Country Status (1)

Country Link
JP (1) JPS5681492A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0648302B2 (ja) * 1990-04-26 1994-06-22 松下電工株式会社 タイムスイッチ

Also Published As

Publication number Publication date
JPS5681492A (en) 1981-07-03

Similar Documents

Publication Publication Date Title
EP0176965B1 (en) Remote control apparatus
JPS59216256A (ja) マイクロプロセツサの動作解析装置
JPS6230393B2 (ja)
US5237462A (en) Video record stop time setting method
US5911031A (en) IC card memory for recording and reproducing audio and/or video data concurrently or separately and a control method thereof
EP0498453B1 (en) Programmable controller with independent display
US6992644B1 (en) Peripheral device of a programmable controller and monitoring method of the peripheral device
JPS6126038B2 (ja)
JPH0615318Y2 (ja) 電子スケジュ−ラ
JPS626295A (ja) Crt画面サイクリツク表示方式
JPH0649029Y2 (ja) タイマー予約装置
JP2813631B2 (ja) タイマー予約装置
JPS6211369B2 (ja)
JPS6235076B2 (ja)
JPH0220956B2 (ja)
KR880001214B1 (ko) 시켄스콘트로울러
SU1520523A2 (ru) Имитатор канала
SU1310823A2 (ru) Имитатор канала
SU1287160A1 (ru) Имитатор канала
KR100286245B1 (ko) 전자수첩 스케쥴 프로젝트 기록방법 및 관련장치
JPS621237B2 (ja)
JPS6216715Y2 (ja)
JPS5826585B2 (ja) プログラムデバツグキコウツキデ−タシヨリソウチ
JP3213927B2 (ja) 測定装置
JPH0328140B2 (ja)