JPS6229983Y2 - - Google Patents

Info

Publication number
JPS6229983Y2
JPS6229983Y2 JP17265880U JP17265880U JPS6229983Y2 JP S6229983 Y2 JPS6229983 Y2 JP S6229983Y2 JP 17265880 U JP17265880 U JP 17265880U JP 17265880 U JP17265880 U JP 17265880U JP S6229983 Y2 JPS6229983 Y2 JP S6229983Y2
Authority
JP
Japan
Prior art keywords
time
time information
display section
display
storage means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP17265880U
Other languages
English (en)
Other versions
JPS5794890U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP17265880U priority Critical patent/JPS6229983Y2/ja
Publication of JPS5794890U publication Critical patent/JPS5794890U/ja
Application granted granted Critical
Publication of JPS6229983Y2 publication Critical patent/JPS6229983Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)
  • Indicating Measured Values (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

【考案の詳細な説明】 この考案は、通常時刻以外に、時刻表の時刻等
のような複数のアラーム時刻情報を記憶して表示
させることができる電子時計に関する。
最近、電子時計においては、RAM(ランダ
ム・アクセス・メモリ)等の記憶装置に電車やバ
ス等の時刻表の時刻情報を予め記憶させておき、
必要に応じて時刻表の時刻情報を読み出して表示
させることが考えられている。
ところで、例えば、自宅、勤め先から電車、バ
スに乗る場合には、前記電子時計の表示部に時刻
表の時刻情報を表示させて電車、バスの出発時刻
を調べ、この出発時刻に間に合うように、自宅、
勤め先を出発しなければならないが、この場合、
前記電子時計に表示される時刻表の時刻情報は、
できるだけ多く表示することができれば、便利で
ある。しかし、前記電子時計の表示部に時刻表の
多くの時刻情報を表示させるものは、表示装置の
大型化を招き、腕時計においては不向きである。
また、表示切替スイツチを操作して時刻表の時刻
を順次切替表示させるものは、スイツチ操作が複
雑となる。
この考案の目的は、前記事情に基づいてなされ
たもので、通常時刻以外に、時刻表の時刻等のよ
うな複数のアラーム時刻情報を記憶して表示する
ようにした電子時計において、表示装置の大型化
を防ぐことができると共に、表示切替のためのス
イツチ操作が複雑化しない電子時計を提供するこ
とにある。
以下、この考案を図面に基づいて具体的に説明
する。第1図は、この考案を適用した電子回路の
回路構成図である。符号1は、基準クロツク信号
を発生する発振回路、2は前記基準クロツク信号
を1秒周期の信号に分周する分周回路、3は前記
1秒周期の信号を計数して秒情報を得る秒計数回
路、4は秒計数回路3から1分周期で出力される
キヤリー信号を計数して分情報を得る分計数回
路、5は分計数回路4から1時間周期で出力され
るキヤリー信号を計数して時情報を得る時計数回
路である。これら各計数回路3〜5で得られた各
時刻情報は、表示切替回路5を介してアナログ表
示装置7に送られる。
アナログ表示装置7は、例えば、液晶表示装置
によつて構成されており、このアナログ表示装置
7には、放射状に、かつ等間隔に配列されていて
全体の配列状態が環状をなす60本の棒状表示体
(図中、その一つを示す、以下、同じ)を有する
環状表示部7aと、この環状表示部7aを構成す
る各棒状表示体の外側延長線上に、1本ずつ配列
されて全体の配列状態が環状をなす60本の棒状表
示体を有する環状表示部7bと、この環状表示部
7bを構成する各棒状表示体の外側延長線上に1
本ずつ配列されていて、全体の配列状態が、環状
をなす60本の棒状表示体を有する環状表示部7c
とによつて、構成されている。そして、アナログ
表示装置7は、各計数回路3〜5で得られた各時
刻情報を光学的に指針表示するものである。すな
わち、時単位は第1の環状表示部7aの一つの棒
状表示体で表示され、分単位は環状表示部7aの
一つの棒状表示体と、この棒状表示体の延長線上
にある環状表示部7bの一つの棒状表示体とで表
示され、秒単位は環状表示部7aの一つの棒状表
示体と、この棒状表示体の延長線上にある環状表
示部7b,7cの夫々一つずつの棒状表示体とで
表示される。
一方、符号Sは、時計外部に備えられたマニユ
アルスイツチであり、このスイツチSの操作信号
は、ワンシヨツト回路8に与えられ、パルス信号
を出力させる。このパルス信号は、バイナリフリ
ツプフロツプ9のT入力端子に与えられ、その出
力状態を反転させる。このフリツプフロツプ9は
入力されるパルス信号の立ち下がりに同期して、
その出力状態が反転されるように構成されてい
て、そのQ及び側出力信号は、表示切替回路6
に表示切替制御信号として夫々与えられており、
表示切替回路6の切替動作を制御して、表示モー
ドを切替えるものである。また、ワンシヨツト回
路8から出力されるパルス信号は、バイナリフリ
ツプフロツプ9の側出力信号がゲート制御信号
として入力されているアンドゲート10に与えら
れる。従つて、アンドゲート10からは、バイナ
リフリツプフロツプ9の側出力信号が2値論理
レベルの“1”の時、スイツチSの操作でワンシ
ヨツトのパルス信号が出力される。
また、時計数回路5で得られた時単位情報は、
アンドゲート10から出力されるワンシヨツトの
パルス信号がゲート制御信号として入力されてい
るゲート回路G1を介して、時刻設定回路11に
与えられており、ゲート回路G1が開成されるタ
イミングで、時刻設定回路12にプリセツトされ
る。この時刻設定回路12の内容は、バイナリフ
リツプフロツプ9のQ側出力信号がゲート制御信
号として入力されているゲート回路G2を介し
て、時刻記憶部12に与えられるほか、ゲート回
路G2から出力される時刻設定回路11の内容
は、表示切替回路6を介してアナログ表示装置7
に与えられる。
ここで、第2図を参照して時刻記憶部12の回
路構成について説明する。時刻記憶部12に入力
される時刻設定回路11一の内容は、デコーダ1
3を介して、RAM14の行アドレス入力端子UA
に与えられ、その行アドレスを指定する。
前記RAM14は、24行×60列のマトリツクス
によつて構成されており、第3図に示すように、
各アドレスには2進数の“1”もしくは“0”の
情報を記憶できるものであり、各行は0〜23時の
時単位に対応し、また、各列は0〜59分の分単位
に対応している。
また、アンドゲート10から出力されるワンシ
ヨツトのパルス信号は、SR型フリツプフロツプ
15のセツト端子Sに与えられ、それをセツトさ
せる。このフリツプフロツプ15のQ側出力信号
(セツト信号)は、オアゲート16を介してアン
ドゲート17に、ゲート制御信号として与えられ
ており、分周回路2から取り出されたパルス信号
(例えば、周波数は1024Hz)が入力されているア
ンドゲート17から、パルス信号φを出力させ
る。このアンドゲート17から出力されるパルス
信号φは、60進カウンタ18に与えられて、計数
され、この60進カウンタ18の計数値は、RAM
14の列アドレス入力端子LAに与えられて、そ
の列アドレスを指定する。また、60進カウンタ1
8から出力されるキヤリー信号は、SR型フリツ
プフロツプ15のリセツト端子Rに与えられ、そ
れをリセツトすると共に、SR型フリツプフロツ
プ19のセツト端子Sに与えられ、それをセツト
する。なお、SR型フリツプフロツプ19は、前
記キヤリー信号の立ち下がりに同期してセツトさ
れるようになつている。このSR型フリツプフロ
ツプ19のQ側出力信号は、オアゲート16を介
して、アンドゲート17にゲート制御信号として
与えられ、60進カウンタ18の計数動作を開始さ
せ、また、60進カウンタ18からキヤリー信号が
入力されているアンドゲート20にゲート制御信
号として与えられ、アンドゲート20から前記キ
ヤリー信号を出力させて、SR型フリツプフロツ
プ19のリセツト端子Rに与え、これをリセツト
させる。また、60進カウンタ18から出力される
パルス信号は、時刻設定回路11の+1入力端子
に与えられ、その内容を+1に歩進させる。
なお、RAM14の各アドレスに“1”もしく
は“0”の情報を書き込む場合には、図示しない
が、例えば、外部操作スイツチの操作でRAM1
4に対して行アドレス指定信号、列アドレス指定
信号及び書込み指定信号を夫々供給させた状態に
おいて、“1”もしくは“0”の情報を入力する
ことによつて行なうことができる。
一方、RAM14の出力端子OUTからは、指定
アドレスに記憶されている“1”もしくは“0”
の情報が読み出され、対応するSR型フリツプフ
ロツプ15,19のQ側出力信号がゲート制御信
号として入力されているアンドゲート21,22
に夫々与えられる。これらアンドゲート21,2
2からの出力信号t1,t2は、対応する60ビツトシ
フトレジスタ23,24に読み込まれて並列デー
タに変換される。これら各シフトレジスタ23,
24に書き込まれた60ビツト並列データは、表示
切替回路6を介してアナログ表示装置7に与えら
れる。
上記の構成において、通常時刻表示モード、す
なわち、バイナリフリツプフロツプ9の側出力
信号が“1”にセツトされている時においては、
各計数回路3〜5で得られた秒、分、時の各時刻
情報(現在時刻)がアナログ表示装置7にて光学
的に指針表示される。
この通常時刻表示モードにおいて、スイツチS
を一回操作すると、アンドゲート10から、ワン
シヨツトのパルス信号が出力される。これによつ
て、ゲート回路G1が規制解除されるので、時計
数回路5の内容、すなわち、現在時刻の時単位情
報が時刻設定回路11にプリセツトされる。これ
と同時に、時刻記憶部14において、SR型フリ
ツプフロツプ15がセツトされて、アンドゲート
17が規制解除されるので、60進カウンタ18は
パルス信号φを計数する計数動作を開始するよう
になる。従つて、RAM14は、60進カウンタ1
8の計数値に対応する、列アドレスが指定され
る。
一方、バイナリフリツプフロツプ9は、ワンシ
ヨツト回路8からのパルス信号の立ち下がりに同
期して、その出力状態が反転され、そのQ側出力
信号が“1”にセツトされる。これによつて、ゲ
ート回路G2が開成されるので、時刻設定回路1
1にプリセツトされた時単位情報が時刻記憶部1
2に送られ、デコーダ13でデコードされた後、
RAM14の行アドレス入力端子UAに与えられ
る。
その結果、例えば、現在時刻が10時台である場
合には行アドレスが指定される。
その結果、例えば、現在時刻が10時台であると
すれば、RAM14の10番地の行アドレスが指定
されると共に、その行アドレスはパルス信号φに
同期して、その0〜59番地の列アドレスが順次指
定される。このため、RAM14の指定アドレス
に記憶されている“1”もしくは“0”の情報は
出力端子OUTから読み出され、アンドゲート2
1を介して、シフトレジスタ23に順次読み込ま
れる。そして、RAM14の59番地の列アドレス
が指定されると、60進カウンタ23からキヤリー
信号が出力され、SR型フリツプフロツプ15が
リセツトされる一方、SR型フリツプフロツプ1
9がセツトされ、また、時刻設定回路11の内容
が+1される。従つて、RAM14は現在時刻が
10時台とすれば、RAM14は現在時刻よりか1
時間先の行アドレス、すなわち、11番地が指定さ
れると共に、その行アドレスの0〜59番の列アド
レスが順次指定される。このため、RAM14の
指定アドレスから読み出された情報は、アンドゲ
ート22を介してシフトレジスタ24に順次読み
込まれる。
このように、各シフトレジスタ23,24に読
み込まれた60ビツト並列データは、表示切替回路
6の切替動作に伴つて、時刻設定回路11の内容
(10時及び11時)と共に、表示切替回路6から送
出され、アナログ表示装置7に与えられて表示さ
れる。第4図は、この場合の表示状態を示したも
ので、環状表示部7aにおいては、時刻設定回路
11の内容、すなわち、現在時刻の時単位(10
時)に対応する棒状表示体が点灯表示される。ま
た、現在時刻よりか1時間先の時単位(11時)に
対応する棒状表示体は、点滅表示される。また、
RAM14の11番地の行アドレスにおいて、その
列アドレス「10」、「25」、「45」に“1”の情報が
記憶されている場合には、環状表示部7bにおい
て、11番地の行アドレスの各列のうち、“1”の
情報が記憶されている列アドレスに対応する棒状
表示体が点滅表示される。従つて、アナログ表示
装置7には環状表示部7a,7bの点滅表示によ
つて11時台のアラーム時刻、すなわち、11時10
分、11時25分、11時45分が明示される。同様に、
RAM14の10番地の行アドレスにおいて、その
列アドレス「20」、「34」、「55」に“1”の情報が
記憶されている場合には、環状表示部7cにおい
て、10番地の行アドレスの各列のうち、“1”の
情報が記憶されている列アドレスに対応する棒状
表示体が点灯表示される。従つて、アナログ表示
装置7には環状表示部7a,7cの点灯表示によ
つて10時台のアラーム時刻、すなわち、10時20
分、10時34分、10時55分が明示される。
そして、60進カウンタ18からキヤリー信号が
出力されると、SR型フリツプフロツプ19がリ
セツトされるので、RAM14の読み出し動作
は、その11番目の行アドレスにおける各列の内容
が読み出された段階で停止する。
このように、アナログ表示装置7にRAM14
に記憶されている1分単位の時刻、例えば、時刻
表の時刻を2時間分同時に表示させることができ
る。
なお、前記実施例においては、1分単位の時刻
表等の時刻情報を2時間分表示するように構成し
たが、3時間分以上表示する構成であつてもよ
い。また、点滅表示と点灯表示とによつて各時単
位毎の時刻表等の時刻情報を区別するようにした
が、カラー表示等で区別するようにしてもよく、
また、RAM14に記憶される時刻は、時刻表の
時刻に限らず、例えば、会議や打合わせの時刻等
のように、通常のアラーム時計に設定されるアラ
ーム時刻であつてもよい。
この考案は、以上詳細に説明したように、複数
本の棒状表示体を環状に配列してなる環状表示部
によつて少なくとも2重構造に形成されてなり、
時刻情報を光学的に指針表示するアナログ表示装
置を備え、前記アナログ表示装置に予め記憶され
ている1分単位の時刻情報を少なくとも2時間分
同時にアナログ表示するように構成したから、表
示装置の大型化を防ぐことができると共に、一度
に多数の時刻情報を表示するので、表示切替のた
めのスイツチ操作の簡略化を図ることができる。
【図面の簡単な説明】
第1図はこの考案を適用した電子時計の回路構
成図、第2図は、前記電子時計に用いた時刻記憶
部14の回路構成図、第3図は、RAMの一部の
内容を示した図、第4図は、表示状態を示した図
である。 4……分計数回路、5……時計数回路、6……
表示切替回路、7……アナログ表示装置、7a〜
7c……環状表示部、11……時刻設定回路、1
2……時刻記憶部、14……RAM、15,19
……SR型フリツプフロツプ、23,24……シ
フトレジスタ。

Claims (1)

  1. 【実用新案登録請求の範囲】 基準信号を計数して少なくとも時単位及び分単
    位からなる時刻情報を出力する時刻計数手段と、 複数の棒状表示体を環状に配列してなる第一の
    環状表示部及びこの環状表示体の外側に複数の棒
    状表示体を環状に配列してなる第二の環状表示部
    を有し前記時刻計数手段で得られる時刻情報を光
    学的に指針表示する指針表示部とを備えた電子時
    計に於いて、 一分単位の時刻表等の時刻情報を複数記憶する
    第一の記憶手段と、 前記時刻計数手段から時刻情報を受け、この時
    単位の時刻情報を前記第一の記憶手段に供給して
    供給された時単位内の前記記憶された時刻情報及
    び供給された時単位の次ぎの時単位内の前記記憶
    された時刻情報を前記第一の記憶手段から読み出
    す読み出し制御手段と、 この読み出し制御手段からの読み出された時刻
    表等の時刻情報をそれぞれの時単位毎に記憶する
    第二及び第三の記憶手段と、 この第二及び第三の記憶手段からの各々記憶さ
    れた時刻情報を前記指針表示部の前記第一の環状
    表示部及び前記第二の環状表示部でそれぞれ表示
    させる表示制御手段とを具備してなる電子時計。
JP17265880U 1980-12-03 1980-12-03 Expired JPS6229983Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17265880U JPS6229983Y2 (ja) 1980-12-03 1980-12-03

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17265880U JPS6229983Y2 (ja) 1980-12-03 1980-12-03

Publications (2)

Publication Number Publication Date
JPS5794890U JPS5794890U (ja) 1982-06-11
JPS6229983Y2 true JPS6229983Y2 (ja) 1987-08-01

Family

ID=29530951

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17265880U Expired JPS6229983Y2 (ja) 1980-12-03 1980-12-03

Country Status (1)

Country Link
JP (1) JPS6229983Y2 (ja)

Also Published As

Publication number Publication date
JPS5794890U (ja) 1982-06-11

Similar Documents

Publication Publication Date Title
US4303995A (en) Electronic timepiece with calendar display arrangement
GB1533106A (en) Electronic timepiece
JPS6039992B2 (ja) 集積回路時計
US4379641A (en) Multi-alarm electronic watch
GB1493640A (en) Digital electronic timepiece
JPS6229983Y2 (ja)
GB2038513A (en) Electronic timepiece with calendar function
US5050113A (en) Low power timekeeping system
JPS642907B2 (ja)
JPS5932758B2 (ja) 電子時計
JPS644159B2 (ja)
JPS6260674B2 (ja)
JPS6011510Y2 (ja) デジタル電子時計
JPS6219995Y2 (ja)
JPH0120397B2 (ja)
JPS6239397B2 (ja)
JPS5843712B2 (ja) エキシヨウトケイソウチ
JPS6291289U (ja)
JPS643270B2 (ja)
JPS61234387A (ja) デ−タ記憶装置付電子機器
JPS5946358B2 (ja) 時計装置
JPS6329235B2 (ja)
SU1481845A1 (ru) Устройство дл отображени информации на экране цифрового диспле
JPS5920116B2 (ja) 時計装置
JPS5926312Y2 (ja) デイジタル表示式電子時計