JPS6229938B2 - - Google Patents
Info
- Publication number
- JPS6229938B2 JPS6229938B2 JP6029984A JP6029984A JPS6229938B2 JP S6229938 B2 JPS6229938 B2 JP S6229938B2 JP 6029984 A JP6029984 A JP 6029984A JP 6029984 A JP6029984 A JP 6029984A JP S6229938 B2 JPS6229938 B2 JP S6229938B2
- Authority
- JP
- Japan
- Prior art keywords
- output
- circuit
- amplifier
- detection
- demodulation circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000001514 detection method Methods 0.000 claims description 26
- 239000003990 capacitor Substances 0.000 claims description 10
- 230000010354 integration Effects 0.000 claims description 6
- 238000000034 method Methods 0.000 claims 1
- 239000002131 composite material Substances 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 230000005236 sound signal Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04H—BROADCAST COMMUNICATION
- H04H40/00—Arrangements specially adapted for receiving broadcast information
- H04H40/18—Arrangements characterised by circuits or components specially adapted for receiving
- H04H40/27—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95
- H04H40/36—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving
- H04H40/45—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving for FM stereophonic broadcast systems receiving
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D1/00—Demodulation of amplitude-modulated oscillations
- H03D1/22—Homodyne or synchrodyne circuits
- H03D1/2209—Decoders for simultaneous demodulation and decoding of signals composed of a sum-signal and a suppressed carrier, amplitude modulated by a difference signal, e.g. stereocoders
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04H—BROADCAST COMMUNICATION
- H04H40/00—Arrangements specially adapted for receiving broadcast information
- H04H40/18—Arrangements characterised by circuits or components specially adapted for receiving
- H04H40/27—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95
- H04H40/36—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving
- H04H40/45—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving for FM stereophonic broadcast systems receiving
- H04H40/72—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving for FM stereophonic broadcast systems receiving for noise suppression
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Stereo-Broadcasting Methods (AREA)
- Circuits Of Receivers In General (AREA)
Description
【発明の詳細な説明】
本発明はFMチユーナに関し特にFM検波回路
以降の低周波信号部分のFMチユーナ回路構成に
関する。
以降の低周波信号部分のFMチユーナ回路構成に
関する。
FMチユーナにおいては中間周波信号をFM検
波するFM検波回路と、コンポジツト検波出力を
増幅するポストアンプと、更にはこのコンポジツ
ト信号から左右チヤンネル信号にそれぞれ分離復
調するMPX(マルチプレツクス)復調回路とを
含んでおり、これら回路がいわゆる低周波信号処
理回路となつている。
波するFM検波回路と、コンポジツト検波出力を
増幅するポストアンプと、更にはこのコンポジツ
ト信号から左右チヤンネル信号にそれぞれ分離復
調するMPX(マルチプレツクス)復調回路とを
含んでおり、これら回路がいわゆる低周波信号処
理回路となつている。
この低周波信号処理回路であるFM検波回路か
らMPX復調回路までは、種々の要因によりFM検
波出力の直流変動が存在するために当該直流変動
によるポツプノイズの発生のために途中にカツプ
リングコンデンサ等を挿入して直流カツトを行い
いわゆる非直結型の回路構成をとらざるを得な
い。そのために音質が劣化していわゆるHi―Fi
チユーナを得ることは困難となつている。
らMPX復調回路までは、種々の要因によりFM検
波出力の直流変動が存在するために当該直流変動
によるポツプノイズの発生のために途中にカツプ
リングコンデンサ等を挿入して直流カツトを行い
いわゆる非直結型の回路構成をとらざるを得な
い。そのために音質が劣化していわゆるHi―Fi
チユーナを得ることは困難となつている。
更には、FMチユーナにおいては同調操作時や
離調時にFM検波回路の検波特性であるSカーブ
をIF周波数がスイープするためにその検波出力
には直流が発生し、またDC変動が生じることに
なり大きなポツプノイズを招来し、FMチユーナ
段の直結化を阻止する原因となつている。かかる
同調操作時等のDC発生及び変動を阻止するため
に信号ラインにコンデンサ及び抵抗よりなるハイ
パスフイルタを挿入しているが、これまた音質の
劣化の一因となりHi―Fi化を阻止している。
離調時にFM検波回路の検波特性であるSカーブ
をIF周波数がスイープするためにその検波出力
には直流が発生し、またDC変動が生じることに
なり大きなポツプノイズを招来し、FMチユーナ
段の直結化を阻止する原因となつている。かかる
同調操作時等のDC発生及び変動を阻止するため
に信号ラインにコンデンサ及び抵抗よりなるハイ
パスフイルタを挿入しているが、これまた音質の
劣化の一因となりHi―Fi化を阻止している。
本発明の目的は、信号出力の直流電位を一定に
抑圧して直結化が可能なFMチユーナを提供する
ことである。
抑圧して直結化が可能なFMチユーナを提供する
ことである。
本発明の他の目的は、同調操作時等における信
号出力の直流電位変動を除去してポツプ音を除い
た直結型FMチユーナを提供することである。
号出力の直流電位変動を除去してポツプ音を除い
た直結型FMチユーナを提供することである。
本発明のFMチユーナはFM検波回路の検波出
力から第1及び第2のチヤンネル信号をそれぞれ
分離復調するマルチプレツクス復調回路と、この
復調回路の復調出力を積分する積分器を有しこの
積分出力をFM検波回路の検波出力ラインへ負帰
還する負帰還回路とを含み、復調出力の直流電位
変動を抑圧するようにして直結化を可能としたこ
とを特徴としている。
力から第1及び第2のチヤンネル信号をそれぞれ
分離復調するマルチプレツクス復調回路と、この
復調回路の復調出力を積分する積分器を有しこの
積分出力をFM検波回路の検波出力ラインへ負帰
還する負帰還回路とを含み、復調出力の直流電位
変動を抑圧するようにして直結化を可能としたこ
とを特徴としている。
更に、本発明のFMチユーナにあつては、選局
操作に応答して積分器の積分時定数を小に制御す
る制御手段を含み、回路系として等価的にハイパ
スフイルタ構成とすることにより、選局同調操作
時におけるDC変動をオーデイオアンプ段へ伝送
しないようにしたことを特徴としている。
操作に応答して積分器の積分時定数を小に制御す
る制御手段を含み、回路系として等価的にハイパ
スフイルタ構成とすることにより、選局同調操作
時におけるDC変動をオーデイオアンプ段へ伝送
しないようにしたことを特徴としている。
以下本発明について図面を用いて説明する。
第1図は本発明の実施例を示す回路図であり、
IF(中間周波)信号はSカーブ特性を有するFM
検波回路1により検波されてコンポジツト信号に
変換される。この検波出力はポストアンプ2に直
結して入力され増幅される。このポストアンプは
図示する如く抵抗R1及びR2を帰還抵抗として
有する負帰還アンプOP1を有し、このアンプの
出力がマルチプレツクス復調回路3へ直結して入
力される。この復調回路3によりそれぞれ第1及
び第2のチヤンネル信号である左右オーデイオ信
号が分離されて次段のオーデイオアンプ(図示し
ない)へこれまた直結して印加される。
IF(中間周波)信号はSカーブ特性を有するFM
検波回路1により検波されてコンポジツト信号に
変換される。この検波出力はポストアンプ2に直
結して入力され増幅される。このポストアンプは
図示する如く抵抗R1及びR2を帰還抵抗として
有する負帰還アンプOP1を有し、このアンプの
出力がマルチプレツクス復調回路3へ直結して入
力される。この復調回路3によりそれぞれ第1及
び第2のチヤンネル信号である左右オーデイオ信
号が分離されて次段のオーデイオアンプ(図示し
ない)へこれまた直結して印加される。
更に、これら左右チヤンネル信号はそれぞれ抵
抗R3及びR4により加算合成されて直流負帰還
回路4を介して検波回路1の出力ラインすなわち
ポストアンプ2の逆相入力へ印加される。この負
帰還回路4は逆相入力に先の左右チヤンネル信号
が印加され、正相入力に抵抗R5を介して接地電
位が印加された演算増幅器OP2と、この演算増
幅器OP2の逆相入力と出力間に設けられた並列
接続構成のコンデンサC1及びC2を有し、この
増幅器OP2の出力が抵抗R6を介してポストア
ンプの入力へ帰還される。
抗R3及びR4により加算合成されて直流負帰還
回路4を介して検波回路1の出力ラインすなわち
ポストアンプ2の逆相入力へ印加される。この負
帰還回路4は逆相入力に先の左右チヤンネル信号
が印加され、正相入力に抵抗R5を介して接地電
位が印加された演算増幅器OP2と、この演算増
幅器OP2の逆相入力と出力間に設けられた並列
接続構成のコンデンサC1及びC2を有し、この
増幅器OP2の出力が抵抗R6を介してポストア
ンプの入力へ帰還される。
ここで、演算増幅器OP2とコンデンサC1及
びC2とによりいわゆるミラー積分回路が構成さ
れ、その積分時定数は抵抗R3とR4の並列抵抗
とコンデンサC1とC2の並列容量の積となる
が、この積分時定数はスイツチSWをオンオフす
ることにより制御自在となつている。このスイツ
チSWの制御は選局操作を検出してスイツチSW
のオフ制御信号を発生するように構成されてお
り、通常はこのスイツチSWはオンとなつてい
る。
びC2とによりいわゆるミラー積分回路が構成さ
れ、その積分時定数は抵抗R3とR4の並列抵抗
とコンデンサC1とC2の並列容量の積となる
が、この積分時定数はスイツチSWをオンオフす
ることにより制御自在となつている。このスイツ
チSWの制御は選局操作を検出してスイツチSW
のオフ制御信号を発生するように構成されてお
り、通常はこのスイツチSWはオンとなつてい
る。
第2図は第1図におけるMPX復調回路3の好
ましい具体例を示し、いわゆる周知のチヨツパ型
復調回路の例である。すなわちコンポジツト信号
は抵抗R7及びR8に分岐されてゲート用のスイ
ツチングトランジスタQ1及びQ2によりオンオ
フゲートされる。このゲートトランジスタQ1及
びQ2の制御は、コンポジツト信号中のパイロツ
ト信号から得られた38KHzサブキヤリヤ信号の正
逆信号により行われ、交互にオンオフすることに
なる。ゲート出力は抵抗R9,R10を介してオ
ペアンプOP4及びOP5を有するローパスフイル
タにそれぞれ入力される。このフイルタは更にそ
れぞれコンデンサC3,C4及び抵抗R11,R
12を有し、このオペアンプOP4及びOP5の出
力から左右チヤンネル信号が分離される。
ましい具体例を示し、いわゆる周知のチヨツパ型
復調回路の例である。すなわちコンポジツト信号
は抵抗R7及びR8に分岐されてゲート用のスイ
ツチングトランジスタQ1及びQ2によりオンオ
フゲートされる。このゲートトランジスタQ1及
びQ2の制御は、コンポジツト信号中のパイロツ
ト信号から得られた38KHzサブキヤリヤ信号の正
逆信号により行われ、交互にオンオフすることに
なる。ゲート出力は抵抗R9,R10を介してオ
ペアンプOP4及びOP5を有するローパスフイル
タにそれぞれ入力される。このフイルタは更にそ
れぞれコンデンサC3,C4及び抵抗R11,R
12を有し、このオペアンプOP4及びOP5の出
力から左右チヤンネル信号が分離される。
更には帰還抵抗R13及びR14を有する演算
増幅器OP3が設けられており、抵抗R14の調
整によつていわゆる分離度の調節が可能となつて
いる。
増幅器OP3が設けられており、抵抗R14の調
整によつていわゆる分離度の調節が可能となつて
いる。
叙述の回路構成において、通常の受信時には積
分時定数制御用スイツチSWは閉じており、よつ
てこの時定数は大に選定されている。かかる状態
においてFM検波回路1の出力ラインが何等かの
原因で直流変動を生じると、以後の段はすべて直
結となつているから、復調出力もそれに応じて直
流レベルが変動する。ここで、両チヤンネル出力
は加算されてDC帰還アンプ4の逆相入力へ印加
され、積分されることになるから、そのDC変動
に応じた直流レベルがアンプ4から出力されてポ
ストアンプ2の入力へ帰還される。この場合、ポ
ストアンプ2は逆相アンプ、復調回路3も逆相ア
ンプであり更にDC帰還アンプ4も逆相アンプ構
成であるから、帰還ループはいわゆる負帰還構成
となつて、ポストアンプ2への負帰還レベルを適
当に選定することにより信号ラインのDC変動分
を打消すことが可能となる。その結果、検波回路
1から復調回路3の出力までのDC利得をほぼ零
とすることができ直結化が可能となるものであ
る。
分時定数制御用スイツチSWは閉じており、よつ
てこの時定数は大に選定されている。かかる状態
においてFM検波回路1の出力ラインが何等かの
原因で直流変動を生じると、以後の段はすべて直
結となつているから、復調出力もそれに応じて直
流レベルが変動する。ここで、両チヤンネル出力
は加算されてDC帰還アンプ4の逆相入力へ印加
され、積分されることになるから、そのDC変動
に応じた直流レベルがアンプ4から出力されてポ
ストアンプ2の入力へ帰還される。この場合、ポ
ストアンプ2は逆相アンプ、復調回路3も逆相ア
ンプであり更にDC帰還アンプ4も逆相アンプ構
成であるから、帰還ループはいわゆる負帰還構成
となつて、ポストアンプ2への負帰還レベルを適
当に選定することにより信号ラインのDC変動分
を打消すことが可能となる。その結果、検波回路
1から復調回路3の出力までのDC利得をほぼ零
とすることができ直結化が可能となるものであ
る。
次に選局操作時には、例えばチユーニングつま
み等の操作を検出回路5が検知してスイツチ制御
信号を発出し、スイツチSWが開状態となる。従
つて実質的に積分容量はコンデンサC1のみとな
つて積分時定数は小となる。尚、スイツチSWに
並列に設けられた抵抗R7はスイツチのオンオフ
により生ずるコンデンサC2の充放電によるDC
変動を防ぐもので、高抵抗が用いられる。従つ
て、検波回路1の出力から復調回路3の出力まで
の回路系は全体として等価的にローカツトフイル
タ構成として動作し、いわゆる超低域がカツトさ
れた周波数特性を有することになる。この周波数
特性は第3図において点線に示すように数サイク
ルの遮断周波数を有するから、選局操作時にIF
周波数がいわゆるSカーブをスイープする際の
DC変動を十分に除去することができ、自動的に
選局によるポツプノイズが除去される。
み等の操作を検出回路5が検知してスイツチ制御
信号を発出し、スイツチSWが開状態となる。従
つて実質的に積分容量はコンデンサC1のみとな
つて積分時定数は小となる。尚、スイツチSWに
並列に設けられた抵抗R7はスイツチのオンオフ
により生ずるコンデンサC2の充放電によるDC
変動を防ぐもので、高抵抗が用いられる。従つ
て、検波回路1の出力から復調回路3の出力まで
の回路系は全体として等価的にローカツトフイル
タ構成として動作し、いわゆる超低域がカツトさ
れた周波数特性を有することになる。この周波数
特性は第3図において点線に示すように数サイク
ルの遮断周波数を有するから、選局操作時にIF
周波数がいわゆるSカーブをスイープする際の
DC変動を十分に除去することができ、自動的に
選局によるポツプノイズが除去される。
また、第3図の実線は通常動作の時の上記回路
系の周波数特性を示すもので、カツプリングコン
デンサ等を使用しないために超低域まで利得が延
びていることが判る。
系の周波数特性を示すもので、カツプリングコン
デンサ等を使用しないために超低域まで利得が延
びていることが判る。
この様に本発明によればFMチユーナの検波段
以降をすべて直結することができ、ひいてはオー
デイオアンプ段までの直結化が可能となつてHi
―Fiチユーナが実現される。また選局時等の離
調時においてもハイパスフイルタを信号ラインに
挿入することなくポツプ音を除くことができるの
でより一層のHi―Fi化が可能となる。
以降をすべて直結することができ、ひいてはオー
デイオアンプ段までの直結化が可能となつてHi
―Fiチユーナが実現される。また選局時等の離
調時においてもハイパスフイルタを信号ラインに
挿入することなくポツプ音を除くことができるの
でより一層のHi―Fi化が可能となる。
尚、上記においては負帰還アンプへの入力を左
右チヤンネル信号の合成信号としたが、ステレオ
復調回路3内の左右チヤンネル用のアンプOP4
及びOP5の特性が均一であれば左右チヤンネル
信号のうちいずれか一つを選択して帰還アンプ入
力としてもよい。また、MPX復調回路としてチ
ヨツパ型の回路例を示したが、直流レベルに変化
を及ぼさないタイプのものであれば本例に限られ
ることはない。
右チヤンネル信号の合成信号としたが、ステレオ
復調回路3内の左右チヤンネル用のアンプOP4
及びOP5の特性が均一であれば左右チヤンネル
信号のうちいずれか一つを選択して帰還アンプ入
力としてもよい。また、MPX復調回路としてチ
ヨツパ型の回路例を示したが、直流レベルに変化
を及ぼさないタイプのものであれば本例に限られ
ることはない。
第1図は本発明の実施例を示す図、第2図は本
発明に用いて好適なMPX復調回路の例を示す
図、第3図は本発明の回路の特性を示す図であ
る。 主要部分の符号の説明、1……FM検波回路、
2……ポストアンプ、3……MPX復調回路、4
……DC帰還アンプ、5……選局操作検出回路。
発明に用いて好適なMPX復調回路の例を示す
図、第3図は本発明の回路の特性を示す図であ
る。 主要部分の符号の説明、1……FM検波回路、
2……ポストアンプ、3……MPX復調回路、4
……DC帰還アンプ、5……選局操作検出回路。
Claims (1)
- 【特許請求の範囲】 1 FM検波回路の検波出力から第1及び第2の
チヤンネル信号をそれぞれ分離するマルチプレツ
クス復調回路と、このマルチプレツクス復調回路
の復調出力を積分すべくその積分時定数が制御可
能な積分器を有しこの積分出力を前記FM検波回
路の出力ラインへ負帰還する負帰還回路と、選局
操作に応答して前記積分時定数を小に制御する制
御手段とを含み、前記復調出力の直流電位変動を
抑圧するようにしたことを特徴とするFMチユー
ナ。 2 前記積分器は1入力端が接地された演算増幅
器と、その演算増幅器の他入力端と出力端との間
に接続されたコンデンサとを含んでおり、前記制
御手段により前記コンデンサの容量値を制御する
ことを特徴とする特許請求の範囲第1項記載の
FMチユーナ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6029984A JPS59188251A (ja) | 1984-03-28 | 1984-03-28 | Fmチユ−ナ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6029984A JPS59188251A (ja) | 1984-03-28 | 1984-03-28 | Fmチユ−ナ |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4136979A Division JPS55134553A (en) | 1979-04-05 | 1979-04-05 | Fm tuner |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS59188251A JPS59188251A (ja) | 1984-10-25 |
JPS6229938B2 true JPS6229938B2 (ja) | 1987-06-29 |
Family
ID=13138149
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6029984A Granted JPS59188251A (ja) | 1984-03-28 | 1984-03-28 | Fmチユ−ナ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59188251A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63164037U (ja) * | 1987-04-16 | 1988-10-26 |
-
1984
- 1984-03-28 JP JP6029984A patent/JPS59188251A/ja active Granted
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63164037U (ja) * | 1987-04-16 | 1988-10-26 |
Also Published As
Publication number | Publication date |
---|---|
JPS59188251A (ja) | 1984-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4907293A (en) | Adjacent channel interference suppressing system for FM receiver | |
US4050022A (en) | AM-FM receiver having improved mode conversion | |
CA1304005C (en) | Stereo expansion circuit selection switch | |
US4288753A (en) | Muting circuit with operational amplifier | |
US4140878A (en) | Stereo demodulator system | |
US4432097A (en) | Tone control circuit | |
US5285172A (en) | Current mirror power amplifier with gain controlled by resistor-capacitor network | |
JPS6229938B2 (ja) | ||
US4600947A (en) | Television sound mute circuit | |
JPS6124878B2 (ja) | ||
US5028883A (en) | Tone controller for attenuating noise in the signal generated by receiver from weak electric field, and receiver having the tone controller | |
US4691357A (en) | Stereophonic receiving circuit providing improved switching characteristics between stereophonic and monaural modes | |
KR810001420B1 (ko) | Am-fm수신기용 if증폭기 | |
EP1299943B1 (en) | Self-configurable amplifier circuit | |
JPS6255726B2 (ja) | ||
US4280101A (en) | Stereophonic signal demodulation circuit | |
JPH0423849B2 (ja) | ||
JPH0635562Y2 (ja) | ステレオ受信機の音場拡大装置 | |
JPH033003Y2 (ja) | ||
JPH0247622Y2 (ja) | ||
JPS6223163Y2 (ja) | ||
JPS6333379Y2 (ja) | ||
KR960008165Y1 (ko) | 에이엠/에프엠 사운드 신호를 수신하는 텔레비젼의 음량 일치회로 | |
JP3593446B2 (ja) | ステレオ復調装置 | |
JP2928041B2 (ja) | Fm受信機 |