JPS62232074A - ベクトルデ−タ処理装置 - Google Patents

ベクトルデ−タ処理装置

Info

Publication number
JPS62232074A
JPS62232074A JP7601386A JP7601386A JPS62232074A JP S62232074 A JPS62232074 A JP S62232074A JP 7601386 A JP7601386 A JP 7601386A JP 7601386 A JP7601386 A JP 7601386A JP S62232074 A JPS62232074 A JP S62232074A
Authority
JP
Japan
Prior art keywords
vector
register
read
element data
selection circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7601386A
Other languages
English (en)
Inventor
Seiichiro Kinoshita
木下 誠一郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7601386A priority Critical patent/JPS62232074A/ja
Publication of JPS62232074A publication Critical patent/JPS62232074A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/80Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors
    • G06F15/8053Vector processors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Complex Calculations (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 米発明はベクトルデータ処理装置に関し、特にベクトル
レジスタ間のエレメントデータ移送を行うベクトルデー
タ処理装置に関する。
〔従来の技術〕
従来、この種のベクトルデータ処理装置としては、米国
特許第4.128.880号公報に開示されたものがあ
る。すなわち、第2図を参照すると、従来のベクトルデ
ータ処理装置は、ベクトルレジスタlOおよび11、読
出し/書込みアドレスレジスタ2゜および21、エレメ
ントデータ入力選択回路30、エレメントデータ出力選
択回路40および演算器50から構成されている。
ベクトルレジスタ10および11は、それぞれ複数個の
エレメントデータを保持するもので、通常複数個設けら
れている。
読出し/書込みアドレスレジスタ20および21は、ベ
クトルレジスタ10および11内に保持されているエレ
メントデータのロケーションを指定するもので、初期設
定で0にクリアされるとともに、+1カウント機能を有
する。
このような従来のベクトルデータ処理装置で、1個のベ
クトルレジスタに保持されているエレメントデータの部
分ベクトル演算を行う場合、このベクトルレジスタに保
持されているエレメントデータの一部を他のベクトルレ
ジスタに移送しておく必要がある。このためには、ベク
トルレジスタと主メモリとの間のストア/ロード命令を
用いてエレメントデータを移送する方法、またはシフト
命令を用いて移送する方法がとられている。
ストア/ロード命令を用いる方法では、ベクトルレジス
タ10に保持されているエレメントデータがストア命令
によりベクトル長指定分だけ主メモリに順次ストアされ
、ストアされたエレメントデータの一部がベクトルレジ
スタ11にロードされる。
すなわち、まずストア命令における移送元ベクトルレジ
スタIOと移送するベクトル長との指定に応答して、読
出し/書込みアドレスレジスタ20はOに初期設定され
る。この初期設定に応答して、ベクトルレジスタ10に
保持されているエレメントデー9のロケーション0がエ
レメントデータ出力選択回路40に出力され、読出し/
書込みアドレスレジスタ20のカウントアツプにともな
いエレメントデータが順次出力される。エレメントデー
タ出力選択回路40を介して与えられるベクトルレジス
タ10の出力は主メモリに順次移送される0次に、ロー
ド命令における部分ベクトル演算に必要なエレメントデ
ータのロード開始アドレス、ロード先のベクトルレジス
タ11およびベクトル長指定に応答して、読出し/書込
みアドレスレジスタ21の指示に従い主メモリからベク
トルレジスタ11にエレメントデータが順次ロードされ
る。
シフト命令を用いる方法では、ベクトルレジスタ10に
保持されているエレメントデータがシフト命令により1
語ずつシフトされてベクトルレジスタ11に移送される
。シフト命令でシフトすべきエレメントデータを保持す
るベクトルレジスタ10、シフト結果を移送するベクト
ルレジスタ11、シフト41およびベクトル長を指定す
ると、読出し/書込みアドレスレジスタ20のカウント
アツプにともない、ベクトルレジスタ10に保持されて
いるエレメントデータはロケーションOからエレメント
データ出力選択回路40に順次出力される。エレメント
データ出力選択回路40を介して与えられたベクトルレ
ジスタ10の出力は、演算器50に送られる。
演算器50は、エレメントデータ出力選択回路40の出
力と命令で指定されたシフト量とに応答してシフト動作
を行う、シフト量は通常1語右シフト指定である。エレ
メントデータを1語分右シフトして出力することにより
、演算器50の出力はエレメントデータ人力選択回路3
0を介してベクトルレジスタ11に1語分シフトした形
式で移送される。読出し/書込みアドレスレジスタ21
も+1力ウント機能を有し、エレメントデータ入力選択
回路30から出力されるエレメントデータのロケーショ
ンを順次指定する。このシフト動作を繰り返すことで所
定のエレメントデータの移送が終了する。
〔発明が解決しようとする問題点〕
上述した従来のベクトルデータ処理装置は、どちらの方
法を採用する装置でも主メモリまたは演算器を必要とす
るため、エレメントデータ移送の性能が低く、しかも後
続の命令が主メモリまたは演算器を必要とするときに競
合してしまうという欠点がある。
本発明の目的は、上述の点に鑑み、ベクトルレジスタ間
のエレメントデータの移送を高速化することができるベ
クトルデータ処理装置を提供することにある。
C問題点を解決するための手段〕 本発明のベクトルデータ処理装置は、順序付けられたエ
レメントデータを保持する複数個のベクトルレジスタと
、ベクトル命令によって前記複数のベクトルレジスタの
1つのベクトルレジスタかう他の1つのベクトルレジス
タにエレメントデータを移送する移送手段と、ベクトル
命令によって演算を行う際に前記ベクトルレジスタの読
出しアドレスを設定する第1の読出しアドレス設定手段
と、ベクトル命令によって前記移送手段によりエレメン
トデータを移送する際に前記ベクトルレジスタの読出し
アドレスを設定する第2の読出しアドレス設定手段とを
有する。
〔実施例〕
次に、本発明について図面を参照して詳細に説明する。
第1図を参照すると、本発明の一実施例は、ベクトルレ
ジスタ100および101 、ベクトルバックルレジス
タ102、第1読出しアドレスレジスタ110および1
11、読出し/書込みアドレスレジスタ112、第2読
出しアドレスレジスタ120および121 、書込みア
ドレスレジスタ130および131、第1読出しアドレ
ス選択回路140および141、読出し/書込みアドレ
ス選択回路142、第2読出しアドレス選択回路150
および151、書込みアドレス選択回路160および1
61、第1読出しデータ170および171、第2読出
しデータ180および181ならびにエレメントデータ
入力選択回路200を有している。
複数個のベクトルレジスタ、本実施例では2個のベクト
ルレジスタ100および101は、それぞれが順序付け
られた複数のエレメントデータを保持するもので、演算
器(図示せず)から出力される演算結果あるいは主メモ
リから出力されるロードデータを格納する。
複数個のベクトルバッファレジスタ、本実施例では1個
のベクトルバッファレジスタ102もまたそれぞれが順
序付けられた複数のエレメントデータを保持するもので
、ベクトルレジスタ100および101から出力される
エレメントデータを格納する。
次に、このように構成された本実施例のベクトルデータ
処理装置の動作について説明する。
主メモリから出力されたロードデータを保持しているベ
クトルレジスタをベクトルレジスタ100とし、そのベ
クトルレジスタ100に格納されているエレメントデー
タを順次読み出してスカラデータとベクトルニレメトデ
ータとのベクトル演算を行い、演算結果をベクトルバッ
ファレジスタ102に格納する場合、命令によってスカ
ラデータを保持しているスカラレジスタの番号、ベクト
ルエレメントデータを保持しているベクトルレジスタ1
00の番号および演算結果を格納するベクトルバッファ
レジスタ102の番号が指定される。ベクトルレジスタ
100への読出し開始アドレスおよびベクトルバッファ
レジスタ102への書込み開始アドレスは0としてそれ
ぞれ第1読出しアドレス選択回路140および読出し/
書込みアドレス選択回路142に人力される。
なお、これらの開始アドレスの設定経路およびスカラデ
ータの設定経路は図示されていない。
ベクトルレジスタ100およびベクトルバッファレジス
タ102に保持できる最大エレメントデータ長をそれぞ
れ64個としてベクトル長指定が32である場合、命令
実行開始にともない第1読出しアドレス選択回路140
および読出し/書込みアドレス選択回路142に入力さ
れている開始アドレスOがそれぞれ第1読出しアドレス
レジスタ110および読出し/書込みアドレスレジスタ
112に格納される。ベクトルレジスタ100は第1読
出しアドレスレジスタ110で指定されるロケーション
のエレメントデータを第1読出しデータ170として読
み出し、演算器に供給する。第1読出しアドレスレジス
タ110はエレメントデータを順次読み出すために+1
力ウント機能を有し、ロケーション0の次はロケーショ
ン1、その次はロケーション2とカウントされる。カウ
ントされたロケーションからベクトル長指定分だけベク
トルレジスタ100内に保持されているエレメントデー
タが読み出され、演算器に供給される。演算結果はエレ
メントデータ入力選択回路200に入力され、演算結果
をベクトルバッファレジスタ102に出力するように選
択指示される。
一方、ベクトルバッファレジスタ102は読出し/書込
みアドレスレジスタ112で指定されるロケーションに
、エレメントデータ入力選択回路200から第1番目の
エレメントデータが出力される時点で演算結果の書込み
を開始する。読出し/書込みアドレスレジスタ112も
第1読出しアドレスレジスタ110と同様にエレメント
データを順次書き込むために+1力ウント機能を有し、
ロケーション0の次はロケーション1、その次はロケー
ション2とカウントされる。カウントされたロケーショ
ンにベクトル長指定分だけエレメントデータ入力選択回
路200から出力されるエレメントデータが書き込まれ
る。この動作は移送したエレメントデータ数が32に達
したとき、すなわちベクトル長指定に等しくなったとき
に終了する。
他の命令で、1個のベクトルレジスタに保持されている
エレメントデータの部分ベクトル演算を行う場合、この
ベクトルレジスタに保持されているエレメントデータの
一部を他のベクトルレジスタに移送しておく必要がある
。演算器から出力された演算結果あるいは主メモリから
出力されたロードデータを保持している移送元のベクト
ルレジスタをベクトルレジスタ100とし、そのベクト
ルレジスタ100に格納されているエレメントデータの
一部を移送する移送先ベクトルレジスタをベクトルレジ
スタ101とする場合、後続する命令によって移送元ベ
クトルレジスタ100の番号と移送先ベクトルレジスタ
101の番号が指定される。
直前に実行開始され、いまだ終了していないベクトル演
算のためのベクトルレジスタ100のエレメントデータ
読出し動作にかかわらず、移送元ベクトルレジスタ10
0への読出し開始アドレスは、命令あるいは命令付随情
報として第2読出しアドレス選択回路150に入力され
る。また、移送先ベクトルレジスタ101の書込み開始
アドレスも同様に、命令あるいは命令付随情報として書
込みアドレス選択回路161に入力される。なお、これ
らの開始アドレスの設定経路は図示されていない。
ベクトルレジスタ100からベクトルレジスタ101に
32個のエレメントデータを移送する場合には、命令に
よって移送元ベクトルレジスタ番号をベクトルレジスタ
100、移送先ベクトルレジスタ番号をベクトルレジス
タ101 とそれぞれ指定し、ベクトルレジスタ100
の読出し開始アドレスを32と指定する。命令によって
指定された読出し開始アドレスは第2読出しアドレス選
択回路150に入力されて選択され、第2読出しアドレ
スレジスタ120に値32が格納される。同時に書込み
アドレス選択回路161に0が入力されて選択され、書
込みアドレスレジスタ131に0が初期設定される。ベ
クトルレジスタ100は第2読出しアドレスレジスタ1
20で指定すれるロケーションのエレメントデータを第
2読出しデータ180として読み出し、エレメントデー
タ入力選択回路200に出力する。第2読出しアドレス
レジスタ120も第1読出しアドレスレジスタ110と
同様にエレメントデータを順次読み出すために+1力ウ
ント機能を有し、ロケーション32の次はロケーション
33、その次はロケーション34とカウントされ、ベク
トル長指定分だけベクトルレジスタ100内に保持され
ているエレメントデータが読み出され、エレメントデー
タ入力選択回路200に出力される。エレメントデ人力
選択回路200は、ベクトルレジスタ100から読み出
されたエレメントデータをベクトルレジスタ101に入
力するように選択指示する。
一方、ベクトルレジスタ101は書込みアドレスレジス
タ131で指定されるロケーションに、エレメントデー
タ入力選択回路200から第1番目のエレメントデータ
が出力される時点でエレメントデータの書込みを開始す
る。書込みアドレスレジスタ131 も第2読出しアド
レスレジスタ120と同様にエレメントデータを順次書
き込むために+1力ウント機能を有し、ロケーション0
の次はロケーション1、その次はロケーション2とカウ
ントされ、ベクトル長指定分だけエレメントデータ入力
選択回路200から出力されるエレメントデータが書き
込まれる。この動作は移送したエレメントデータ数が3
2に達したとき、すなわちベクトル長指定に等しくなっ
たとき終了する。したがって、先行するベクトル演算命
令によるベクトルレジスタ100のエレメントデータ読
出し動作と後続の移送命令によるベクトルレジスタ10
0のエレメントデータ読出し動作とは、同時に実行でき
ることになる。
他の命令の組合せで、ベクトルレジスタ101に格納さ
れているエレメントデータを順次読み出してスカラデー
タとベクトルエレメントデータのベクトル演算を行い、
演算結果をベクトルレジスタ100に格納する命令と、
ベクトルレジスタ101に格納されているエレメントデ
ータを順次読み出してベクトルバッファレジスタ102
に移送する命令が引き続いて実行される場合、まず先行
する命令によってスカラデータを保持しているスカラレ
ジスタの番号、ベクトルエレメントデータを保持してい
るベクトルレジスタ101の番号および演算結果を格納
するベクトルレジスタ100の番号が指定される。ベク
トルレジスタ101への読出し開始アドレスおよびベク
トルレジスタ100への書込み開始アドレスは0として
それぞれ第1読出しアドレス選択回Ia141および書
込みアドレス選択回路160に入力される。なお、これ
らの開始アドレスの設定経路およびスカラデータの設定
経路は図示されていない。
ベクトルレジスタ101およびベクトルレジスタ100
に保持できる最大エレメントデータ長をそれぞれ64個
として、ベクトル長指定が32である場合、命令実行開
始にともない第1読出しアドレス選択回路141および
書込みアドレス選択回路160に入力されている開始ア
ドレスOがそれぞれ第1読出しアドレスレジスタ111
および書込みアドレスレジスタ130に格納される。ベ
クトルレジスタ101は第1読出しアドレスレジスタ1
11で指定されるロケーションのエレメントデータを第
1読出しデータ171として読み出し、演算器に供給す
る。第1読み出しアドレスレジスタ111はエレメント
データを順次読み出すために+1力ウント機能を有し、
ロケーションOの次はロケーション1、その次はロケー
ション2とカウントされる。カウントされたロケーショ
ンからベクトル長指定分だけベクトルレジスタ101内
に保持されているエレメントデータが読み出され、演算
器に供給される。演算結果はエレメントデータ入力選択
回路200に入力され、演算結果をベクトルレジスタ1
00に出力するように選択指示される。
一方、ベクトルレジスタ100は書込みアドレスレジス
タ130で指定されるロケーションに、エレメントデー
タ入力選択回路200から第1番目のエレメントデータ
が出力される時点で演算結果の書込みを開始する。
書込みアドレスレジスタ130も第1読出しアドレスレ
ジスタ111と同様にエレメントデータを順次書き込む
ために+1力ウント機能を有し、ロケーション0の次は
ロケーション11その次はロケーション2とカウントさ
れる。カウントされたロケーションにベクトル長指定分
だけエレメントデータ入力選択回路200から出力され
るエレメントデータが書き込まれる。この動作は、移送
したエレメントデータ敗が32に達したときに、すなわ
ちベクトル長指定に等しくなったときに終了する。
効率良くベクトル命令を実行していく上で、ベクトルレ
ジスタ数が不足するような場合には、ベクトルレジスタ
内のエレメントデータを一時ベクトルバッファレジスタ
に退避させておく必要が生しる。この場合、演算器から
出力された演算結果あるいは主メモリから出力されたロ
ードデータを保持している移送元のベクトルレジスタを
ベクトルレジスタ101とし、そのベクトルレジスタ1
01に格納されているエレメントデータを移送する移送
先ベクトルバッファレジスタをベクトルバッファレジス
タ102とする場合、後続する命令によって移送元ベク
トルレジスタ101の番号と移送先ベクトルバッファレ
ジスタ102の番号が指定される。
直前に実行開始され、いまだ終了していないベクトル演
算のためのベクトルレジスタ101のエレメントデータ
読出し動作にかかわらず、移送元ベクトルレジスタ10
1への読出し開始アドレスは、命令あるいは命令付随情
報として第2読出しアドレス選択回路151に入力され
る。また、移送先ベクトルバッファレジスタ102の書
込み開始アドレスも同様、命令あるいは命令付随情報と
して読出し/書込みアドレス選択回路142に入力され
る。なお、これらの開始アドレスの設定経路は図示され
ていない。
ベクトルレジスタ101からベクトルバッファレジスタ
102に32個のエレメントデータを移送する場合には
、命令によって移送元ベクトルレジスタ番号をベクトル
レジスタ101、移送先ベクトルバッファレジスタ番号
をベクトルバッファレジスタ102とそれぞれ指定し、
ベクトルレジスタ101の読出し開始アドレスを32と
指定する。命令によって1旨定された読出し開始アドレ
スは第2読出しアドレス選択回路151に入力され、選
択されて第2読出しアドレスレジスタ121に値32が
格納される。
同時に読出し/書込みアドレス選択回路142に0が入
力され、選択されて読出し/書込みアドレスレジスタ1
12に0が初期設定される。ベクトルレジスタ101は
第2読出しアドレスレジスタ121で指定されるロケー
ションのエレメントデータを第2読出しデータ181 
として読み出し、エレメントデータ入力選択回路200
に出力する。第2読出しアドレスレジスタ121 も第
1読出しアドレスレジスタ111と同様にエレメントデ
ータを順次読み出すために+1力ウント機能を有し、ロ
ケーション32の次はロケーション33、その次はロケ
ーション34とカウントされ、ベクトル長指定分だけベ
クトルレジスタ101内に保持されているエレメントデ
ータが読み出され、エレメントデータ人力選択回路20
0に出力される。エレメントデータ入力選択回路200
は、ベクトルレジスタ101から読み出されたエレメン
トデータをベクトルバッファレジスタ102に人力する
ように選択指示する。
一方、ベクトルバッファレジスタ102は読出し/書込
みアドレスレジスタ112で指定されるロケーションに
、エレメントデータ入力選択回路200から第1番目の
エレメントデータが出力される時点でエレメントデータ
の書込みを開始する。読出し/書込みアドレスレジスタ
112も第2読出しアドレスレジスタ121 と同様に
エレメントデータを順次書き込むために+1力ウント機
能を有し、ロケーション0の次はロケーシヨン1、その
次はロケーション2とカウントされ、ベクトル長指定分
だけエレメントデータ入力選択回路200から出力され
るエレメントデータが書き込まれる。この動作は移送し
たエレメントデータ数が32に達したとき、すなわちベ
クトル長指定に等しくなったときに終了する。したがっ
て、先行するベクトル演算命令によるベクトルレジスタ
101のエレメントデータ読出し動作と後続の移送命令
によるベクトルレジスタ101のエレメントデータ読出
し動作とは、同時に実行できることになる。
本実施例では、ベクトルレジスタ数を2、ベクトルバッ
ファレジスタ数を1としたが、本発明はベクトルレジス
タ数が2またはベクトルバッファレジスタ数が1に限定
されるものではなく、また、スカラデータとベクトルエ
レメントデータのベクトル演算としたが、これに限定さ
れるものでなく、ベクトルエレメントデータとベクトル
エレメントデータとのベクトル演算等を命令によって任
意に指定できる。
〔発明の効果〕
以上説明したように本発明には、ベクトルレジスタ当り
2個の読出しアドレス設定手段とベクトルレジスタ間の
エレメントデータ移送手段とを設けることにより、ベク
トルレジスタ間のエレメントデータ移送を高速に実現で
きるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
従来のへクトルデータ処理装置の一例を示すブロック図
である。 図において、 100、101  ・・ベクトルレジスタ、102  
・・・・ベクトルバッファレジスタ、112  ・・・
・読出し/書込みアドレスレジスタ、200  ・・・
・エレメントデータ入力選択回路、110.111  
・・第1読出しアドレスレジスタ、120、121  
・・第2読出しアドレスレジスタ、130.131  
・・書込みアドレスレジスタ、140、141  ・・
第1読出しアドレス選択回路、150、151  ・・
第2読出しアドレス選択回路、160、161  ・・
書込みアドレス選択回路、142  ・・・・読出し/
書込みアドレス選択回路、170、171  ・・第1
読出しデータ、180、181  ・・第2読出しデー
タである。

Claims (1)

  1. 【特許請求の範囲】 順序付けられたエレメントデータを保持する複数個のベ
    クトルレジスタと、 ベクトル命令によって前記複数のベクトルレジスタの1
    つのベクトルレジスタから他の1つのベクトルレジスタ
    にエレメントデータを移送する移送手段と、 ベクトル命令によって演算を行う際に前記ベクトルレジ
    スタの読出しアドレスを設定する第1の読出しアドレス
    設定手段と、 ベクトル命令によって前記移送手段によりエレメントデ
    ータを移送する際に前記ベクトルレジスタの読出しアド
    レスを設定する第2の読出しアドレス設定手段と、 を有することを特徴とするベクトルデータ処理装置。
JP7601386A 1986-04-01 1986-04-01 ベクトルデ−タ処理装置 Pending JPS62232074A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7601386A JPS62232074A (ja) 1986-04-01 1986-04-01 ベクトルデ−タ処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7601386A JPS62232074A (ja) 1986-04-01 1986-04-01 ベクトルデ−タ処理装置

Publications (1)

Publication Number Publication Date
JPS62232074A true JPS62232074A (ja) 1987-10-12

Family

ID=13592936

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7601386A Pending JPS62232074A (ja) 1986-04-01 1986-04-01 ベクトルデ−タ処理装置

Country Status (1)

Country Link
JP (1) JPS62232074A (ja)

Similar Documents

Publication Publication Date Title
US5019969A (en) Computer system for directly transferring vactor elements from register to register using a single instruction
EP0367995A2 (en) Vector data transfer controller
JPH0748179B2 (ja) データ処理装置
JPS62232074A (ja) ベクトルデ−タ処理装置
JPS62232073A (ja) ベクトルデ−タ処理装置
JPH0255821B2 (ja)
JPH04188243A (ja) 記憶装置
JPH1091593A (ja) マイクロプロセッサと付加的計算ユニットとを含むデータ処理装置
JPS6116364A (ja) ベクトルデ−タ処理装置
JPH0255822B2 (ja)
JPS6116365A (ja) ベクトルデ−タ処理装置
JP2881023B2 (ja) 命令バッファ構成方式
JP3039043B2 (ja) 並列プロセッサ
JP2693930B2 (ja) ベクトル処理装置
JPH10334038A (ja) データ転送装置
JPH02190968A (ja) ベクトル処理装置
JP3216148B2 (ja) 並び替え機能付きデータ転送装置
JP2748404B2 (ja) 2項データメモリ
JPS62281058A (ja) ベクトルデ−タ処理装置
JPH04289935A (ja) コンピュータ装置
JPH0332829B2 (ja)
JPS63244274A (ja) 画像処理方式
JPS60198663A (ja) デ−タ転送で御方式および回路
JP2001084171A (ja) 画像処理装置
JPS63214806A (ja) プログラマブル・コントロ−ラ