JPS6213039A - 混成集積回路 - Google Patents

混成集積回路

Info

Publication number
JPS6213039A
JPS6213039A JP60152734A JP15273485A JPS6213039A JP S6213039 A JPS6213039 A JP S6213039A JP 60152734 A JP60152734 A JP 60152734A JP 15273485 A JP15273485 A JP 15273485A JP S6213039 A JPS6213039 A JP S6213039A
Authority
JP
Japan
Prior art keywords
substrate
face
electrode
solder
circuit metal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60152734A
Other languages
English (en)
Inventor
Yoshio Miura
三浦 敬男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP60152734A priority Critical patent/JPS6213039A/ja
Publication of JPS6213039A publication Critical patent/JPS6213039A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (イ)産業上の利用分野 本発明は混成集積回路のフェイスダウン接続に関し、特
に支持基板上にフェイスダウン接続する混成集積回路の
改良に関する。
(ロ)従来の技術 従来の半導体装置は第2図忙示す如く、チップキャリア
01)の裏面に凹部を設け、その凹部の底部から側面お
よび壁体部tL′lJ上面まで導電路03)が形成され
、その壁体部aり上面にはマザーボードa4と接続する
接続電極(L!19を設ける。
半導体チップαeはチップキャリア(11)の凹部の底
部に固着されダイスボンドまたはワイヤーボンドで前記
導電路a(至)に接続される。あらかじめチップキャリ
アαDに配線形成されたマザーボード側との接続電極(
151と、スクリーン印刷等で半田等が塗布されたマザ
ーボードσ4とを重ね合せた後、マザーボードIを加熱
しチップキャリア(111とマザーボード(14とを接
着させるものである。
上述した同様の技術は特開昭60−17934号公報に
記載されている。
(ハ)発明bz解決しようとする問題点第2図に示す従
来技術では、マザーボード全体を加熱してフェイスダウ
ン・ボンデイングラ行すっていたので加熱装置が大きく
なる欠点b−あった。
また、マザーボード全体を加熱しハンダが溶けるまでの
時間がかかるので作業性に問題があった。
更にマザーボードを加熱し接続を行なっていた為、カラ
スエポキシ基板等の基板をマザーボードとして使用でき
ない欠点す−あった。
に)問題点を解決するための手段 本発明は上述した点に鑑みてなされたものであり、第1
図に示す如く支持基板(1)上に導電路(2)および接
続電極(3)を形成し、その接続電極(3)上にフェイ
スダウン回路金属基板(4)上に形成したバンプ電極(
7)とを一致させ配置した後、フェイスダウン回路金属
基板(4)をウロ熱支持基板(1)にフェイスダウン接
続するものである。
(ホ)作用 本発明に依れば金属の熱伝導率を利用しフェイスダウン
回路金属基板の裏面のみ加熱して支持基板上にフェイス
ダウン接続することに依り、短時間で且つ容易に接続が
できるものである。
(へ)実施例 本発明に依る混成集積回路は第1図に示す如く、支持基
板(1)ハガラスエボキシ、セラミックオヨヒ金属等で
形成され、その表面にはスクリーン印刷等で所定のパタ
ーンの導電路(2)および接続電極(3)が形成され、
その接続電極(3)上には約2xx位の高さにハンダカ
ーディップされる。
フェイスダウン回路金属基板(4)は良熱伝導性の優れ
たアルミニウム基板を用い、そのアルミニウム基板の表
面には酸化アルミニウム膜を被覆し、さらに銅箔を貼着
する。その銅箔を所定のパターンにエツチングし導電路
(5)を形成する。その導電路(5)上にチップ抵抗、
チップコンデンサ、Tr等の電子部品(6)を搭載する
。さらに前記支持基板(1)に設けた接続電極(3)に
対応する位置にハンダを約2酩立の高さにディップしバ
ンプ電極(7)を形成する。
支持基板(1)上に設けた複数の接続電極(3)と複数
のフェイスダウン回路金属基板(4)に設けたバンプ電
極(7)とを一致させた後、夫々のフェイスダウン回路
金属基板(4)の裏面をホット・アイロン(8)等で約
180℃程度に加熱し、バンプ電極(7)のハンダを溶
し支持基板(1)上に複数個のフェイスダウン回路金属
基板(4)を短時間でフェイスダウン接続することb′
−できる。
斯る本発明の混成集積回路に依れば、フェイスダウン回
路金属基板(4)の裏面のみ加熱し支持基板(1)上に
接続できるので短時間でフェイスダウン接続が行なえる
ものである。
(ト) 発明の効果 以上に詳述した如く本発明によれば、フェイスダウン回
路金属基板の裏面のみを加熱することにより、加熱装置
の小型化が行なえ極めて量産性の優れた混成集積回路が
できる。
また、本発明に於いてフェイスダウン回路金属基板裏面
にホット・アイロンを接して加熱し接続するのに対し、
従来はマザーボード全体を加熱し接続を行なっていたが
1本発明のフェイスダウン回路金属基板は小型で且つ熱
伝導率b;優れている為短時間で接続が行なえるのに対
し、従来はマザーボード全体を加熱するのに時間b′−
かかっていたので、接続時間の短縮す一行なえるので作
業性bt内向上る。
更に、本発明の混成集積回路は支持基板を加熱しない為
、ガラスエポキシ基板等の基板を支持基板として使用で
きるものである。
更に、本発明の混成集積回路はフェイスダウン回路金属
基板に電子部品を搭載しフェイスダウン接続するので電
子部品のシールド効果が向上するものである。
【図面の簡単な説明】
第1図は本発明による実施例を示す断面図、第2図は従
来例を示す断面図である。 (1)・・・支持基板、(2)・・・導電路、 (3)
・・・接続電極、(4)・・・フェイスダウン回路金属
基板、 (5)・・・導電路、(6)・・・電子部品、
 (力・・・バンプ電極、 (8)1.・ホットアイロ
ン。

Claims (1)

    【特許請求の範囲】
  1. 1、支持基板上に導電路および接続電極を形成し、前記
    支持基板上に形成した接続電極とフェイスダウン回路金
    属基板に設けたバンプ電極とを接続して成る混成集積回
    路に於いて、前記フェイスダウン回路金属基板を支持基
    板上に接続する際、前記フェイスダウン回路金属基板を
    裏面から加熱して支持基板にフェイスダウン接続するこ
    とを特徴とした混成集積回路。
JP60152734A 1985-07-11 1985-07-11 混成集積回路 Pending JPS6213039A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60152734A JPS6213039A (ja) 1985-07-11 1985-07-11 混成集積回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60152734A JPS6213039A (ja) 1985-07-11 1985-07-11 混成集積回路

Publications (1)

Publication Number Publication Date
JPS6213039A true JPS6213039A (ja) 1987-01-21

Family

ID=15546992

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60152734A Pending JPS6213039A (ja) 1985-07-11 1985-07-11 混成集積回路

Country Status (1)

Country Link
JP (1) JPS6213039A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6489391A (en) * 1987-09-29 1989-04-03 Fujitsu Ltd Soldering of printed board

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6489391A (en) * 1987-09-29 1989-04-03 Fujitsu Ltd Soldering of printed board

Similar Documents

Publication Publication Date Title
JPS60260192A (ja) 混成集積回路の製造方法
JPS6213039A (ja) 混成集積回路
JPH04206658A (ja) ハーメチックシール型電気回路装置
JPS58159361A (ja) 多層混成集積回路装置
JPH01225196A (ja) 積層混成集積回路の製造方法
JPH0617317Y2 (ja) 混成集積回路の接続構造
JPS5996759A (ja) 半導体装置
JPH0458189B2 (ja)
JP2842013B2 (ja) 混成集積回路装置
JPH0438522Y2 (ja)
JPS61225827A (ja) 半導体素子の実装構造
JPS634690A (ja) 厚膜混成集積回路基板
JPH01191491A (ja) 多重回路板
JPS5828362Y2 (ja) ハイブリツド集積回路
JPH0636593Y2 (ja) 複合集積回路装置
JPS6213040A (ja) 混成集積回路
JPH01244693A (ja) 混成集積回路
JPS5879741A (ja) 集積回路装置の接続方法
JPS63269550A (ja) 半導体装置
JPH0722465A (ja) 半導体装置の実装方法
JPS6442140A (en) Connection of integrated circuit
JPH04303989A (ja) 厚膜回路基板
JPS62244156A (ja) 表面実装用パツケ−ジ
JPS63153847A (ja) マイクロ波集積回路基板のア−ス接続方法
JPH02121360A (ja) 電子部品搭載用基板