JPS6212872A - トリガ信号発生回路 - Google Patents

トリガ信号発生回路

Info

Publication number
JPS6212872A
JPS6212872A JP15029885A JP15029885A JPS6212872A JP S6212872 A JPS6212872 A JP S6212872A JP 15029885 A JP15029885 A JP 15029885A JP 15029885 A JP15029885 A JP 15029885A JP S6212872 A JPS6212872 A JP S6212872A
Authority
JP
Japan
Prior art keywords
trigger
circuit
signal
pulse
generates
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15029885A
Other languages
English (en)
Inventor
Noboru Hosokawa
昇 細川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Denshi KK
Original Assignee
Hitachi Denshi KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Denshi KK filed Critical Hitachi Denshi KK
Priority to JP15029885A priority Critical patent/JPS6212872A/ja
Publication of JPS6212872A publication Critical patent/JPS6212872A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (技術分野) 本発明は、オシロスコープ等に使用するトリガ信号発生
回路に関するものである。
(従来技術とその問題点) 従来、オシロスコープ等で、ディジタル信号を観測する
場合に、第4図、Aに示す様な、グリッチ(gli、t
ch)だけにトリガをかけて観測することができなかっ
た。
これは、従来のトリガ発生回路は、トリガレベルとスロ
ープの立上り、立下りの条件だけで、トリガを発生させ
ていたからである。
(目的) 本発明は、従来の問題を解決するために、従来のトリガ
条件に、スロープの立上り、立下り(又は立下り、立上
り)の時間差を条件に加えることにより、第4図Aに示
す様な幅の狭い信号(グリッジ等)にだけ、トリガが発
生するトリガ信号発生器を実現したものである。
(実施例) トリガレベル及びスロープの立上り又は立下りという従
来のトリガ条件では、グリッチにだけトリガを発生させ
ることは、不可能であった。そこで、このトリガ条件に
スロープの立上り、立下りの時間差の条件を加えて、グ
リッチ等の幅の狭い信号にだけトリガを発生できる様に
したものである。
第1図が本発明の実施例である。
1はトリガレベル設定用ボリューム、2は立上りスロー
プでのトリガ発生回路ブロック、3は立下りスロープで
のトリガ発生回路ブロック、4はOR回路、5はモノス
テーブルマルチバイブレータ回路ブロック。
6はリセット付りタイプフロップ回路ブロック。
7はAND回路、8は可変抵抗、9はコンデンサである
第2図、第3図は、第1図の動作のタイミング図である
次に第1図の実施例を第2図のタイミング図を使用して
説明する。第2図は、入力Aにパルス幅の狭い信号αが
入力された時の動作を示している。
以下のタイミングは説明の都合上9時間軸方向に拡大し
である。2.3のトリガ発生回路ブロックは、入力Aの
信号と1で設定したトリガレベル(第2図B)とを比較
し、2は入力信号Aの立上りでトリガ(微分波的な幅の
非常に狭いパルス)を発生しく第2図C)、3は入力信
号Aの立下りでトリガ(微分波的な幅の非常に狭いパル
ス)を発生する(第2図D)。モノステープルマルチバ
イブレータ5は、2又は3からの最初のトリガで可変抵
抗8とコンデンサ9の時定数で決まる一定幅のパルスを
発生する(第2図F)。このパルス幅の間だけDフリッ
プフロップ6はリセットが解除され9次のトリガパルス
(第2図りで発生したトリガによるもの)でラッチ動作
が可能となり。
出力が“H”となる(第2図G)。第2図FとGのアン
ドをとって(第1図7)トリガ出力(第2図H)となる
。このトリガ出力Hの立上りエツジが入力Aの後縁トリ
ガとなる。
以上の様に、5のモノステープルマルチバイブレータが
出力するパルス幅以内の立上り、立下り(又は立下り、
立上り)の時間差の信号だけに。
トリガ出力が発生する。また、8の可変抵抗により、モ
ノステープルマルチバイブレータ5の出力パルス幅を可
変させ、トリガ信号発生可能−人力信号の許容パルス幅
を自由に設定することができる。
第3図は9幅の広い入力信号に対して、第1図のトリガ
回路がトリガ信号を発生しないことを示した図である。
入力Aのβの信号の立上り・で、モノステープルマルチ
バイブレータ5がパルスを出力するが(第3図F)、こ
のパルス幅の期間内に。
βの立下りがないために、Dタイプフリップフロップ6
は、CLK入力に信号が入らないうちに再びリセットさ
れてしまう。この様にして、モノステープルマルチバイ
ブレータ5の出力パルス幅以上の幅を持つ信号には、ト
リガ出力が発生しない。
第2図、第3図では、正のパルスで説明したが。
第1図の回路例は負論理的グリッチ(”L”のパルス幅
が狭いもの)にも同様にトリガ出力を得ることができる
(効果) 本発明によれば、オシロスコープ、ディジタルストレー
ジオシロスコープ、ロジックアナライザ等の波形観測で
困難であった。グリッチ等の観測という新しい機能を実
現することができる。
【図面の簡単な説明】
第1図は本発明の実施例としてのブロック図である。 、2:立上りスロープでのトリガ発生回路ブロック、3
:立下りスロープでのトリガ発生回路ブロック、5:モ
ノステーブルマルチバイブレータ回路ブロック、6:リ
セツト付りタイプフリップフロップ回路ブロック、4:
OR回路、  7 : AND回路。

Claims (1)

    【特許請求の範囲】
  1. 観測したい信号のパルス幅に対応して、設定可能な時間
    設定手段と、入力信号と設定トリガレベルとを比較し立
    上りスロープでトリガを発生する回路と、立下りスロー
    プでトリガを発生する回路と、該トリガ発生回路からの
    立上り、立下りトリガの時間差を前記時間設定手段に設
    定された時間と比較する回路を有し、該比較回路の比較
    結果によりトリガ信号を発生することを特徴とするトリ
    ガ信号発生回路。
JP15029885A 1985-07-10 1985-07-10 トリガ信号発生回路 Pending JPS6212872A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15029885A JPS6212872A (ja) 1985-07-10 1985-07-10 トリガ信号発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15029885A JPS6212872A (ja) 1985-07-10 1985-07-10 トリガ信号発生回路

Publications (1)

Publication Number Publication Date
JPS6212872A true JPS6212872A (ja) 1987-01-21

Family

ID=15493944

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15029885A Pending JPS6212872A (ja) 1985-07-10 1985-07-10 トリガ信号発生回路

Country Status (1)

Country Link
JP (1) JPS6212872A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0372269A (ja) * 1989-08-11 1991-03-27 Yokogawa Electric Corp トリガ回路
JPH08304465A (ja) * 1995-04-28 1996-11-22 Nec Corp 時間軸トリガ付きオシロスコープ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0372269A (ja) * 1989-08-11 1991-03-27 Yokogawa Electric Corp トリガ回路
JPH08304465A (ja) * 1995-04-28 1996-11-22 Nec Corp 時間軸トリガ付きオシロスコープ

Similar Documents

Publication Publication Date Title
US3947697A (en) Synchronizing circuit including two flip-flops and circuit means to protect a synchronized signal from an unstable state of the flip-flops
US4800295A (en) Retriggerable monostable multivibrator
EP0084356A2 (en) Pulse generator
US4786823A (en) Noise pulse suppressing circuit in digital system
US4425514A (en) Fixed pulse width, fast recovery one-shot pulse generator
JPS54104230A (en) Processing circuit for vertical synchronizing signal
JPS6212872A (ja) トリガ信号発生回路
US5315183A (en) Synchronous phase detector circuit
JPS5842656B2 (ja) 「ろ」波回路
US4558457A (en) Counter circuit having improved output response
US4224574A (en) Digital frequency quadrupler
JP2605895B2 (ja) トリガ信号発生器
GB2089539A (en) Adjustable ratio divider
JPS6359017A (ja) パルス発生回路
JP3033206B2 (ja) トリガ発生回路
SU773907A1 (ru) Частотно-фазовый компаратор
SU636789A1 (ru) Устройство сравнени сигналов
SU721907A1 (ru) Формирователь импульсов
JPH0256853B2 (ja)
JPH0366848B2 (ja)
SU711673A1 (ru) Селектор импульсной последовательности
SU744947A1 (ru) Устройство дл синхронизации импульсов
JPH0648431Y2 (ja) トリガ回路
JPH04237209A (ja) 単安定マルチバイブレータ回路
JP2605894B2 (ja) トリガ信号発生器