JPS62120545A - ベクトルプロセツサの誤り検出訂正方式 - Google Patents
ベクトルプロセツサの誤り検出訂正方式Info
- Publication number
- JPS62120545A JPS62120545A JP60260929A JP26092985A JPS62120545A JP S62120545 A JPS62120545 A JP S62120545A JP 60260929 A JP60260929 A JP 60260929A JP 26092985 A JP26092985 A JP 26092985A JP S62120545 A JPS62120545 A JP S62120545A
- Authority
- JP
- Japan
- Prior art keywords
- data
- memory
- error
- circuit
- vector
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Detection And Correction Of Errors (AREA)
- Complex Calculations (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60260929A JPS62120545A (ja) | 1985-11-20 | 1985-11-20 | ベクトルプロセツサの誤り検出訂正方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60260929A JPS62120545A (ja) | 1985-11-20 | 1985-11-20 | ベクトルプロセツサの誤り検出訂正方式 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS62120545A true JPS62120545A (ja) | 1987-06-01 |
| JPH0230058B2 JPH0230058B2 (enExample) | 1990-07-04 |
Family
ID=17354726
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP60260929A Granted JPS62120545A (ja) | 1985-11-20 | 1985-11-20 | ベクトルプロセツサの誤り検出訂正方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS62120545A (enExample) |
-
1985
- 1985-11-20 JP JP60260929A patent/JPS62120545A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0230058B2 (enExample) | 1990-07-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0581935B2 (enExample) | ||
| JPS62120545A (ja) | ベクトルプロセツサの誤り検出訂正方式 | |
| JP2868133B2 (ja) | アクセスマスク制御方式 | |
| JPH09288619A (ja) | 主記憶装置 | |
| JPH0316655B2 (enExample) | ||
| JPH0773114A (ja) | 宇宙用デジタル計算機のメモリ制御回路 | |
| JP2891897B2 (ja) | ストアインキャッシュの障害処理システム | |
| JPH03241435A (ja) | パイプライン方式 | |
| JPH02127731A (ja) | 演算レジスタのバイパスチェック方式 | |
| JP2658342B2 (ja) | データ処理装置 | |
| JPS59144246A (ja) | デ−タ受信制御方式 | |
| JPH04162161A (ja) | 記憶制御装置 | |
| JPH02297235A (ja) | メモリデータ保護回路 | |
| JPS59217298A (ja) | メモリエラ−救済方式 | |
| JPS59129995A (ja) | 記憶装置 | |
| JPH01133147A (ja) | データ処理装置 | |
| JPH0520215A (ja) | 情報処理装置 | |
| JPH0540629A (ja) | 情報処理装置 | |
| JPH04218849A (ja) | 記憶装置 | |
| JPH06110687A (ja) | 情報処理装置および情報処理方法 | |
| JPS6039249A (ja) | 演算装置 | |
| JPS63165931A (ja) | 不連続命令フエツチアドレス情報記憶方式 | |
| JPH01297734A (ja) | 命令語フェッチ方式 | |
| JPS58217058A (ja) | デ−タの誤り検定処理方式 | |
| JPS60225941A (ja) | マイクロプログラム制御装置 |