JPS62113260A - マルチcpuシステムにおけるタイマ監視制御方式 - Google Patents

マルチcpuシステムにおけるタイマ監視制御方式

Info

Publication number
JPS62113260A
JPS62113260A JP60253431A JP25343185A JPS62113260A JP S62113260 A JPS62113260 A JP S62113260A JP 60253431 A JP60253431 A JP 60253431A JP 25343185 A JP25343185 A JP 25343185A JP S62113260 A JPS62113260 A JP S62113260A
Authority
JP
Japan
Prior art keywords
cpu
timer
interrupt
timer interrupt
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60253431A
Other languages
English (en)
Japanese (ja)
Other versions
JPH0241782B2 (enrdf_load_stackoverflow
Inventor
Hisatomo Suzuki
久智 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP60253431A priority Critical patent/JPS62113260A/ja
Publication of JPS62113260A publication Critical patent/JPS62113260A/ja
Publication of JPH0241782B2 publication Critical patent/JPH0241782B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Multi Processors (AREA)
  • Debugging And Monitoring (AREA)
JP60253431A 1985-11-12 1985-11-12 マルチcpuシステムにおけるタイマ監視制御方式 Granted JPS62113260A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60253431A JPS62113260A (ja) 1985-11-12 1985-11-12 マルチcpuシステムにおけるタイマ監視制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60253431A JPS62113260A (ja) 1985-11-12 1985-11-12 マルチcpuシステムにおけるタイマ監視制御方式

Publications (2)

Publication Number Publication Date
JPS62113260A true JPS62113260A (ja) 1987-05-25
JPH0241782B2 JPH0241782B2 (enrdf_load_stackoverflow) 1990-09-19

Family

ID=17251301

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60253431A Granted JPS62113260A (ja) 1985-11-12 1985-11-12 マルチcpuシステムにおけるタイマ監視制御方式

Country Status (1)

Country Link
JP (1) JPS62113260A (enrdf_load_stackoverflow)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001125878A (ja) * 1999-10-29 2001-05-11 Nec Corp クラスタ型計算機システム
JP2009026035A (ja) * 2007-07-19 2009-02-05 Nec Corp 割込み処理同期装置、割込み処理同期方法及びプログラム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001125878A (ja) * 1999-10-29 2001-05-11 Nec Corp クラスタ型計算機システム
JP2009026035A (ja) * 2007-07-19 2009-02-05 Nec Corp 割込み処理同期装置、割込み処理同期方法及びプログラム

Also Published As

Publication number Publication date
JPH0241782B2 (enrdf_load_stackoverflow) 1990-09-19

Similar Documents

Publication Publication Date Title
EP0267464B1 (en) Method for controlling processor access to input/output devices
IE20080798A1 (en) Hot plug device with means to initiate a hot plug operation on the device
US9367349B2 (en) Multi-core system and scheduling method
JPS62113260A (ja) マルチcpuシステムにおけるタイマ監視制御方式
JP3859564B2 (ja) イベント通知タスク制御処理方式及び方法並びにプログラム
JP2845616B2 (ja) マルチプロセッサシステム
US20130007758A1 (en) Multi-core processor system, thread switching control method, and computer product
JP3005580B1 (ja) デッドロック検出装置及びその検出方法
JPS63146153A (ja) プロセツサ間排他制御処理方式
JPH0833833B2 (ja) オペレーティングシステムにおけるプロセス消滅方式
JPH0981526A (ja) マルチプロセッサシステム
JPH03244040A (ja) 並列走行型デバグ方式
JPS6145348A (ja) バス優先権制御方式
CN119473544A (zh) 一种异构事件的处理方法、装置、电子设备及存储介质
JPS634350A (ja) 遅延タスク監視方式
JPS59146387A (ja) マルチプロセスにおけるスタツク制御方式
JPH03260734A (ja) コンピュータシステムの資源管理方式
JPH07271617A (ja) デッドロック再発生防止機能付き復旧方式
JPH03182141A (ja) データ転送制御方式
JPS63157257A (ja) マルチプロセツサ構成における資源制御方式
JPH05282256A (ja) プロセッサ間メッセージ通信方法
JPS63280345A (ja) プログラム異常検出方法
JPH04369759A (ja) 複数プロセッサ計算機システムのプロセッサ占有制御方式
JP2000305917A (ja) マルチプロセッサシステム
JPS59180747A (ja) デツドロツクの自動検出方式