JPS62107341A - クロツク制御方式 - Google Patents

クロツク制御方式

Info

Publication number
JPS62107341A
JPS62107341A JP60248271A JP24827185A JPS62107341A JP S62107341 A JPS62107341 A JP S62107341A JP 60248271 A JP60248271 A JP 60248271A JP 24827185 A JP24827185 A JP 24827185A JP S62107341 A JPS62107341 A JP S62107341A
Authority
JP
Japan
Prior art keywords
value
clock
time
register
instruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60248271A
Other languages
English (en)
Japanese (ja)
Other versions
JPH0520774B2 (enrdf_load_stackoverflow
Inventor
Saburo Kaneda
三郎 金田
Kazuaki Murakami
村上 和彰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP60248271A priority Critical patent/JPS62107341A/ja
Publication of JPS62107341A publication Critical patent/JPS62107341A/ja
Publication of JPH0520774B2 publication Critical patent/JPH0520774B2/ja
Granted legal-status Critical Current

Links

JP60248271A 1985-11-06 1985-11-06 クロツク制御方式 Granted JPS62107341A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60248271A JPS62107341A (ja) 1985-11-06 1985-11-06 クロツク制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60248271A JPS62107341A (ja) 1985-11-06 1985-11-06 クロツク制御方式

Publications (2)

Publication Number Publication Date
JPS62107341A true JPS62107341A (ja) 1987-05-18
JPH0520774B2 JPH0520774B2 (enrdf_load_stackoverflow) 1993-03-22

Family

ID=17175642

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60248271A Granted JPS62107341A (ja) 1985-11-06 1985-11-06 クロツク制御方式

Country Status (1)

Country Link
JP (1) JPS62107341A (enrdf_load_stackoverflow)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62237532A (ja) * 1986-04-09 1987-10-17 Hitachi Ltd 仮想計算機システムのタイマ制御方法
WO2012093490A1 (ja) * 2011-01-07 2012-07-12 富士通株式会社 情報処理装置、時刻制御方法および時刻制御プログラム
US8472158B2 (en) 2009-09-04 2013-06-25 Cyntec Co., Ltd. Protective device
US9025295B2 (en) 2009-09-04 2015-05-05 Cyntec Co., Ltd. Protective device and protective module

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5987552A (ja) * 1982-11-10 1984-05-21 Fujitsu Ltd タイマ処理方式
JPS60140437A (ja) * 1983-12-28 1985-07-25 Hitachi Ltd 仮想計算機システムタイマ制御方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5987552A (ja) * 1982-11-10 1984-05-21 Fujitsu Ltd タイマ処理方式
JPS60140437A (ja) * 1983-12-28 1985-07-25 Hitachi Ltd 仮想計算機システムタイマ制御方式

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62237532A (ja) * 1986-04-09 1987-10-17 Hitachi Ltd 仮想計算機システムのタイマ制御方法
US8472158B2 (en) 2009-09-04 2013-06-25 Cyntec Co., Ltd. Protective device
US8675333B2 (en) 2009-09-04 2014-03-18 Cyntec Co., Ltd. Protective device
US9025295B2 (en) 2009-09-04 2015-05-05 Cyntec Co., Ltd. Protective device and protective module
WO2012093490A1 (ja) * 2011-01-07 2012-07-12 富士通株式会社 情報処理装置、時刻制御方法および時刻制御プログラム

Also Published As

Publication number Publication date
JPH0520774B2 (enrdf_load_stackoverflow) 1993-03-22

Similar Documents

Publication Publication Date Title
JPH01237864A (ja) Dma転送制御装置
JPS62107341A (ja) クロツク制御方式
JP2864496B2 (ja) 多重処理計算機
JPS5933558A (ja) 情報処理装置
JPS60126731A (ja) プログラム制御方法
JP2899009B2 (ja) 情報処理装置
JPH0754470B2 (ja) 仮想計算機システムの制御方法
JPS5969825A (ja) 入出力装置のアドレス設定方式
JPS58182766A (ja) プログラムトレ−ス装置
JPS63173154A (ja) 多重プロセツサシステムにおけるタイマ値同時読出方式
JPH0247724A (ja) マイクロプログラムにおける条件分岐方法およびその装置
JPS63120336A (ja) メモリアクセスモ−ド切替え方式
JPS61213928A (ja) プログラム変更方式
JPS59188702A (ja) プログラマブル・コントロ−ラ
JPS58125162A (ja) 分散システム管理装置
JPS625449A (ja) 情報処理装置のデバツグ方式
JPH0642229B2 (ja) 情報処理装置
JPS63191217A (ja) 多重プロセツサシステムにおけるタイマ値補正方式
JPH01185733A (ja) 入出力エミュレーション方式
JPH04127230A (ja) 情報処理装置
JPH01258139A (ja) プログラムデバッグ方式
JPS625448A (ja) 情報履歴記憶方式
JPS61260345A (ja) マルチプロセサ間のバス制御方式
JPS61156307A (ja) シ−ケンス制御装置
JPS6282439A (ja) 擬似障害発生方式