JPS6184683A - 図形表示装置 - Google Patents

図形表示装置

Info

Publication number
JPS6184683A
JPS6184683A JP59205671A JP20567184A JPS6184683A JP S6184683 A JPS6184683 A JP S6184683A JP 59205671 A JP59205671 A JP 59205671A JP 20567184 A JP20567184 A JP 20567184A JP S6184683 A JPS6184683 A JP S6184683A
Authority
JP
Japan
Prior art keywords
signal
data
supplied
display
read
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59205671A
Other languages
English (en)
Other versions
JPH051951B2 (ja
Inventor
建二 星野
隆 加藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Data Iisuto Kk
Original Assignee
Data Iisuto Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Data Iisuto Kk filed Critical Data Iisuto Kk
Priority to JP59205671A priority Critical patent/JPS6184683A/ja
Publication of JPS6184683A publication Critical patent/JPS6184683A/ja
Publication of JPH051951B2 publication Critical patent/JPH051951B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、図形表示に必要なデータを格納したメモリ
から読出したデータに基づいて、ラスタスキャン方式に
よって図形を表示するための、図形表示装置に関するも
のである。
[従来の技術] 従来、キャラクタジェネレータを用いた装置によって文
字または図形などを表示するために、マツプおよびキャ
ラクタジェネレータによって表示図形が記憶されたメモ
リを構成し、マツプから読出された読出アドレス順序デ
ータによってキャラクタジェネレータから図形データを
読出し、その読出した図形データを、ラスタスキャン方
式によって図形として表示している。この表示はfiS
22図に示すように先ず、画面の右端においてラスタA
Oを形成し順次、画面の左側に走査位置を移動させてラ
スタA2〜Anを表示することによって図形を表示して
いる(この図は一般的なブラウン管を90度回転させて
用いている)。fi′IJ23図はこのような表示を行
なう装置の一例を示すブロック図であり、lはディジタ
ル信号を処理する処理装置、2はブラウン管の水平方向
の走査位置を指定するためのHカウンタ、3はブラウン
管の垂直方向の走査位置を指定するための■カウンタ、
4はキャラクタジェネレータの読出アドレス順序データ
が記憶されたマツプ部、5はキャラクタジェネレータ、
6はシフトレジスタ、7はブラウンン管であり、Hカウ
ンタ2およびVカウンタ3は直交座標で表わされる読出
信号を発生する読出信−号発生器を構成している。
このように構成された装置において、処理装置lによっ
て制御されるHカウンタ2およびVカウンタ3の出力信
号によってマー、プ部4に記憶された読出アドレス順序
データが順次読出され、その読出された読出アドレス順
序データに対応する図形を表わす図形データがキャラク
タジェネレータ5から読出される。キャラクタジェネレ
ータ5は例えば、第24図に示すように、文字Aが記憶
されている場合1文字Aの各行のデータが読出されてシ
フトレジスタ6に記憶される。そしてこのデータは順番
に第25図(b)〜(f)に示すようなビデオ信号に変
換され、第25図(a)に示すように文字Aがブラウン
管7に表示される。
このようにしてキャラクタジェネレータ5に記憶されて
いるデータが読出され、ブラウン管に表示されるので、
複数のキャラクタジェネレータを備えれば、形および大
きさが任意な図形を表示することができる。このとき、
キャラクタジェネレータ記憶データの読出し開始位置を
水平方向または垂直方向にシフトすることによって、表
示される画面も、水平方向または垂直方向にシフトさせ
ることができる。
[発明が解決しようとする問題点] しかしながら、キャラクタジェネレータに記憶されたデ
ータの読出し開始位置の移動がハードウェアの制約から
絶対的に決められるため、表示される図形は水平方向ま
たは垂直方向にしか移動できない、そして、このような
処理はハードウェア上の制約に基づくものであるため何
等、疑問を感しることなく慣用的に用いられていた。し
かし、・V面一ヒに占かれた図形を角度を変えた方向か
ら見た状態を表示しようとすると、表示図形に回転(こ
の明細書では回動および回転の両方に回転という用語を
用いる)を与える必要があるが、従来の装置でこのよう
な表示を行なうことはは不可能であった。
表示図形に回転を与えるためにはグラフィックディスプ
レイによる方法が考えられるが、この方法によって図形
に回転を与えるためにはビデオRAMの内容を書換えな
くてはならないため、非常に多くの処理が必要であり、
このため処理時間が長くなる。このため、動画の表示に
グラフィックディスプレイを用いるのは不適当であった
。超高速コンピュータを用いることによって処理時間を
短かくすることも可能であるが、このような装置は極め
て高価になってしまい実用的ではない。
したがってこの発明の目的は、図形に回転を与える表示
装置を極めて経済性良<)構成することができる図形表
示装置を提供することにある。
[問題を解決するための手段] このような目的を達成するためにこの発明は、図形表示
に必要なデータを規則的に分割して記憶させた複数のメ
モリと、読出信号の座標に回転を与えるための座標変換
部と、複数のメモリの記憶内容を同時に読出す読出手段
と、メモリの数と同数の入力端子を有しこの入力端子に
供給されるメモリの読出しデータを読出信号に基づいて
発生する選択信号に応じて選択出力するセレクタと、メ
モリの出力信号をセレクタの入力端子に供給するととも
に表示状態に応じてメモリから読出されたデータが供給
される入力端子の供給先の入換を行なうスイッチ回路と
を備えたものである。
[作用] 図形の回転表示が行なえる。
[実施例] 第1図はこの発明の一実施例を示すブロック図であり、
 ’523図と同一部分は同記けを用いている。lOは
直交座標で表わされる読出信号の内、一方の座標軸を指
定する信号を発生するVカウンタ、11は他方の座標軸
を指定する信号を発生するHカウンタ、12は読出信号
の座標系に回転を一′j−える座標回転処理部、13は
マツプ部4の記憶内容を読出すための信号を発生するマ
ツプ読出信弓発生部、14はキャラクタジェネレータ部
から図形データを読出すための信号を発生するキャラク
タジェネレータ読出信号発生部、15はキャラクタジェ
ネレータ部、16はキャラクタジェネレータ部15から
読出したデータを図形に組立てる図形組立部である。
ここで、座標軸に回転与えるということは第2(Δに示
すように、Vカウンタ10の出力信号をX方向の座標軸
に対応させ、Hカウンタ11の出力信号をY方向の座標
軸に対応させて表わした直交座標を1点線で示すように
角度θだけ傾斜させて、X輛−y軸で表わされる新たな
直交座標に変換することである。
グラフィックディスプレイにおけるビデオRAMのよう
に、表示すべき図形または文字を表わすデータがビデオ
RAMから順番にデータを読出すことによって、表示内
容が決まるとき、そのビデオRAMに相当するものをこ
の発明において、メモリと称する。
第1図の装置はマツプ部4のアクセスを行なって得られ
る信号に基づき、キャラクタジェネレータ部15からデ
ータを読出して、そのデータによって図形または文字を
表示している。このためマツプ部4とキャラクタジェネ
レータ部15によってメモリを構成していることになり
、この装置ではメモリは第3図のようになっている。1
43図は4つの枠で構成されており、1つの枠の大きさ
はブラウン管の1画面分を表わしており、メモリの右肩
の記号Aで示す部分を絶対原点、絶対原点から左方向ま
たは下方向にアクセスする方向を正、メモリの横方向を
水平方向、縦方向を垂直方向と定義する。また、ブラウ
ン管の表示画面の右肩である記号Bで示した部分をブラ
ウン管原点と定義する。
本装置は第4図に示すように、Vカウンタ10およびH
カウンタ11の出力信号をメモリの垂直方向のアクセス
に用いるか、水平方向のアクセスに用いるかによって、
その表示状f8を次のように定義する。
(a)表示状態A(第4図(a)の状8)Vカウンタ1
0の出力信号をメモリの水平方向のアクセスに用い、H
カウンタ11の出力信号を垂直方向のアクセスに用い、
水平方向のアクセス位置が時間の経過にともなってメモ
リの負(右)方向に進み、垂直方向のアクセス位置がメ
モリの負(ヒ)方向に進むもの。
Cb)表示状態B(第4図(b)の状態)Vカウンタ1
0の出力信号をメモリの垂直方向のアクセスに用い、H
カウンタ1■の出力信号を水Y方向のアクセスに用い、
垂直力’向の7)yセス位置が時間の経過にともなって
メモリの負(上)方向に進み、水平方向のアクセス位置
がメモリの正(左)方向に進むもの。
(c)表示状態C(第4図(c)の状態)Vカウンタl
Oの出力信号をメモリの水平方向のアクセスに用い、H
カウンタ11の出力信号を垂直方向のアクセスに用い、
水平方向のアクセス−位置が時間の経過にともなってメ
モリの正(左)方向に進み、垂直方向のアクセス位置が
メモリの負(下)方向に進むもの。
(d)表示状態D(第4図(d)の状態)■カウンタ1
0の出力信号をメモリ垂直方向のアクセスに用い、Hカ
ウンタ11の出力信号を水平方向のアクセスに用い、垂
直方向のアクセス位置が時間の経過にともなってメモリ
の正(下)方向に進み、水平方向のアクセス位置がメモ
リの負(右)方向に進むもの。
Vカウンタ10は処理装置lから供給される表示状態信
号が表示状態A9表示状態Bを表わすものであるときダ
ウンカウントを行ない、表示状態C,Dを表わすもので
あるときアップカウントを行なうようになっている。H
カウンタ11は処理装置lかも供給される表示状態信号
が、表示状態B、Cを表わすものであるときアップカウ
ントを行ない1表示状態信号 A 、 Dを表わすもの
であるときタウンカウントを行なうようになっている。
座標回転処理部12はVカウンタlO,Hカウンタ11
から供給される直交座標で表わされる読出信号に、表示
状態信号9回転量信号、ブラウン管原点を絶対座標で表
わした原点信号、■信号。
v4信号、H信号、H4信号、CHG−AD (V)信
号、CHG @AD (H)信号、CHG−N。
信号をを発生するようになっている。
マツプ読出信号発生部13はマツプ部4の記憶内容を読
出す信号の他にキャラクタジェネレータ読出信号発生部
14に供給するV4L信号およびH4信号を発生するよ
うになっている。
座標回転処理部12は第5図に示すように構成分原点レ
ジスタ12b、縦成分原点レジスタ12C、セレクタ1
2d、セレクタ12e、回転信号演算部12f、12g
、加算器12h−12kから構成されている・ 構成分原点レジスタ12bは、処理装置1かも供給され
る原点信号に応じてブラウン管原点座標の絶対原点に対
する横方向成分を表わすための信号を発生するようにな
っている。また、縦成分原点レジスタ12cは、縦方向
成分を表わす信号を発生するようになっている。セレク
タ12dは、処理装置lからの表示状態信号が表示状態
A、Cを表わすときは構成分原点レジスタL2bから供
給されている信号を出力し、表示状態B、Dを表わすと
きは縦成分原点レジスタ12cから供給されている信号
を出力するようになっている。セレクタ12eは、処理
装置1からの表示状態信号が表示状態A、Cを表わすと
きは縦成分原点レジスタ12cから供給されている信号
を出力し、表示状態B、Dを表わすときは構成分原点レ
ジスタ12bから供給されている信号を出力するように
なっている0回転量号演算部12f 、12gは、処理
装置1から供給される回転量を表わす信号に応じてVカ
ウンタ10.Hカウンタ11から供給されている信号に
回転を与えるようになっており。
アフィン変換を行なっている。
加算器12iはマツプ部4の一方の座標上の位置を表わ
す5ビツトのV信号、キャラクタジェネレータの縦方向
座標軸上の位置を表わす2ビツトのCHG −AD (
V)信号、図形組立ff1l 6ニ供給する2ビツトの
CHG−No信号を発生するようになっている。加算器
12にはマツプ4の他方の座標軸上の位置を表わす5ビ
ツトのH信号、キャラクタジェネレータの横方向座標軸
上の位置を表わす2ビツトのCHG @AD (H)信
号、マスクタイミング、を表わす2ビツトのM・T信号
を発生するようになっている。このうち、■信号の下位
1ビツトおよび、H信号の下位1ビ1ツトはキャラクタ
ジェネレータ読出信号発生部14の動作のために必要な
H4信号、■4信号として用いている。
マツプ読出信号発生部13は第6図に示すように、ラッ
チ13a、補正データ発生器13b、加算器13c、−
t=ニレフタ13〜13i、EOR回路13j、から構
成されている。補正データ発生器13bは処理装置1か
ら供給される回転方向を表わす左右信号、表示状態を表
わす表示状態信号に応じて第1表に示す信号を発生する
ようになっている。
第  1  表 第1表中、左とは図形を左回転させて表示することであ
り、右とは図形を右回転させて表示することである。
セレクタ13d〜セレクタ13gは表示状態信号が表示
状8A 、 Cを表わすときは入力端子a側の信号を出
力し、表示状態信号が表示状態B、Dを表わすときは入
力端子す側の信号を出力するようになっている。セレク
タ13h、セレクタ131はEOR回路13jから供給
される信号に応じて入力端子a1、az側または入力端
子bl、b2側の信号を出力するようになっている。
マツプ部4は第7図に示すようにマツプ4a。
4b、ラッチ4c 、4dから構成されており、このマ
ツプは第8図に示すように、ブラウン管の16X16ビ
クセルに対応した部分が1単位となっており、これらが
32X32単位集まってマツプ4aまたはマツプ4bを
構成している。また、1単位のマツプが指定された時、
このマツプ対応する16X16のどのピクセルが走査さ
れるタイミングであってもそのマツプ内の情報が読出さ
れるようになっている。すなわち、第8図において、実
線で示すようなアクセスが行なわれている時、ピクセル
lに対応する部分からピクセル11に対応する部分まで
全てFというデータが読出されるようになっている。
キャラクタジェネレータ読出信号発生部14は第9図に
示すようにセレクタ14a〜L4f、スイッチ回路14
g、14j、ラッチ14h、シフトレジスタ14i 、
14に、EOR回路14m。
14n、から構成されている。セレクタ14a〜14f
は入力端子Cに供給される信号に応じて入力端−r−a
または入力端子すが選択されるようになっている。スイ
ッチ回路14g、14jは入力端子−e、fに供給され
る左右信号または表示状態信号に応して、入力端子a 
−dに供給されている信号とその信号を出力する出力端
子g−jとの組み合わせを第2表のモードlまたはモー
ド2の何れかに選択するようになっている。モして「モ
ード1」が選ばれるか「モード2jが選ばれるかは第3
表の基牛によって決まるようになっている。シフトレジ
スタ14iは1ビツト4段のシフトレジスタ、シフトレ
ジスタ14には2ビツト4段のシフトレジスタである。
第  2  表 第  3  表 キャラクタジェネレータ部15は第1Oに示−すように
、キャラクタジェネレータ15a〜15dによって構成
されており、各キャラクタジェネレータは後述するV形
およびH形の2種類の図形パターンを、処理装置1から
供給される表示状態信号によって選択するようになって
いるとともに、キャラクタジェネレータ読出信号発生部
14から供給された信号に応じて、その選択された図形
パターンから図形データが読出されるようになっている
第11図はキャラクタジェネレータのパターンのうち、
V形のパターンを示しており、枠外の横方向の数字oo
−ttは加算器12hから出力されるCHG・AD (
H)信号で指定されるアドレスであり、縦方向の数字は
加算器12iから出力されるCHG−AD(V)信号で
指定されるアドレスである。1つの枠内はa−dの4つ
の部分に分解され、それらのa−dの部分のデータはキ
ャラクタシネレータ15a〜15dにそれぞれ対応して
おり、その部分はブラウン管の横方向1ピクセルX縦方
向4ビクセルのデータが記憶されてl、%る。すなわち
、縦横1つづつのアドレスで指定される部分の枠は、4
×4ピクセル分のデータを記tαしている。そして、キ
ャラクタジェネレータの1つ記憶単位は4×4アドレル
分すなわち16×16ピクセル分となっている。
図形組立部16は第12図に示すように、シフトレジス
タ16a N16d、セレクタL6e、シフトレジスタ
1.6 fから構成されている。各シフトレジスタは処
理装置i!ttから供給される表示状態信号が表示状態
A、HのときMSB (最上位ビット)が先にに出力さ
れ、表示状78f¥号が表示状態C,DのときLSB(
9下位ビット)が先に出力されるようになっている。セ
レクタ16eはシフトレジスタ16fから供給される何
時に応じて第4表のように入力信号を選択して送出する
ようになっている。
第  4  表 シフトレジスタ16fは2ビツトで8段のシフトレジス
タである。
このように構成した装置の動作は次のとうりである。先
ず1図形に回転を与えないときの表示動作について説明
する。このときは、第5図に示すように処理9Ulから
■カウンタ10およびHカウタllに表示状態信号が供
給され、構成分原点レジスタ12bおよび縦成分原点レ
ジスタ12cに、原点信号が供給される。このときの画
面は第22図に示すような走査を行なうようになってお
り、この状態は表示状91の状態に相当し、Vカウンタ
10の出力信号によって第22図の画面の横方向位置が
決まるようになっており、Hカウタ11の出力信号によ
って縦方向の位置が決まるようになっている。
Hカウンタ11の出力信号は加算器12におよび回転信
号演算部12gに供給されるが、この場合、図形に回転
を与えないのであるから、回転信号演算部12fおよび
回転信号演算部12gは出力信号を発生していない。
処理Jlc置lから出力されている表示状態信号が表示
状態Cを表わしているとき、セレクタ12dおよびセレ
クタ12eはそれぞれ構成分原点レジスタ12bおよび
縦成分原点レジスタ12cから発生している信号を選択
して出力している。この結果、加算器12hから出力さ
れる信号は、vカウンタ10の出力信号と構成分原点レ
ジスタ12bの出力信号とのデータを加算したものとな
る。
そして1回転信号演算部12gは出力信号を発生してい
ないのであるから、加算器12iは加算器12hの出力
信号をそのまま出力する。同様にして、加算器12jは
縦成分原点レジスタ12cの出力信号を出力し、加算器
12には加算器12jの出力信号すなわち、縦成分原点
レジスタ12cの出力信号とHカウタ11とのデータを
加算した信号を出力する。
加算器12fおよび加算器12にの出力信号は第6図に
示すように、ラッチ13aおよびセレクタ13gに供給
される。補正データ発生器13bは図形に回転を与える
必要がないとき、本来であれば出力信号を発生する必要
はないが、このために特別の処置をしていないので、補
正データが発生している。そして、このデータは加算器
13cで加算されるので、加算器13cからは補正され
たデータが出力される。しかし、このデータは図形に回
転を与えないときは必要のないデータであるから、後述
するキャラクタジェネレータ読出信号発生部14で無視
され、使用されないようになっている。
セレクタ13d〜セレクタ13gは前述したように表示
状態Cのときは入力端子a側の信号を出力するので、セ
レクタ13d 、セレクタ13eは加算器13cの出力
信号を走出し、セレクタ13f、セレクタ13gは加算
器12にの出力信号を出力する。
セレクタ13h、セレクタ13iは前述したように、E
OR回路l3jから供給される信号に応じて入力端子a
l、a2またはbL、b2に供給されている信号を出力
するようになっている。EOR回路13jの一方に供給
されるV4L信号は第22図において、ラスタAO−A
nの一本を表示する第13図(a)に示すの期間、変化
しないが他の一方に供給されるH4信号は第22図にお
いて、範囲Hにわたって縦方向位置のアドレスを指定す
るものであるから、第13図(b)に示すようにV4L
信号の期間中、交互に変化する。このため、セレクタ1
3h、セレクタ13iの出力信号は入力端子al、a2
側とbl、b2側とが交互に切換えられる。
セレクタ13h、セレクタ13iの出力信号は第7図に
示すように、マツプ部4に供給されるのでマツプ4a、
マツプ4bから記憶内容が読出され、読出された記憶内
容がラッチ4c、ラッチ4dに記憶され、第9図に示す
セレクタ14a 、セレクタ14bに供給される。これ
らのセレクタはH4信号とV4L信号が供給されている
EOR回路14mからの信号が供給されているので、セ
レクタ13h、セレクタ13iと同期して入力端子a、
bが切換られる。
セレクタ14a、セレクタ14bから読出された信号は
それぞれセレクタ14c〜セレクタ14fに供給され、
それらのセレクタの端子Cに供給されている信号に応じ
て選択され出力される。このとき、セレクタ14c〜セ
レクタ14fの端子すに供給される信号はマツプ読出信
号発生部13の補正データ発生器13bによって補正さ
れていないデータであり、端子aに供給されるデータは
補正されたデータである。しかし表示図形に回転を与え
ないとき、補正されたデータは必要ない。
このため、スイッチ回路14gから送出される信号はセ
レクタ14c〜セレクタ14fの端子すを選択するもの
となっており、端子aに供給されている信号は無視され
るようになっている。
シフトレジスタ14kには加算’Is 12 tから供
給されるキャラクタジェネレータの番号を表わす信号が
記憶され、そこで記憶された信号がスイッチ回路14j
に供給されている。そのスイッチ回路14jは表示図形
に回転を与えないとき、前述した第2表のモードlの状
態となっているので、それぞれ対向する出力端子から信
号が送出されている。
キャラクタジェネレータ読出信号発生部14で発生した
信号−は第10図に示すように、キャラクタシネレータ
15a〜キヤラクタジエネレータ15dに供給される。
各キャラクタジェネレータは前述したように、処理装置
lから供給される表示状態信号に応じて、後述するH形
またはH形のパターンが選択されるようになっているが
、図形に回転を与えないとき、処理装置lは表示状態C
の信号を送出しているので、H形のパターンが選択され
る。
H形のパターンのうちマツプ部4によって読出される単
位は前述したように、第11図に示すようになっており
、この例ではFという文字を表わす図形が記憶されてい
る部分を表わしている。第11図において、枠の外側で
横方向に記載されたアドレスは第4図の加算器L2iか
ら出力されるCHG @AD (V)信号によって指定
され、縦方向に記載されたアドレスは第3図の加算器1
2kから出力されるCHG−AD ()f)信号によっ
て指定される。このため、加算器121.加算器12k
から供給されるV信号およびH信号によって第11図中
に■〜XvTと記載した16種類のブロックを指定する
ことができる。
このI−XV’Tのブロックはさらに4つの細かいブロ
ックで構成されており、その縄かブロックは各キャラク
タジェネレータに対応している。すなわち、a、b、c
、dと記載された部分はそれぞれ、キャラクタジェネレ
ータ15a、キャラクタジェネレータ15b、キャラク
タジェネレータ15c、キャラクタジェネレータ15d
に対応している。各キャラクタジェネレータは図の縦方
向に4ビツトのデータが記憶されており、図中斜線を程
こした部分はff1jのデータが記憶され、その他の部
分は「O」のデータが記憶されている。このため、CH
G @DAD (■)信号および、CHG−AD(H)
信号のデータが共にOOであるとき、第1図の右−Lの
Iと記載された4つの細かいブロックが選択され、キャ
ラクタジェネレータ15aからfooooj、キャラク
タジェネレータ15bからfooooJ、キャラクタジ
ェネレータ15cからFOOllj、キャラクタジェネ
レータ15dからFoolljのデータが読出される。
これらのキャラクタジェネレータから読出されたデータ
はシフトレジスタ16a〜シフトレジスタ16dに供給
されて記憶される。そして、最初のラスタを表示すると
きは第9図のシフトレジスタ16eからセレクタ16e
に対してシフトレジスタ16aを選択する信号が供給さ
れる。この結果、シフトレジスタ16aのデータ、すな
わちキャラクタジェネレータ15aから読出されたデー
タだけが選択され、残りのシフトレジスタL6b〜16
dのデータは捨てられる。この時、シフトレジスタ16
a、16fのタインミングは同期するようになっている
次に、CHG @AD (H)信号のデータが01にな
ると、第11図のブロック■が選択され、その中から同
様にして、キャラクタジェネレータ15aから読出され
たデータだけが選択される。同様にして、CHG−AD
(H)信号のデータが10.11に変化すると、第11
図のブロック■。
■が選択されて、その部分のキャラクタジェネレータ1
5aから読出されたデータだけが選択される。
そして、第11図の太線部分のデータが読出された後は
その下方に点線で示した部分のデータが同様にして読出
され、このような動作が次々と行なわれることによって
、最初のラスタすなわち第22図のラスタAOが形成さ
れる。そして、ラスタAOが形成された後は同様にして
、順次隣のラスタが形成され、第22図に示す最後のラ
スタAnが形成されることによって、1枚の表示画面が
形成される。
すなわち、処理装置lによってv形のパターンが指定さ
れ、キャラクタジェネレータ読出信号発生部14によっ
て第11図に示すような工〜XVIの16個のブロック
の塊が選択され、CHG −AD (H)信号とCHG
llAD(v)信号によって■〜XVIのブロックの内
、1つのブロックが選択され、このことによってキャラ
クタジェネレータ15a−キャラクタジェネレータ15
dよりそれぞれ4ビツトのデータが読出される。
CHG−AD(V)信号はラスタの1往復に毎に変化す
るが、CHG−AD (H)信号は走査の進行にともな
って変化するので、例えば第11図において、CHG−
AD(V)信号が00のとき −CHG−AD (H)
信号が00,01,10.11と変化することによって
、右端のブロックI。
H,I[I、IVからデータが順次読出される。
キャラクタジェネレータ15a〜キヤラクタジエネレー
タ15dより読出されたデータは第12図に示すシフト
レジスタ16a〜シフトレジスタ16dに供給されて記
憶される。そして、シフトレジスタ16fから供給され
る信号に対応して、セレクタ16eは端子a−dに供給
されている信号を選択し、ブラウン管7に送出して表示
する。
このようにして順次、走査を行なっていけばキャラクタ
ジェネレータ部15から読出された図形を表わす信号が
画面に表示される。
このとき、原点データを変化させれば、水平または垂直
方向に表示画面を移動できる。
次に図形に回転を与える場合の動作について説明する。
第5に示す座標回転処理部12は図形に回転を与えない
として説明したときの動作に加えて、加算器12iおよ
び加算器12jの端子aに供給されている信号に対して
、回転信号演算部12fおよび回転信号演算部12gか
ら供給される出力信号を加算する演算を行なう。このた
め、座標回転処理部12から出力される直交座標を表わ
す信号は回転信号演算部12f8よび回転信号演算部1
2gから供給される出力信号に対応した角度だけ座標系
が回転して第2図に点線で示すようになる。このように
、座標系の回転が行なわれたことによって、Vカウンタ
10およびHカウタ11の出力信号が図形に回転を与え
ないときと同一の値であっても、メモリは異なった位置
がアクセスされることになる。
今、第14図の四角形で示すメモリ空間において、横方
向の位置がVアドレス(Vカウンタ10によって指定さ
れる座標をVアドレスと定義する)で指定され、縦方向
の位置がHアドレス(Hカウンタ11によって指定され
る座標をHアドレスと定義する)で指定される直交座標
で表わされる座標系に回転が与えられていないとき、V
カウンタ10の値を固定し、Hカウンタllの値を変化
させると、記号Aの実線で示す方向にアクセスが行なわ
れる。しかし、座標系に回転が与えられているときは、
記号Bの点線で示す方向にアクセスが行なわれる。すな
わち、座標系に回転を与えたときにはメモリ空間が斜め
にアクセスされたことになる。
マツプ読出信号発生部13から供給された信号によって
データが読出されるマツプ部4はブラウン管7のピクセ
ルが縦横16個で囲まれる区域毎に独立した表示内容が
記憶されている。このマツプ部4は例えば、第8図に示
すようなデータすなわち、中央の2重線で囲まれた部分
がアクセスされた時は文字Fを表わすデータが読出され
、その右隣の部分がアクセスされた時は文字Bを表わす
データが読出され、左隣がアクセスされた時は文字Cを
表わすデータが読出され、座標回転処理部l2によって
座標系に右方向の回転が与えられていると、マ・ンプ部
4は第8図の実線のようにアクセスされる。このため、
1番目から11番目までのピクセルはFという文字を表
示するためのデータが読出されるが、12番目から16
番目までのピクセルはCという文字を表示するためのデ
ータが読出される。一方、表示タイミング信号は16ビ
クセル毎に発生するようになっているので、第8図の横
方向の2重線をよぎる度に発生する。
この結果、座標系に右回転を与え第8図の実線の矢印の
方向にマツプをアクセスしたときは1表示タイミング信
号の1周期中に文字Fと文字Cを表示するための2種類
のデータが必要になる。このように、座標系に右回転を
与えたときは、表示タイミング信号期間中に現在アクセ
スしている部分の記憶内容の外に、その左隣の部分の記
憶内容も読出す必要がある。また座標系に左回転を与え
て、第8図の一点鎖線で示す矢印の方向にアクセスする
ときには、アクセス中の部分の記憶内容の外に、と右隣
の部分の記憶内容も読出す必要がある。そこで、アクセ
ス中の部分の記憶内容をrナラ1、その左隣の部分の記
憶内容を「ネックストj、右隣の部分の記憶内容をrバ
ック」と定義する。
第6図の補正データ発生器13bはこのような目的のた
めに設けており、ラッチ13aから供給されるマツプの
データを読出すための5ビツトの信号に対して、第1表
で示すような補正を行なっている0例えば、表示状態C
において、図形を左回転させるとき、すなわち座標系を
右回転させるとき、ラッチ13aから供給される信号に
対してlを加算するようになっており、図形を左回転す
るときはlを減算するようになている0表示状態Cのと
き、Vカウンタ11から供給されラッチ13aで記憶さ
れている信号はマツプの横方向の位置を示している。こ
のため、ラッチ13aから供給される5ビツトの信号は
第8図の横方向の位置すなわち文字C,F、Hの識別を
行なう、ラッチ13aから供給される5ビツトの信号が
文字Fをアクセスしていた場合は、それに1を加算する
ことは左方向の位置を指定することになるから、文字C
をアクセスすることを表わす。また、lを減・算するこ
とは文字Bをアクセスすることを表わす。この結果、加
算器13cの入力側の端子aの信号は現在アクセス中の
部分の記憶内容、すなわちfナラ1の信号であるが、出
力側の端子Cの信号は処理装置lから供給される信号に
応じてじて補正データ発生器13bの信号が加算され、
rネックスト」またはfバック」の信号を表わすことに
なる。
前述したように、加算器12iから出力されるV信号は
アクセスの行なわれている時点のマツプの横方向位置を
指定する信号であり補正データ発生器13bによる補正
は、ラッチ13aから加算器13cに供給される信号に
対して行なわれる。
このため、図形に回転を与えるときは1例えば第8図で
実線に示すようなアクセスを行なっていると、アクセス
の途中でV信号の内容、すなわち加算器12iの出力信
号が変化する。このため、表示タイミング信号の繰返し
期間中は加算器12iの出力信号が変化しても、加算器
13cに供給されるV信号の内容が変化しないように、
ラッチ13aを設けてデータを固定している。
第9図のセレクタ14a、セレクタ14bは第6図のラ
ッチ13a、補正データ発生器13bに同期して切換え
られているので、セレクタ14aは1ネツクストjまた
は1バツクJの信号を出力しており、セレクタ14bは
「ナラ1の信号を出力している。一方、表示状態Cにお
いて、第8図における各記憶内容の横方向の選択はV信
号で行なわれ、縦方向の記憶内容の選択はH信号で行な
われるので、第8図の実線の矢印で示すようなアクセス
が行なわれていると、H4信号は1番目のピクセルから
16番目のピクセルをまでをアクセスするときデータの
内容が変化しないが、v4信号は12番目のピクセルを
アクセスするときからデータの内容が変化する。このた
めEOR回路14nの出力信号はこの時点を境に変化す
るので。
この変化によって表示する画面を「ネックストjに切換
える必要のあることが判断される。
EORH路14nでt’lKされた情tυはシフトレジ
スタ14iに記憶され、う7チ14hで記憶される6そ
して、処理装置lから供給される左右信号および表示状
態信号によってスイッチ回路14gから第2表のように
モードlまたはモード2のように制御された出力信号が
送出され、セレクタ14cm14fのどのセレクタが(
ナラ」のデータを選択し、どのセレクタが1ネツクスト
」のデータを選択するかが、決められる。
キャラクタジェネレータ読出信号発生部14から供給さ
れた信号によってキャラクタジェネレータ部15から読
出されたデータは図形組立部16で図形に組立てられ、
ブラウン管7に供給されて表示される。
この結果、座標系に回転を与えないとき、第15図(a
)に示すように、三角形の図形が画面に表示されている
とき、第8図の実線の矢印で示すようにメモリをアクセ
スすると、表示図形は第15図(b)に示すように左方
向に回転した図形として表示される。また、第8図の一
点鎖線で示すようにメモリをアクセスすると、表示図形
は第15図(C)に示すように右方向に回転した図形と
して表示される。
第20図はキャラクタジェネレータに文字Fが記憶され
ているとき、このキャラクタジェネレータが回転を与え
られた太線で示す直交座標でアクセスされたときの表示
状態を説明するための図である。同図において、文字F
のデータは第11図と同様に記憶されているので、CH
G−NoのOOはキャラクタジェネレータ15aに、O
lはキャラクタジェネレータtsbに、10はキャラク
タジェネレータ15cに、11はキャラクタジェネレー
タ15dに対応している。
キャラクタジェネレータから読出すデータは4個のキャ
ラクタジェネレータから同時に読出されて、シフトレジ
スタ16a−16dに記憶されている。最初は1番目の
ピクセルから16番目のピクセルまでをアクセスし、シ
フトレジスタL6fからCHG−Noの01のデータが
セレクタ16eに供給され、キャラクタジェネレータ1
5cのデータを記憶しているシフトレジス16cがi2
[される。そしてこのシフトレジスタ16cにマスクタ
イミング信号が供給され、lfi目のピクセルに対応す
るデータと2fi目のピクセルに対応するデータが続け
て読出される。このとき、他のシフトレジスタにもマス
クタイミング信号が供給されているので、記号B、C,
口、ハで表わされるピクセルに対応するデータも読出さ
れるが、これらのデータは今のタイミングではセレクタ
L6eで選択されていないので、出力されない、なお、
このタイミングでシフトレジスタ16cから読出された
データは文字Fではなく空白の部分であるからfOJ 
である。
次に3番目のピクセルに対応するために必要なデータが
キャラクタジェネレータ15dのデータを記憶している
シフトレジスタ16dから読出すためにシフトレジスタ
18fからデータrl 1jがセレクタ16eに供給さ
れる。そして、このシフトレジスタ16dからマスクタ
イミングの3ビツト目に3番目のピクセルに必要なデー
タが読出される。このデータは文字Fを表示するための
ものであるから、rlJである。同様にして4番目のピ
クセルに対応するデータrl]が読出されるが、このデ
ータはCHG拳AD (V)のデータが変化しているの
で、読出されたデータはそのCHG−AD(V)信号に
対応したキャラクタジェネレータのものである。以下同
様にして次々とアクセスが行なわれていく。
最初のアクセスが終了すると、記号A−Pの列のアクセ
スが行なわれ、順次イ〜りの列、a−pの列とアクセス
が行なわれていく、この結果、第21図の斜線部で示す
ように、文字Fが回転した図形が表示される。この装置
ではCHG−AD(・V)とCHG @AD (H)と
で指定されるキャラクタジェネレータは同時に読出し、
そのうちから必要なデータを使用するようにしたので、
メモリの読出し速度はこのメモリを1個で構成したとき
の4分の1ですみ、装置を簡単で経済性良く構成するこ
とができる。また第20図の例ではキャラクタジェネレ
ータ15c、15d、15a、15bのに順序に選択が
行なわれるようにシフトレジスタ16fかも信号が供給
されたが、この信号はアクセスの開始されるキャラクタ
ジェネレータの位置に対応して変化し、アクセス順序に
応じてデータの並べ換えが行なわれる。
メモリのアクセスは表示図形に回転を与える必要がない
とき、第8図の点線に示す方向に行なわれるが、回転を
与える必要があるときは、処理装置1から供給される回
転量信号によってこのアクセス方向が任意に制御される
。この制御は第16図に示すように、現在走査中のピク
セルの次に走査するピクセルは走査中のピクセルに隣接
するピクセルとなるようにしている。このため、ピクセ
ルPIの次に走査されるピクセルはPiNP3のいずれ
かであり、アクセス方向は最大45度に限定されるよう
になっている。
この結果、プラス、マイナス45度だけ異なる方向のア
クセスを行なうと1回転を与えないとき第17図の実線
のように表示される図形は、第17図の一点tcJ線の
位置から点線の位置までの範囲で回転することになる。
しかし、このままでは表示図形に45度以上の回転を与
えることはできないが、メモリの横方向のアクセスをH
カウンタ11に基づいて加算器12kから発生する信号
(この信号をHアクセス信号と定義する)によって行な
い、メモリの縦方向のアクセスをVカウンタlOに基づ
いて加算器121から発生する信号(この信号をVアク
セス信号と定義する)によって行なうと、第17に示す
ように表示されていた図形は、第18図(b)に示すよ
うに表示される。この結果、第18r!4(b)の一点
鎖線で表示される図形は、第17図の実線で示す図形を
135度右方向に回転させたことになる。一方、第17
図において、■アクセス信号および、Hアクセス信号の
変化方向をそれぞれ逆方向にすると1表示される図形は
第18m(a)に示すようになる。第18図(a)にお
いて、一点鎖線で示される図形は第17図の実線で示す
図形を225度右方向に回転させたことになる。
第18図(a)において、■アクセス信号およびHアク
セス信号を入れ換えると1表示される図形は第18図(
d)に示すようになる。第18図(d)において、一点
鎖線で示される図形は第17図の実線で示す図形を31
5度右方向に回転させたことになる。そして、第18図
(d)においてVアクセス信号とHアクセス信号を入れ
換えたうえで、■アクセス信号のデータ変化方向を逆に
すると1表示される図形は第18図(C)に示すように
なる。第18図(C)は第17図で示される図形を36
0度右方向に回転させたことになる。
すなわち、■アクセス信号およびHアクセス信号のとり
かたおよび、そのデータの変化方向を選択することによ
って、図形を任意の角度に回転して表示させることがで
きる。
第18図の表示状態は第3図の表示状態に対応しており
、mI述した表示状態A、B、C,Dにおける図形の表
示状態は第18図における(a)。
(b)、(c)、(d)のようになる、ここで、第18
図(a) 、 (c)と、第18図(b) 、 (d)
とはVアクセス信号とHアクセス信号とが入れ換わって
いる。このようなアクセス信号の入れ換えを行なうため
に、第6図のセレクタ13d〜セレクタ13gを設けて
いる。前述の図形に回転を与える説明は表示状態Cにお
ける状態を基準に説明しているので、使用したキャラク
タジェネレータのパターンは第11図に示すように、横
方向の位置がCHG−AD (V)信号で表わされ、縦
方向の位置がCHG−AD (H)信号で表わされるV
形のパターンを使用していた0表示状態Aにおいても、
各信号の変化方向が変るだけで、信号の組み合わせその
ものは変わらないので、第11図に示すV形のパターン
が使用できる。しかし。
表示状flJ 33 、 Dでは横方向がHアクセス信
号であって、縦方向がvアクセス信号であるから、第1
1図に示すものと同一の図形を画面に表示しようとする
と、第19図に示すようなV形のパターンを90度回転
させたH形のパターンを使用する必要がある。このため
、キャラクタジェネレータ15aN15dはV形のパタ
ーンとH形の種類のパターンを有し、処8!9i1から
供給される表示状通信り回転信号によってそのパターン
を選択している。
なお、処理装置1は表示状態信号、原点信号、回転量信
号、左右方向信号発生しているが、この信号は操作者の
手動によって制御しても良いし、ソフウエアの制御によ
って発生しても良い、また回転角は醋大が45度として
いるがそれ以下でもよく、またマツプおよびキャラクタ
ジェネレータで構成したメモリはRAMでもよいので、
グラフィックディスプレイであっても、極めて高速に図
形の回転表示が行なえる。また、表示図形に連続的な回
転を1Fえるには処理装置lかも発生する回転量信号を
連続的に変化させればよい。
[発明の効果] 以上説明したようにこの発明は、図形表示に必要なデー
タを規則的に分割して複数のメモリに記憶させ、座標に
回転を与えた読出信号によって複数のメモリの記憶内容
を同時に読出し、この読出したデータの選択順序を表示
状態に応じたものとしたので、図形の回転表示が行なえ
るようになるという効果を有する。
【図面の簡単な説明】
第1図はこの発明にがかる一実施例を示すブロック図、
第2図は座標の回転を説明するためのグラフ、第3図は
メモリと表示エリヤの関係を説明するための図、第4図
は表示状態を説明するための図、第5図は第1における
座標回転処理部12の詳細を示すブロック図、第6図は
第1図におけるマンプ読出信号発生部13の詳細を示す
ブロック図、第7図は第1図におけるマツプ部4の詳細
を示すブロック図、第8図はマツプの記憶内容とアクセ
ス方向を示す図、ff19図は第1図におけるキャラク
タシネレータ読出信号発生部14の詳細を示すプロ、り
図、第10図は第1図におけるキャラクタジェネレータ
部15の詳細を示すブロック図、第11図はキャラクタ
ジェネレータに記憶されているv形のパターンを示す図
、第12図は第1図における図形組立部16の詳細を示
すブロンク図、第13図はV信号とH信号との関係を示
す図、第14図はメモリのアクセス方向を示す図、第1
5図は表示図形に回転を与えたときに表示される状態を
示す図、第16図はピクセルの走査方向を示す図、第1
7図は表示状7S Cにおいて表示図形の回転範囲を示
す図、第18図は4つの表示状7,7A、B、C,Dに
おいて同一の図形を回転させたときの表゛示状態を示す
図、第19図はキャラクタジェムレータに記憶されるH
形のパターンを示す図、第20図は図形の回転を説明す
るためキャラクタジェネレータをアクセススしている状
態を示す図、第21図は図形の実際の表示状態を示す図
、第22図はラスタを説明するための図、:jS23図
は従来装置の構成を示すブロック図、第24図はキャラ
クタジェネレータの記憶内容を説明するためのプa7り
図、第25図は第24図において読出された信号が表示
される状態を示すタイミングチャートである。 特許出願人  データイースト株式会社代 理 人 山
川政綱(ほか2名) 第2図 第3図 第4図 V −−H 第11図 り、L、−−、i       u        l
第19図 第22図 第23図 第24図 第25図

Claims (1)

    【特許請求の範囲】
  1. 図形表示に必要なデータを格納したメモリにある座標で
    表わされる読出信号を供給して読出したデータによって
    図形を表示する図形表示装置において、図形表示に必要
    なデータを規則的に分割して記憶させた複数のメモリと
    、読出信号の座標に回転を与えるための座標変換部と、
    複数のメモリの記憶内容を同時に読出す読出手段と、メ
    モリの数と同数の入力端子を有しこの入力端子に供給さ
    れるメモリから読出されたデータを、読出信号に基づい
    て発生する選択信号に応じて選択して出力するセレクタ
    と、メモリから読出されたデータをセレクタの入力端子
    に供給するとともに表示状態に応じてメモリから読出さ
    れたデータの供給先の入換を行なうスイッチ回路とを備
    えたことを特徴とする図形表示装置。
JP59205671A 1984-10-02 1984-10-02 図形表示装置 Granted JPS6184683A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59205671A JPS6184683A (ja) 1984-10-02 1984-10-02 図形表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59205671A JPS6184683A (ja) 1984-10-02 1984-10-02 図形表示装置

Publications (2)

Publication Number Publication Date
JPS6184683A true JPS6184683A (ja) 1986-04-30
JPH051951B2 JPH051951B2 (ja) 1993-01-11

Family

ID=16510759

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59205671A Granted JPS6184683A (ja) 1984-10-02 1984-10-02 図形表示装置

Country Status (1)

Country Link
JP (1) JPS6184683A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0194388A (ja) * 1987-10-06 1989-04-13 Konami Co Ltd モニタ画面表示の制御方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0194388A (ja) * 1987-10-06 1989-04-13 Konami Co Ltd モニタ画面表示の制御方法

Also Published As

Publication number Publication date
JPH051951B2 (ja) 1993-01-11

Similar Documents

Publication Publication Date Title
US3988728A (en) Graphic display device
EP0307019B1 (en) Apparatus for modifying pixel data stored in a random access memory
JPH0695273B2 (ja) デイスプレイ制御装置
GB2174278A (en) Area-fill graphic image processing system
JPS61500638A (ja) 多重イメ−ジのいくつかが他方のイメ−ジよりも顕著であるようにcrtスクリ−ン上に多重イメ−ジを電子的に表示するシステム
CA1220293A (en) Raster scan digital display system
EP0827114B1 (en) Method and apparatus for texture data
JPH04185081A (ja) モザイク画像表示装置
JPS6184683A (ja) 図形表示装置
US5003304A (en) Pattern display signal generating apparatus and display apparatus using the same
US5589850A (en) Apparatus for converting two dimensional pixel image into one-dimensional pixel array
JP2647073B2 (ja) 図形表示装置
JP2877779B2 (ja) 図形表示装置及び方法
JPS58159579A (ja) 表示装置
JPS5948394B2 (ja) 表示装置
JPH0562747B2 (ja)
JPH051950B2 (ja)
JPH0562748B2 (ja)
US5164716A (en) Image processing system
JP2989627B2 (ja) 動画表示装置
JP2753349B2 (ja) 任意角回転画像データ入出力方法及びその入出力回路並びにこれらを用いた電子ファイル装置
JPS61235958A (ja) 画像記憶装置
KR100252648B1 (ko) 그래픽스시스템및그래픽스드로잉방법
JPH07271966A (ja) データ記憶方法並びにこれを用いたスクロール方法及びデータ出力方法
KR940010224B1 (ko) 도형처리시스템