JPS618348U - 大小比較回路 - Google Patents

大小比較回路

Info

Publication number
JPS618348U
JPS618348U JP9171984U JP9171984U JPS618348U JP S618348 U JPS618348 U JP S618348U JP 9171984 U JP9171984 U JP 9171984U JP 9171984 U JP9171984 U JP 9171984U JP S618348 U JPS618348 U JP S618348U
Authority
JP
Japan
Prior art keywords
code
comparison circuit
bit
decoder
pinary
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9171984U
Other languages
English (en)
Inventor
尚文 長沢
政至 新井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP9171984U priority Critical patent/JPS618348U/ja
Publication of JPS618348U publication Critical patent/JPS618348U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Measurement Of Levels Of Liquids Or Fluent Solid Materials (AREA)
  • Measurement Of Current Or Voltage (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は本考案の回路構成を示すブロック図、第2図イ
及び口は本考案のデコーダの変換内容を示す図、第3図
は比較回路の具体回路図、第4図は本考案を適用したピ
ークホールド機能付レベルメータとしての表示回路の要
部を示すブロック図である。 主な図番の説明、1・・・第1デコーダ、2・・・第2
デコーダ、3・・・第3デコーダ、4・・・比較回路、
50,51〜5n・・・論理ゲート、1・・・AD変換
回路、10・・・カウンタ、11,14.17・・・デ
コーダ、15a,1 5b, 〜1 5n・・・メモリ
、18−・・比較回鱗。

Claims (1)

    【実用新案登録請求の範囲】
  1. 重み付けされたmビット(m:整数)の第1及び第2の
    パイナリーコードを、各々、nビット(n : n)>
    mの整数より成り該nビット中の1ビットのみが11ヨ
    又は10Jとなる第3及び第4のコードに変換する第1
    及び第2のデコーダと、該第1のデコーダに接続され前
    記第3のコードのうち71J又は10ヨのビットより下
    位もしくは上位の全てのビットを反転させた第5のコー
    ドに前記第3のコードを変換する第3のデコーダと、該
    第5のコー下と前記第4のコードの各ビット出力を各々
    入力する複数あ論理ゲートと該複数の論理ゲートの出力
    を入力する論理ゲートとより構成される比較回路とを備
    え、前記第1のパイナリーコードと第2のパイナリーコ
    ードの大小比較結果を前記比較回路から得るようにした
    ことを特徴とする大小比較回路。
JP9171984U 1984-06-19 1984-06-19 大小比較回路 Pending JPS618348U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9171984U JPS618348U (ja) 1984-06-19 1984-06-19 大小比較回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9171984U JPS618348U (ja) 1984-06-19 1984-06-19 大小比較回路

Publications (1)

Publication Number Publication Date
JPS618348U true JPS618348U (ja) 1986-01-18

Family

ID=30647857

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9171984U Pending JPS618348U (ja) 1984-06-19 1984-06-19 大小比較回路

Country Status (1)

Country Link
JP (1) JPS618348U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0473828U (ja) * 1990-11-05 1992-06-29

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4213121Y1 (ja) * 1964-06-24 1967-07-26
JPS4915656A (ja) * 1972-06-05 1974-02-12

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4213121Y1 (ja) * 1964-06-24 1967-07-26
JPS4915656A (ja) * 1972-06-05 1974-02-12

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0473828U (ja) * 1990-11-05 1992-06-29

Similar Documents

Publication Publication Date Title
US6269138B1 (en) Low power counters
JPH04419B2 (ja)
JPS618348U (ja) 大小比較回路
JPS6126853B2 (ja)
JP2769777B2 (ja) パルス幅変調信号のディジタル信号への復調回路
JP3190846B2 (ja) バイナリカウンタの非同期読み出し回路
JPS599639U (ja) コ−ド変換回路
JPS61192139A (ja) フレ−ム変換回路
JPH01314023A (ja) ディジタル信号処理回路
JP2506996B2 (ja) 三角関数発生回路
JP2009516272A (ja) シリアル・リンクの信号遷移特性ベースのコード化
JPH0246440U (ja)
JPH03257619A (ja) デジタル演算回路
JPS5920738U (ja) カウンタ回路
JPS58129762U (ja) コ−ド変換回路
JPS5860397U (ja) シフトレジスタ装置
JPH0331015B2 (ja)
JPH0434784B2 (ja)
JPS63156124U (ja)
JPH06125277A (ja) ハフマン復号回路
JPH0241214B2 (ja)
JPS58101247U (ja) アナログデ−タ入力装置
JPH0335619A (ja) 付加符号の発生方法
JPS59169254A (ja) 符号変換方式
JPH11330971A (ja) 半導体論理回路の数値データーの表現及び処理の方法