JPH0246440U - - Google Patents
Info
- Publication number
- JPH0246440U JPH0246440U JP12604888U JP12604888U JPH0246440U JP H0246440 U JPH0246440 U JP H0246440U JP 12604888 U JP12604888 U JP 12604888U JP 12604888 U JP12604888 U JP 12604888U JP H0246440 U JPH0246440 U JP H0246440U
- Authority
- JP
- Japan
- Prior art keywords
- bit
- rom
- conversion circuit
- bits
- amplitude
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Control Of Amplification And Gain Control (AREA)
Description
第1図はこの考案の一実施例による2Nビツト
−2Mビツト変換回路の構成を示すブロツク図、
第2図は第1図の回路構成におけるROMのアド
レス空間の分割状態を示した図、第3図はこの考
案の他の実施例によるブロツク図、第4図は第3
図におけるROMのアドレス空間の分割状態を示
した図、第5図は従来の2Nビツト−2Mビツト
変換回路の構成を示すブロツク図、第6図は2N
ビツト入力−2Mビツト出力時の入出力関係を示
す図、第7図は8ビツト入力−12ビツト出力時
の入出力関係を示す図である。 図において、1,8はデジタルフエーダ、2,
9はROM、3,10はシフトレジスタ、4は分
割情報入力端子、5,13はシフトロツク入力端
子、6,14はデータロード信号入力端子、7,
15はデータ出力端子、11は分割情報1の入力
端子、13は分割情報2の入力端子を示す。
−2Mビツト変換回路の構成を示すブロツク図、
第2図は第1図の回路構成におけるROMのアド
レス空間の分割状態を示した図、第3図はこの考
案の他の実施例によるブロツク図、第4図は第3
図におけるROMのアドレス空間の分割状態を示
した図、第5図は従来の2Nビツト−2Mビツト
変換回路の構成を示すブロツク図、第6図は2N
ビツト入力−2Mビツト出力時の入出力関係を示
す図、第7図は8ビツト入力−12ビツト出力時
の入出力関係を示す図である。 図において、1,8はデジタルフエーダ、2,
9はROM、3,10はシフトレジスタ、4は分
割情報入力端子、5,13はシフトロツク入力端
子、6,14はデータロード信号入力端子、7,
15はデータ出力端子、11は分割情報1の入力
端子、13は分割情報2の入力端子を示す。
Claims (1)
- 任意の入力2Nビツトのデータ振幅を2Mビツ
トの振幅に変換する際にROMを用いる2Nビツ
ト−2Mビツト変換回路において、N<Mの場合
に分割情報信号を用いてROMのアドレス空間を
分割することによりROMのビツト数を増やすこ
となくデータ変換することが出来る2Nビツト−
2Mビツト変換回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP12604888U JPH0246440U (ja) | 1988-09-26 | 1988-09-26 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP12604888U JPH0246440U (ja) | 1988-09-26 | 1988-09-26 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0246440U true JPH0246440U (ja) | 1990-03-29 |
Family
ID=31377204
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP12604888U Pending JPH0246440U (ja) | 1988-09-26 | 1988-09-26 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0246440U (ja) |
-
1988
- 1988-09-26 JP JP12604888U patent/JPH0246440U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0246440U (ja) | ||
| JPS60111132U (ja) | デイジタルデ−タ入力回路 | |
| JPS5999541U (ja) | A/d変換装置 | |
| JPS599639U (ja) | コ−ド変換回路 | |
| JPS63156124U (ja) | ||
| JPS60167441U (ja) | デジタル−アナログ変換回路 | |
| JPS6335158U (ja) | ||
| JPS5952771U (ja) | デイジタルスム−ジング回路 | |
| JPS6372631U (ja) | ||
| JPS59159035U (ja) | D/aコンバ−タ | |
| JPS60163839U (ja) | デジタル−アナログ変換回路 | |
| JPS6438853U (ja) | ||
| JPS5925902U (ja) | パタン発生器 | |
| JPS618348U (ja) | 大小比較回路 | |
| JPS5871846U (ja) | デイジタル乗算回路 | |
| JPS6435425U (ja) | ||
| JPH02103932U (ja) | ||
| JPS5939540U (ja) | D/a変換器 | |
| JPS6114532U (ja) | デイジタルフイルタ | |
| JPH01147531U (ja) | ||
| JPS61180327U (ja) | ||
| JPS6146643U (ja) | 信号処理プロセツサ | |
| JPH0238813U (ja) | ||
| JPS58101247U (ja) | アナログデ−タ入力装置 | |
| JPS60149247U (ja) | デイジタル・シユミツト・トリガ−回路 |