JPS6150488A - 二重化システム相互間の通信方式 - Google Patents

二重化システム相互間の通信方式

Info

Publication number
JPS6150488A
JPS6150488A JP17163584A JP17163584A JPS6150488A JP S6150488 A JPS6150488 A JP S6150488A JP 17163584 A JP17163584 A JP 17163584A JP 17163584 A JP17163584 A JP 17163584A JP S6150488 A JPS6150488 A JP S6150488A
Authority
JP
Japan
Prior art keywords
address
information
transmitting
operation mode
receiving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP17163584A
Other languages
English (en)
Other versions
JPH0632495B2 (ja
Inventor
Hiroshi Omoto
宏 大本
Akito Harada
昭人 原田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP59171635A priority Critical patent/JPH0632495B2/ja
Publication of JPS6150488A publication Critical patent/JPS6150488A/ja
Publication of JPH0632495B2 publication Critical patent/JPH0632495B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme
    • H04Q3/54541Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme using multi-processor systems
    • H04Q3/54558Redundancy, stand-by

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Information Transfer Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Exchange Systems With Centralized Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は信頼度向上のため二重化したコンピー−タシス
テム、特に電子交換機のサブシステム間に必要となる通
信に関する。
(従来の技術) 第2図に従来のシステム構成例を示す。本システムは二
重化したシステム相互を二重化通信路で結合し、各シス
テムで機能分担し、互いに情報交換を行う。沖電気研究
開発第112号Vol 4743第37〜46頁に記載
されているようにシステムl及び2ともに中央処理装置
(CPU)が二重化され、通常は中央処理装置11又は
12のどちらかが動作状態で、例えば中央処理装置1ノ
が動作し情報処理を行い、他方の中央処理装置12はス
タンバイ状態で゛中央処理装置11の障害に備えて待機
している。
通信制御装置13及び14も二重化されているが、通常
は両通信制御装置13.14とも動作中の中央処理装置
1ノの制御のもとにロード/エアで運転し、片系障害時
も通信能力が50優になるのみで両システム間の通信は
確保される。また他の使用状態としてシステム1及び2
を0系と1系に分離し、通信制御装置13は中央処理装
置11の、通信制御装置14は中央処理装置12の制御
のもとに動作するように運転し、0系でオンライン処理
を行い、1系でオフライン処理(例えばプログラム変更
時の動作確認)を行う場合がある。
(発明が解決しようとする問題点) 各システムはそれぞれ独立した系構成を取り得るので、
例えばシステム1を分離運転とし、システム2は通常運
転とした場合7ステム2は通信制御装置14からシステ
ム1のオフライン処理によって発生した情報をオンライ
ン処理に必要なデータと誤認して処理するという欠点が
あった。
(問題点を解決するための手段) 本発明は通信制御装置における情報フレームのアドレス
部分に運転モード(オンライン/オフライン)を示す識
別符号を挿入する回路と、受信フレームのアドレス部分
の該当ビットを自装置の運転モード(オンライン/オフ
ライン)と比較し、不一致のフレームを検出する回路を
設けることによって、オフライン処理と、オンライン処
理のデータが通信路を介して混合しないようにしたもの
である。
以下図面に基づいて詳細に説明する。
(作用) 中央処理装置からの運転モード情報を送受信制御回路の
制御によって、運転モードフリップフロッゾにストアし
、前記運転モード情報を送信、及び受信アドレスレジス
タに設定する。送信時には送信信号のアドレス部に運転
モード情報(識別符号)を付加して送信バッファより送
信する。受信時には受信信号のアドレス部の運転モード
情報(識別符号)と受信アドレスレジスタの内容を比較
回路によって比較し、運転モードの一致を検出すると、
信号の授受を行い、不一致の場合は受信信号を無視する
(実施例) 第1図は本発明に係る通信制御装置を示す一実施例でち
る。図において3は通信制御装置、3ノは送受信制御回
路、32は送信アドレスレノスタ、33は送信バッファ
、34は受信アドレス部分ス  1り、35は比較回路
、36は受信バ、ノア、37は運転モードフリップフロ
ッゾである。第3図は送受信情報の形式を示すもので、
Aは相手システムのアドレス、Cは制御情報、Dは情報
である。
本形式は基本的にはISO標準のハイレベルデータリン
ク(以下HDLCという)手順を用いるが、アドレスA
の部分に第4図に示す如くオンライン/オフラインを表
わす1ビツトの情報を挿入して送信するものである。
以下箱1.3.4図を用いて送信、受信制御について説
明する。本発明は系構成変更時中央処理装置よ)運転モ
ード情報が通信制御装置3に送られ、該通信制御装置3
の送受信制御回路3ノは前記運転モード情報を運転モー
ドフリッノフロッゾ37に送シ、ここでストアしておく
。前記運転モード情報は常に送信アドレスレジスタ32
と受信アドレスレジスタ34に第4図に示すアドレスA
の構成の如く設定されている。
ここで送信制御について説明する。まず通信制御装置3
は中央処理装置から相手システムに送る送信データを受
けると、送信データに先だって、アドレスAを送信アド
レスレノスタ32の内容を送信バッファ33にとシ込み
該送信バッファ33から相手システムに送信する。引き
続き制御情報Cと情報りを送出する。前記制御情報Cと
情報りはHDLC手順にもとづいて相手システムに送信
する。
次に受信制御については、相手システムからの信号を受
信バッファで受け、受信信号のアドレスAを取出して、
受信アドレスレジスタ34にストアされている内容と比
較回路35で比較し、前記アドレスAの内容が一致して
いる場合は引き続き送られてくる制御情報C及び情報り
を受信し、HDLC手順に基づいて信号処理を行う。ア
ドレスAの内容が受信アドレスレジスタ34にストアさ
れている運転モードと一致しない場合は送受信制御回路
3ノは受信信号を無視し次のフレームを待つ状態に移行
する。このようにして運転モードフリ7プフロツプ37
に指定された運転モードによって信号処理を誤りなく実
行するものである。
(発明の効果) 以上詳細に説明した如く本発明は、各7ステムが互に独
立して運転モードを変更しても、オンライン系のデータ
はオンライン系では受信可能であるが、オフライン系に
は受信されず、逆にオフライン系から送信されたデータ
はオンライン系で受信されることはない。
片方のシステムのみセパレート運転を行いオフライン系
で機能確認等の作業中に、誤って相手システムに送出さ
れたデータによってオンライン処理に影響を与えること
を防ぐと共に、送、受画システムを同時にセパレート運
転として2システムにまたがるオフライン系を構成し、
オフライン同志の機能確認も行える等の利点を有する。
【図面の簡単な説明】
第1図は本発明に係る通信制御装置のブロック図、第2
図は従来の7ステム構成図、第3図は本発明に係る送受
信情報形式を示す説明図、第4図はアドレスAの構成を
示す説明図である。 1.2・・システム、3.13.14.23.24・・
・通信制御装置、11.12.21.22 ・・・中央
処理装置、31・・・送受信制御回路、32・・・送信
アドレスレジスタ、33・・送信バッファ、34・・受
信アドレスレジスタ、35・・・比較回路、36・・・
受信バッファ、37・・運転モードフリッゾフロッゾ。 特許出願人  沖電気工業株式会社 第1図 号 第2図 第3図 A 、 4目乎システムアトし又 C:  $’l ンn ノ)1@。 D4・真1月 0  オ)ライン七−Y 1  オフラベ〉モー1

Claims (1)

  1. 【特許請求の範囲】 待機予備及び分離運転の各モードで運転可能な二重化シ
    ステム相互を二重化通信路で結合し、各システム間で情
    報交換を行う複合システムの通信制御装置において、 送信信号のアドレス情報に運転モード情報を付加する手
    段と、受信信号のアドレス情報とシステムの運転モード
    情報とを比較する比較回路を有し、アドレス情報と運転
    モード情報の一致により通信を行うことを特徴とした二
    重化システム相互間の通信方式。
JP59171635A 1984-08-20 1984-08-20 二重化システム相互間の通信方式 Expired - Lifetime JPH0632495B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59171635A JPH0632495B2 (ja) 1984-08-20 1984-08-20 二重化システム相互間の通信方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59171635A JPH0632495B2 (ja) 1984-08-20 1984-08-20 二重化システム相互間の通信方式

Publications (2)

Publication Number Publication Date
JPS6150488A true JPS6150488A (ja) 1986-03-12
JPH0632495B2 JPH0632495B2 (ja) 1994-04-27

Family

ID=15926846

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59171635A Expired - Lifetime JPH0632495B2 (ja) 1984-08-20 1984-08-20 二重化システム相互間の通信方式

Country Status (1)

Country Link
JP (1) JPH0632495B2 (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5754491A (en) * 1980-09-19 1982-03-31 Nec Corp Duplex constitution of exchanging processor

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5754491A (en) * 1980-09-19 1982-03-31 Nec Corp Duplex constitution of exchanging processor

Also Published As

Publication number Publication date
JPH0632495B2 (ja) 1994-04-27

Similar Documents

Publication Publication Date Title
US4979108A (en) Task synchronization arrangement and method for remote duplex processors
US4736339A (en) Circuit for simplex I/O terminal control by duplex processors
JPH0347786B2 (ja)
US4977499A (en) Method and apparatus for commanding operations on a computer network
JPS6150488A (ja) 二重化システム相互間の通信方式
JPS60149239A (ja) 通信ネツトワ−クシステム
KR960011136B1 (ko) 네트웍의 이중화장치 및 그 방법
JPH02149040A (ja) データ伝送方式
CN114338265B (zh) 一种基于ttp/c总线的程序下载系统及方法
KR100403215B1 (ko) 브이오피 게이트웨이의 다수 링크 정합 구조 및 링크포트별 이중화 방법
KR100296039B1 (ko) 비동기 전송 모드 교환시스템에서 이중화된 링크를 선택하는방법
US20090210610A1 (en) Computer system, data relay device and control method for computer system
KR0155000B1 (ko) 서로 상이한 전송방식의 직렬 버스 정합장치
KR20000041921A (ko) 인터넷 정합장치의 랜 인터페이스 장치
KR910009671B1 (ko) 페드 시스템에 있어서 복수의 프로세서 사용방법
CA1269141A (en) Task synchronization arrangement and method for remote duplex processors
KR100229426B1 (ko) 프로세서간 통신 노드보드의 이중화제어장치
JPH11239197A (ja) 通信制御装置及び通信制御方法
KR930002775B1 (ko) 공통선 신호망 신호중계 시스템에서의 레벨 3유니트와 레벨 3-3 연결망 유니트의 병합구조
JPH0523003Y2 (ja)
JPH07182190A (ja) マルチ二重化システム
JPS6012829A (ja) 二重系伝送装置の縮退方式
JPH11119827A (ja) コンピュータ異常検出方法
CN112911768A (zh) 一种激光灯ilda信号处理系统及其处理方法
JPS5919457A (ja) デ−タ伝送システム

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term