JPS614347A - デ−タ受信装置 - Google Patents

デ−タ受信装置

Info

Publication number
JPS614347A
JPS614347A JP12612084A JP12612084A JPS614347A JP S614347 A JPS614347 A JP S614347A JP 12612084 A JP12612084 A JP 12612084A JP 12612084 A JP12612084 A JP 12612084A JP S614347 A JPS614347 A JP S614347A
Authority
JP
Japan
Prior art keywords
signal
circuit
output
input
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12612084A
Other languages
English (en)
Inventor
Yozo Akagi
赤城 洋三
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP12612084A priority Critical patent/JPS614347A/ja
Publication of JPS614347A publication Critical patent/JPS614347A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/14Demodulator circuits; Receiver circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、タイミング信号を持たない非同期のデータ信
号の周波数偏移変調信号からデータ信号を復調するデー
タ受信装置に関する。
〔従来技術〕
第1図は従来のデータ受信装置を示すブロック図であり
、第2図はその各部の信号の波形図である。
第1図の受信入力端子1に入力された受信入力信号21
は振幅制限回路2によって振幅制限され、入力信号のレ
ベル変動の影響を軽減し、その出力は周波数弁別回路3
によって周波数弁別され、次の低域濾波器4によってキ
ャリア周波数成分を除去してデータ成分だけを取出し、
更に次の波形整形回路5によって矩形波に整形し、2値
レベルのデータ信号22として再生される。
一方、このデータ受信装置は受信キャリ、アレペルの監
視をもしており、受信入力信号21のキャリアが規定さ
れたレベル以上のレベルで受信されていない場合はキャ
リア監視出力端子11の監視信号24をマーク状態にす
ると共に、受信出力端子7の受信データ信号25をマー
ク状態に保持する機能を有している。第1図の入力端子
1の受信入力信号21のキャリアは整流平滑回路8によ
り直流レベル信号となり、その出力信号は比較整形回路
9によってレベルを判定されて波形整形され、判定出力
信号23を出力する。更にこの出力は次の遅延回路1゜
により所定時間だけ遅延され、キャリア監視信号24と
して出力端子11に出力されると共にゲート回路6に入
力され、ゲート回路を制御して前記データ信号25を出
力端子7に出力させる。この様に判定出力信号23を遅
らせるのは、その立上り時間に受信入力信号がない場合
の伝送路雑音による誤動作を防止し、出力信号23の立
下り時間に通信中における伝送路の瞬断がある場合の誤
動作を防止するためである。
従来のデータ受信装置は受信入力信号に対して規定され
た時間だけ遅延したキャリア監視信号によって受信デー
タ信号のゲート回路を制御していたため、受信データが
終了しても、送信側の装置で発生するキャリアOFF時
の過渡特性による高調波成分及び伝送路における・雑音
によって、キャ/         リア監視信号の立
下9時点の直前で、エキストラビットと呼ばれる余分な
パルスが受信データ信号25に含まれる場合があった。
従来、このエキストラビットを少なくする方法として、
送信側装置において種々の対策がなされているが、伝送
路の雑音も加わった場合には充分ではなく、受信装置に
おいてもその対策として振幅制限回路のスライスレベル
にヒステリシスを持たせる方法が考えられているが、雑
音に応動しないようにヒステリシスレベルを大きくしよ
うとすると再生データ信号の歪が悪くなシ、一方、ヒス
テリシスレベルを小さくすると雑音に応動してエキスト
ラビットが出やすくなるのが欠点であった。
〔発明の目的〕
本発明の目的は、前記従来の欠点を解消し、エキストラ
ビットの生じないデータ受信装置を提供することにある
〔発明の構成〕
本発明のデータ受信装置は、周波数偏移変調された受信
入力信号を弁別、整形してデータ信号を得る復調手段と
、前記受信入力信号のキャリアの有無゛を判定して判定
出力信号を得る判定手段と、前記判定出力信号を所定時
間だけ遅延させる遅延回路と、前記遅延回路の入出力の
論理積出力を制御信号として得る論理積回路と、前記制
御信号がONのときのみ前記データ信号に対してゲート
を開いて受信データ信号とするゲート回路とを有するこ
とを特徴とする。
〔実施例〕
以下、本発明のデータ受信装置の一実施例を図面により
説明する。
第3図は本発明に係るデータ受信装置の一実施例を示す
ブロック図である。この実施例は、振幅制限回路2と、
周波数弁別回路3と、低域濾波器4と、波形整形回路5
と、グー、ト回路6の信号入力端子とを縦続接続し、一
方、整流平滑回路8と、比較整形回路9と、遅延回路・
10とを継続接続し、前記受信入力端子1に前記整流平
滑回路8の入力を接続し、前記比較整形回路9の出力と
遅延回路10の出力とを論理積回路12の入力に接続し
、前記論理積回路12の出力を前記ゲート回路6の制御
入力に接続し、振幅制限回路2の入力を受信入力端子1
に接続し、ゲート回路6の出力を受信出力端子7に、遅
延回路10の出力を監視出力端子11“に接続して構成
される。
第4図は第3図に示した回路の各部の信号の波形図であ
る。第4図の受信入力信号21が第3図の入力端子1に
入力されると、振幅制限回路2によって振幅制限され、
入力信号のレベル変動の影響を軽減し、その出力は周波
数弁別回路3によって周波数弁別され、次の低域濾波器
4によってキャリア周波数成分を除去してデータ成分だ
けを取出し、更に次の波形整形回路5によって矩形波に
整形し、2値レベルのデータ信号22を再生する。
データ通信が終了し送信側装置がキャリアをOFFにす
ることによる過渡応答周波数成分が伝送されて来て受信
され、また伝送路の雑音成分も相加されて受信されると
、データ通信終了直後に本来のデータ信号でないエキス
トラビットも出力される。
一方、入力端子1に入力された受信入力信号21を整流
平滑回路8によって直流信号し、次の比較整形回路9に
よってレベルを判定し、波形を整形して判定出力信号2
・3を得る。この出力信号23を次の遅延回路10によ
り所定時間だけ遅らせてキャリア監視信号24を出力端
子11に出力すると共に論理積回路12に入力され、論
理積回路12の他の一つの入力へは判定出力信号が入力
され、論理積回路はゲート回路への制御信号となる。デ
ータ通信終了後は論理積回路12の出力がOFFとなり
、ゲート回路はデータ信号22に含まれるエキストラビ
ットを受信出力端子7に出力しないように動作し、かつ
出力端子7の信号状態をマーク状態に保持するように動
作し、受信データ信号27を得る。
〔発明の効果〕
以上説明したように本発明のデータ受信装置によればエ
キストラビットが出力されず、良好なデータ通信を行な
うことができる効果がある。
【図面の簡単な説明】
l        第1図は従来例を示すブロック図、
第2図は第1図の各部の動作を示す波形図、第3図は本
発明の一実施例を示すブロック図、第4図は第3図の各
部の動作を示す波形図である。 1・・・・・・受信入力端子、2・・・・・・振幅制限
回路、3・・・・・・周波数弁別回路、4・・・・・・
低域濾波器、5・・・・・・波形整形回路、6・・・・
・・ゲート回路、7・・・・・・受信出力端子、8・・
・・・・整流平滑回路、9・・・・・・比較整形回路、
10・・・・・・遅延回路、11・・・・・・監視出力
端子、12・・・・・・論理積回路。 第1図 第2図 2s−r−−−、l l 第3図 271.1−:−−−−−

Claims (1)

    【特許請求の範囲】
  1. 周波数偏移変調された受信入力信号を弁別、整形してデ
    ータ信号を得る復調手段と、前記受信入力信号のキャリ
    アの有無を判定して判定出力信号を得る判定手段と、前
    記判定出力信号を所定時間だけ遅延させる遅延回路と、
    前記遅延回路の入出力の論理積出力を制御信号として得
    る論理積回路と、前記制御信号がONのときのみ前記デ
    ータ信号に対してゲートを開いて受信データ信号とする
    ゲート回路とを有することを特徴とするデータ受信装置
JP12612084A 1984-06-19 1984-06-19 デ−タ受信装置 Pending JPS614347A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12612084A JPS614347A (ja) 1984-06-19 1984-06-19 デ−タ受信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12612084A JPS614347A (ja) 1984-06-19 1984-06-19 デ−タ受信装置

Publications (1)

Publication Number Publication Date
JPS614347A true JPS614347A (ja) 1986-01-10

Family

ID=14927137

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12612084A Pending JPS614347A (ja) 1984-06-19 1984-06-19 デ−タ受信装置

Country Status (1)

Country Link
JP (1) JPS614347A (ja)

Similar Documents

Publication Publication Date Title
US5818929A (en) Method and apparatus for DTMF detection
US7542529B2 (en) Wireless receiving device suppressing occurrence of reception error
WO1984000867A1 (en) Adaptive signal receiving method and apparatus
JPS614347A (ja) デ−タ受信装置
US5446921A (en) Circuit for detecting noise and producing a squelch signal
US5809046A (en) Method and a system for fast adjusting data receiving modem
JPH01220949A (ja) 帯域外シグナリング信号の検出回路
JPH0669128B2 (ja) 自動利得制御増幅器
US4862404A (en) Digital circuit for suppressing fast signal variations
JPS6115665Y2 (ja)
JPH0548585A (ja) 信号伝送装置
JPS639772B2 (ja)
JPH0380737A (ja) 多周波信号受信器
US6052570A (en) RSSI comparison circuit for a time duplex system
JPH0110038Y2 (ja)
JPS61205053A (ja) 無線通信機のmsk波遅延検波方式
JPS6055763A (ja) 位相制御方法
JP2000228688A (ja) 全二重伝送方式のモデム
JPS59168735A (ja) パルス信号送受信回路
JPH01212010A (ja) 立上りの早いスケルチ回路
JPS6365165B2 (ja)
JPH08181638A (ja) 等化器及びその性能評価方法
JPS62147829A (ja) デ−タ伝送装置
JPS60136474A (ja) 通信装置
JPH02119322A (ja) データ伝送装置