JPS6143456A - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JPS6143456A JPS6143456A JP59164951A JP16495184A JPS6143456A JP S6143456 A JPS6143456 A JP S6143456A JP 59164951 A JP59164951 A JP 59164951A JP 16495184 A JP16495184 A JP 16495184A JP S6143456 A JPS6143456 A JP S6143456A
- Authority
- JP
- Japan
- Prior art keywords
- lead
- leads
- fixing plate
- semiconductor element
- frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49558—Insulating layers on lead frames, e.g. bridging members
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/45124—Aluminium (Al) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45147—Copper (Cu) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Wire Bonding (AREA)
- Lead Frames For Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔技術分野〕
本発明は#−導体装置に関し、特に、超音波ボンディン
グに有用なリード固定補強構造を有する半導体装置用リ
ードフレームに適用して有効な技術VC,関する。
グに有用なリード固定補強構造を有する半導体装置用リ
ードフレームに適用して有効な技術VC,関する。
半導体装置において半導体チップの電極から外部リード
端子への接続法の一つにいわゆる超音波ボンディング法
がある。
端子への接続法の一つにいわゆる超音波ボンディング法
がある。
この方法は、超音波エネルギーを利用してコネクタワイ
ヤをボンディングする方法であり、リード部の接続にお
いて、リードに、キャビ之すを使用して、これに超音波
振動を加えコネクタワイヤをボンディングするが、ボン
ディングするリードの固定が困難で、超音波が充分に効
かないという欠点があった。
ヤをボンディングする方法であり、リード部の接続にお
いて、リードに、キャビ之すを使用して、これに超音波
振動を加えコネクタワイヤをボンディングするが、ボン
ディングするリードの固定が困難で、超音波が充分に効
かないという欠点があった。
本発明の目的は上記のごとき超音波ボンディングにおい
エリートの固定を確実に行うことができ、ボンダビリテ
ィを向上させることのできるリードフレームを提供する
ことにある。本発明の他の目的は上記した欠点が如来に
あられれる多数微細にリードが配列されたいわゆる多ビ
ン化に有効なリードフレームの固定補強構造を提供する
ことにある。
エリートの固定を確実に行うことができ、ボンダビリテ
ィを向上させることのできるリードフレームを提供する
ことにある。本発明の他の目的は上記した欠点が如来に
あられれる多数微細にリードが配列されたいわゆる多ビ
ン化に有効なリードフレームの固定補強構造を提供する
ことにある。
本発明の前記ならびにそのほかの目的と新規な特徴は、
不明、?1′111gの記述および添付図面からあきら
かになるであろう。
不明、?1′111gの記述および添付図面からあきら
かになるであろう。
本願において開示される発明のうち代表的なものの概要
を簡単に説明すれば、下記のとおりである。
を簡単に説明すれば、下記のとおりである。
すなわち、リードフレームにリード固定枠又は固定板を
取付けることにより、リードを確実に固定し、更に、か
かる固定枠又は固定板を取付けることにより、レジンモ
ールド時のゲート間近のリードがレジンに流されるとい
う不良要因を除去する。
取付けることにより、リードを確実に固定し、更に、か
かる固定枠又は固定板を取付けることにより、レジンモ
ールド時のゲート間近のリードがレジンに流されるとい
う不良要因を除去する。
第1図〜第3図は本発明のリードフレームの平面図を示
す。これらの図において、1はフレーム枠、2はタブ吊
りリード、3はタブ、4はリードである。
す。これらの図において、1はフレーム枠、2はタブ吊
りリード、3はタブ、4はリードである。
本発明においてはかかるリードフレームにおいて、第1
図に示すよう罠、リード4に当該リードを固定するリー
ド固定枠5を取付ける。
図に示すよう罠、リード4に当該リードを固定するリー
ド固定枠5を取付ける。
すなわち、タブ3の周囲に多数配列されたり−ド4の先
端部近傍裏面に8角形状の固定枠5を取付ける。
端部近傍裏面に8角形状の固定枠5を取付ける。
第2図は、リード及びタブを固定する固定板6を当該リ
ード及びタブ裏面に取付けて成る本発明リードフレーム
を示す。
ード及びタブ裏面に取付けて成る本発明リードフレーム
を示す。
すなわち、リード4とタブ3の裏面に8角形状の固定板
6を取付ける。
6を取付ける。
次に、第3図は、タブ及びタブ吊りリードを省略し、リ
ードを固定し、タブを兼ね半導体素子の搭載が可能な固
定板7をリード裏面に取付けて成る本発明リードフレー
ムを示す。
ードを固定し、タブを兼ね半導体素子の搭載が可能な固
定板7をリード裏面に取付けて成る本発明リードフレー
ムを示す。
上記リード固定枠5並びに固定板6及び固定板7は例え
ばプラスチックス、金属により構成される。金属製とす
る場合にはリード間のシ冒−ト等を防止するために、金
属表面に絶縁処理を施すとよい。又、リードフレームを
構成する他部分は、例えば鉄−ニッケルーコバルト合金
(商品名コーパル)Kより構成される。
ばプラスチックス、金属により構成される。金属製とす
る場合にはリード間のシ冒−ト等を防止するために、金
属表面に絶縁処理を施すとよい。又、リードフレームを
構成する他部分は、例えば鉄−ニッケルーコバルト合金
(商品名コーパル)Kより構成される。
次に、第1図〜第3図に示すようなリードフレームを使
用して半導体装置を構成する場合について説明する。
用して半導体装置を構成する場合について説明する。
第1図及び第2図に示すリードフレームのタブ3に半導
体素子を周知の技術によりマウントする。
体素子を周知の技術によりマウントする。
この半導体素子とり一部4とをコネクタワイヤにより電
気的に接続する。コネクタワイヤの一端部と半導体素子
の電極とを周知の技術によりボンディングし、コネクタ
ワイヤの他端部とリード固定枠5の取付けられたり一部
4の先端部とをボンディングする。
気的に接続する。コネクタワイヤの一端部と半導体素子
の電極とを周知の技術によりボンディングし、コネクタ
ワイヤの他端部とリード固定枠5の取付けられたり一部
4の先端部とをボンディングする。
後者のボンディングは超音波ボンディング、熱圧接ボン
ディングにより行えばよいが、本発明のリード固定補強
構造は超音波ボンディングに特に有効である。
ディングにより行えばよいが、本発明のリード固定補強
構造は超音波ボンディングに特に有効である。
第3図に示すリードフレームにおいては、固定板7の上
に半導体素子をマウントし上記と同様にボンディングを
行う。
に半導体素子をマウントし上記と同様にボンディングを
行う。
コネクタワイヤは例えばアルミニウム(Aβ)。
銅(Cu)、金(Au) により構成される。
ワイヤボンディング後必要箇所を樹脂封止する。
第4図は樹脂封止してなる半導体装置の第2図X−X線
に沿う断面図を示す。
に沿う断面図を示す。
第4図に示すように、当該半導体装置は固定板6の上部
にタブ3が載置され、タブ3の上部に半導体素子8がマ
ウントされ、半導体素子8とリード4とがコネクタワイ
ヤ9により電気的に接続され、半導体素子、半導体素子
取付頌域、コネクタワイヤ、リード部分の一部がエポキ
シ樹脂等の樹脂で封止され、封止体10を構成している
。 ゛〔効 果〕 (υ 第1図に示すようなリード固定枠をリードに取付
けたので、超音波ボンディング等の際に、リードが確実
に固定されるので、ボンディングの際のポンダビリティ
を向上させることができる。
にタブ3が載置され、タブ3の上部に半導体素子8がマ
ウントされ、半導体素子8とリード4とがコネクタワイ
ヤ9により電気的に接続され、半導体素子、半導体素子
取付頌域、コネクタワイヤ、リード部分の一部がエポキ
シ樹脂等の樹脂で封止され、封止体10を構成している
。 ゛〔効 果〕 (υ 第1図に示すようなリード固定枠をリードに取付
けたので、超音波ボンディング等の際に、リードが確実
に固定されるので、ボンディングの際のポンダビリティ
を向上させることができる。
(21第2図に示すような固定板をリード及びタブに取
付けたので、第1図に示す場合と同様に超音波ボンディ
ング等の際に、リードが確実に固定されるほか、タブも
固定されるので、ボンディングの際のポンダビリティが
格段に向上する。
付けたので、第1図に示す場合と同様に超音波ボンディ
ング等の際に、リードが確実に固定されるほか、タブも
固定されるので、ボンディングの際のポンダビリティが
格段に向上する。
+31 第3図に示すよう罠、タブを省略して、固定
板をリードに取付けたので、当該固定板によりリードが
固定されるほか、タブを兼ねることができ。
板をリードに取付けたので、当該固定板によりリードが
固定されるほか、タブを兼ねることができ。
したがっ【タブ及びタブ吊りリードを不要とする。
(41リードが確実に固定されるので、上記した効果の
他に1例えばレジンモールドする時に、ゲート間近のリ
ードがレジンにより流されて、リードがシコートするこ
とを防止でき、半導体装置の信頼度を高めることもでき
る。
他に1例えばレジンモールドする時に、ゲート間近のリ
ードがレジンにより流されて、リードがシコートするこ
とを防止でき、半導体装置の信頼度を高めることもでき
る。
+51 多ピン化罠より、リードが多数配列され、し
かもリードが微細化されあるいはリード相互間の、間隔
が密になっても、リードが確実に固定され、リードのレ
ジン流れによる不良要因も除去できるので、多ビン化に
際しても極めて有用な技術となすことができる。
かもリードが微細化されあるいはリード相互間の、間隔
が密になっても、リードが確実に固定され、リードのレ
ジン流れによる不良要因も除去できるので、多ビン化に
際しても極めて有用な技術となすことができる。
以上本発明者によってなされた発明を実施例にもとづき
具体的に説明したが、本発明は上記実施例に限定される
ものではなく、その要旨を逸脱しない範囲で柵々変更可
能であることはい5までもない。
具体的に説明したが、本発明は上記実施例に限定される
ものではなく、その要旨を逸脱しない範囲で柵々変更可
能であることはい5までもない。
例えば、リード上に液状の合成樹脂ペーストを塗布し、
これを熱等により硬化させエリートを固定するようにし
てもよい。
これを熱等により硬化させエリートを固定するようにし
てもよい。
また、前記実施例では、固定枠、固定板について8角形
状のものを例示したが、他の四角2円形等他の形状のも
・のであっても差支えない。
状のものを例示したが、他の四角2円形等他の形状のも
・のであっても差支えない。
以上の説明では主としてDIL(Dual InLi
ne )プラスチックパッケージについて説明したが
、本発明はこのDILよりもピン数のより一層多いフラ
ットパックパッケージ(PPP)タイプに適用してより
一層有用である。
ne )プラスチックパッケージについて説明したが
、本発明はこのDILよりもピン数のより一層多いフラ
ットパックパッケージ(PPP)タイプに適用してより
一層有用である。
図面は本発明の実施例を示し、第1図はリード固定枠な
有するリードフレームの平面図、第2図は固定板を有す
るリードフレームの平面図、 第3図はタブを省略したリードフレームにおいてリード
に固定板を取付けて成るリードフレームの平面図、 第4図は本発明による半導体装置の第2図X−X線に沿
う断面図である。 1・・・フレーム枠、2・・・タブ吊りリード、3・・
・タブ、4・・・リード、5・・・リート°固定枠、6
・・・固定板、7・・・固定板、8・・・半導体素子、
9・・・コネクタワイヤ、10・・・封止体。 代理人 弁理士 高 橋 明 夫、パ− (、]。 \1□、+ 第 2 F/1
有するリードフレームの平面図、第2図は固定板を有す
るリードフレームの平面図、 第3図はタブを省略したリードフレームにおいてリード
に固定板を取付けて成るリードフレームの平面図、 第4図は本発明による半導体装置の第2図X−X線に沿
う断面図である。 1・・・フレーム枠、2・・・タブ吊りリード、3・・
・タブ、4・・・リード、5・・・リート°固定枠、6
・・・固定板、7・・・固定板、8・・・半導体素子、
9・・・コネクタワイヤ、10・・・封止体。 代理人 弁理士 高 橋 明 夫、パ− (、]。 \1□、+ 第 2 F/1
Claims (1)
- 【特許請求の範囲】 1、リードを固定しかつ半導体チップまたはタブの搭載
が可能な固定板をリードに取付けて成ることを特徴とす
る半導体装置。 2、リードと半導体チップとが超音波ボンディングによ
って接続されてなる特許請求の範囲第1項記載の半導体
装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59164951A JPS6143456A (ja) | 1984-08-08 | 1984-08-08 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59164951A JPS6143456A (ja) | 1984-08-08 | 1984-08-08 | 半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6143456A true JPS6143456A (ja) | 1986-03-03 |
Family
ID=15802959
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59164951A Pending JPS6143456A (ja) | 1984-08-08 | 1984-08-08 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6143456A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01257360A (ja) * | 1988-04-06 | 1989-10-13 | Nec Corp | 半導体装置用リードフレーム |
JPH0340877A (ja) * | 1989-07-03 | 1991-02-21 | Toray Ind Inc | 接着芯地 |
-
1984
- 1984-08-08 JP JP59164951A patent/JPS6143456A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01257360A (ja) * | 1988-04-06 | 1989-10-13 | Nec Corp | 半導体装置用リードフレーム |
JPH0340877A (ja) * | 1989-07-03 | 1991-02-21 | Toray Ind Inc | 接着芯地 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2569939B2 (ja) | 樹脂封止型半導体装置 | |
JPH06105721B2 (ja) | 半導体装置 | |
JPH08111491A (ja) | 半導体装置 | |
JPH0455341B2 (ja) | ||
JPS60167454A (ja) | 半導体装置 | |
JPS6143456A (ja) | 半導体装置 | |
JPH1140601A (ja) | 半導体装置の構造 | |
JP2758677B2 (ja) | 半導体装置及びその製造方法 | |
JPS5948947A (ja) | 半導体装置 | |
JP3356566B2 (ja) | 半導体パッケージ及びその実装方法 | |
JP3847432B2 (ja) | 樹脂封止半導体装置及びその製造方法 | |
JPH0366152A (ja) | 半導体集積回路モジュール | |
JPH08115941A (ja) | 半導体装置 | |
JPS63293963A (ja) | 樹脂封止型半導体装置 | |
US10847449B2 (en) | Lead frame with selective patterned plating | |
JPS63107152A (ja) | 樹脂封止型電子部品 | |
JPS6195539A (ja) | 半導体装置およびその製造方法 | |
JPH0693469B2 (ja) | 樹脂封止型半導体装置 | |
JPH06216313A (ja) | 樹脂封止半導体装置 | |
JP2001015669A (ja) | リードフレームとそれを用いた樹脂封止型半導体装置およびその製造方法 | |
JPH0366150A (ja) | 半導体集積回路装置 | |
JPS63310149A (ja) | 高集積化ic用パッケ−ジおよびその製造方法 | |
JPS639372B2 (ja) | ||
JPH05211268A (ja) | 半導体装置 | |
JPS61125059A (ja) | リ−ドフレ−ムおよびそれを用いた半導体装置 |