JPS6142649U - デ−タ転送装置 - Google Patents
デ−タ転送装置Info
- Publication number
- JPS6142649U JPS6142649U JP11805285U JP11805285U JPS6142649U JP S6142649 U JPS6142649 U JP S6142649U JP 11805285 U JP11805285 U JP 11805285U JP 11805285 U JP11805285 U JP 11805285U JP S6142649 U JPS6142649 U JP S6142649U
- Authority
- JP
- Japan
- Prior art keywords
- processor
- transfer device
- data
- data transfer
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Information Transfer Systems (AREA)
- Small-Scale Networks (AREA)
- Communication Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
図は本考案の一実施例に係るデータ転送装置のブロック
図である。 記号の説明、10:データ転送装置、−11=バス、1
2:入力デバイス、13:出力デバイス、15:メモリ
、16:メモリ制御回路、17:第1の伝送装置、18
:第2の伝送装置、119:周辺制御装置、20:伝送
路。
図である。 記号の説明、10:データ転送装置、−11=バス、1
2:入力デバイス、13:出力デバイス、15:メモリ
、16:メモリ制御回路、17:第1の伝送装置、18
:第2の伝送装置、119:周辺制御装置、20:伝送
路。
Claims (1)
- プロセッサと、該プロセッサとデータの送受を行なうデ
バイスとの間に設けられたデータ転送装置において、前
記デノ椅スに割り当てられたアドレス毎に、前記プロセ
ッサの入出力データを一時記憶するメモリと、該メモリ
の各アドレスの内容を監視味前記各アドレスの内!を前
記デバイス内のデータと一致させるための制御を継続し
て行なうメモリ制御回路と、前記メモリ制御装置と前記
デバイスとの間でデータを伝送する伝送装置とを備え、
前記伝送装置は前記メモリ制御回路と前記プロセッサと
の間のインタフェースとは独立シた構成を有することを
特徴とするデータ転送装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11805285U JPS6142649U (ja) | 1985-08-02 | 1985-08-02 | デ−タ転送装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11805285U JPS6142649U (ja) | 1985-08-02 | 1985-08-02 | デ−タ転送装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6142649U true JPS6142649U (ja) | 1986-03-19 |
Family
ID=30676946
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11805285U Pending JPS6142649U (ja) | 1985-08-02 | 1985-08-02 | デ−タ転送装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6142649U (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0241714A (ja) * | 1988-08-02 | 1990-02-09 | Kobe Steel Ltd | 間接押出プレス |
JPH02104110U (ja) * | 1989-02-01 | 1990-08-20 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5222444A (en) * | 1975-08-13 | 1977-02-19 | Nec Corp | Method of transferring data |
JPS545637A (en) * | 1977-06-15 | 1979-01-17 | Hitachi Ltd | Communication control unit |
-
1985
- 1985-08-02 JP JP11805285U patent/JPS6142649U/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5222444A (en) * | 1975-08-13 | 1977-02-19 | Nec Corp | Method of transferring data |
JPS545637A (en) * | 1977-06-15 | 1979-01-17 | Hitachi Ltd | Communication control unit |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0241714A (ja) * | 1988-08-02 | 1990-02-09 | Kobe Steel Ltd | 間接押出プレス |
JPH02104110U (ja) * | 1989-02-01 | 1990-08-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6142649U (ja) | デ−タ転送装置 | |
JPS5881654U (ja) | 演算処理装置 | |
JPS6232657U (ja) | ||
JPS5992929U (ja) | Dma装置のメモリ監視装置 | |
JPS59108949U (ja) | 半導体集積回路 | |
JPS58167903U (ja) | シ−ケンスコントロ−ラの入出力装置 | |
JPS59147236U (ja) | インタ−フエイス制御装置 | |
JPS5851363U (ja) | マイクロコンピユ−タ用集積回路 | |
JPS61107047U (ja) | ||
JPS58147050U (ja) | 情報処理装置 | |
JPS6034651U (ja) | Dma制御装置 | |
JPS59182762U (ja) | 情報処理装置 | |
JPS60170801U (ja) | 制御系の切換装置 | |
JPS59118049U (ja) | 制御装置 | |
JPS59142831U (ja) | デ−タ転送監視装置 | |
JPS6214541U (ja) | ||
JPS5851359U (ja) | 出力回路 | |
JPS635501U (ja) | ||
JPS5996611U (ja) | ダイレクトメモリアクセス方式 | |
JPS5984628U (ja) | 周辺装置制御システム | |
JPS6087050U (ja) | デ−タ転送制御装置 | |
JPH0284964U (ja) | ||
JPS6065843U (ja) | メモリアドレス拡張回路 | |
JPS5923856U (ja) | デイスク装置のデ−タ転送制御回路 | |
JPS5897605U (ja) | マルチプロセツサによるバツチプロセス用コントロ−ラ |