JPS61336U - 計数及び初期設定可能なフリツプフロツプ - Google Patents

計数及び初期設定可能なフリツプフロツプ

Info

Publication number
JPS61336U
JPS61336U JP7153085U JP7153085U JPS61336U JP S61336 U JPS61336 U JP S61336U JP 7153085 U JP7153085 U JP 7153085U JP 7153085 U JP7153085 U JP 7153085U JP S61336 U JPS61336 U JP S61336U
Authority
JP
Japan
Prior art keywords
nand gate
flop
terminal
flip
nand
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7153085U
Other languages
English (en)
Inventor
幸雄 赤沢
常太 須藤
雅則 村田
充利 伊藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NTT Inc
Original Assignee
NEC Corp
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Telegraph and Telephone Corp filed Critical NEC Corp
Priority to JP7153085U priority Critical patent/JPS61336U/ja
Publication of JPS61336U publication Critical patent/JPS61336U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図はこの考案による計数及び初期設定可能なフリツ
プフロツプの一例を示す構成図、第2図は従来の計数及
び初期設定可能なフリツプフロツプを示す構成図、第3
図はプログラマブルカウンタの一例を示す構成図、第4
図はフリツプフロツプの初期設定時間Tiを示す図であ
る。 11二計数、初期設定切替端子、15:初期設定入力端
子、18:セット・リセット(RS)フリツププロップ
回路、21:クロツク端子、31〜35:第1〜第5ナ
ンドゲート。

Claims (1)

    【実用新案登録請求の範囲】
  1. 初期設定入力端子が入力側に接続された第1ナンドゲー
    トと、計数、初期設定切替端子が入力側に接続された第
    2ナンドゲートと、これ等第1及び第2ナンドゲートの
    各出力側に二らの入力側が接続された第3ナンドゲート
    と、上記第1ナンドゲートの出力側に入力側が接続され
    た第4ナンドゲートと、上記第2及び第4ナンドゲート
    の各出力側に二つの入力側がそれぞれ接続された第5ナ
    ンドゲートと、上記第3ナンドゲートの出力側にセット
    端子が、上記第5ナンドゲートの出力側にリセット端子
    が、クロツク端子にトリガ端子がそれぞれ接続されたフ
    リツプフロツプ回路とよりなる計数及び初期設定可能な
    フリツプフロツプ。
JP7153085U 1985-05-16 1985-05-16 計数及び初期設定可能なフリツプフロツプ Pending JPS61336U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7153085U JPS61336U (ja) 1985-05-16 1985-05-16 計数及び初期設定可能なフリツプフロツプ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7153085U JPS61336U (ja) 1985-05-16 1985-05-16 計数及び初期設定可能なフリツプフロツプ

Publications (1)

Publication Number Publication Date
JPS61336U true JPS61336U (ja) 1986-01-06

Family

ID=30609114

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7153085U Pending JPS61336U (ja) 1985-05-16 1985-05-16 計数及び初期設定可能なフリツプフロツプ

Country Status (1)

Country Link
JP (1) JPS61336U (ja)

Similar Documents

Publication Publication Date Title
JPS61128832U (ja)
JPS61336U (ja) 計数及び初期設定可能なフリツプフロツプ
JPS59189336U (ja) 入力回路
JPS58158540U (ja) パルス選択回路
JPS6013591U (ja) 表示制御回路
JPS611932U (ja) 分周回路
JPS61334U (ja) トライステ−トゲ−ト素子チツプ
JPS585122U (ja) キ−識別回路
JPS6181221U (ja)
JPS5929843U (ja) 電子スイツチ制御回路
JPS5948137U (ja) フリツプフロツプ回路
JPS5886598U (ja) タイマ−の時間設定装置
JPS5920737U (ja) カウンタ回路
JPS597547U (ja) リレ−駆動回路
JPS59147197U (ja) 残響効果装置
JPS60129746U (ja) アツプダウンカウンタ
JPS599642U (ja) タイマ回路
JPS6030498U (ja) エコ−回路
JPS5933334U (ja) フリツプフロツプ回路
JPS5934388U (ja) デジタル時計
JPS5843753U (ja) リレ−回路
JPS5967045U (ja) 分周回路
JPS5899947U (ja) 人力切換回路
JPS62177128U (ja)
JPS60127034U (ja) 波形処理回路