JPS6132744B2 - - Google Patents
Info
- Publication number
- JPS6132744B2 JPS6132744B2 JP8339178A JP8339178A JPS6132744B2 JP S6132744 B2 JPS6132744 B2 JP S6132744B2 JP 8339178 A JP8339178 A JP 8339178A JP 8339178 A JP8339178 A JP 8339178A JP S6132744 B2 JPS6132744 B2 JP S6132744B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- circuit
- memory circuit
- clock signal
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000001514 detection method Methods 0.000 claims description 13
- 230000003111 delayed effect Effects 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 5
- 238000000034 method Methods 0.000 description 5
- 230000007423 decrease Effects 0.000 description 3
- 230000003213 activating effect Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 125000004122 cyclic group Chemical group 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Management Or Editing Of Information On Record Carriers (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
【発明の詳細な説明】
本発明は、データ誤り検出回路とメモリ回路を
用いることにより、PCM録音テープ等の再生時
データに不連続点があつてもノイズが発生しない
ようにしたデイジタル信号の再生装置に関し、例
えばPCM録音テープの編集が切断によつても支
障がないようにしたものである。
用いることにより、PCM録音テープ等の再生時
データに不連続点があつてもノイズが発生しない
ようにしたデイジタル信号の再生装置に関し、例
えばPCM録音テープの編集が切断によつても支
障がないようにしたものである。
現在アナログ式録音再生機においては、テープ
編集を行う場合、音の継ぎ目をなくするために第
1図のようにテープTを斜めに切断して継ぐ方法
が採られている。これに対してPCM録音再生機
等においては、音をデイジタル信号に変換してテ
ープ上に記録しているために従来のように単にテ
ープを切断して継ぐという方法を採ると、テープ
の継ぎ目でデータの不連続点が生じ、再生時には
ノイズとなつて現われるという問題がある。そこ
でテープを切断することなく編集を行うという電
子編集方式が考えられるが、この方式は装置が大
型かつ複雑になるとともに非常に高価となり、ま
た時間がかかるという問題がある。
編集を行う場合、音の継ぎ目をなくするために第
1図のようにテープTを斜めに切断して継ぐ方法
が採られている。これに対してPCM録音再生機
等においては、音をデイジタル信号に変換してテ
ープ上に記録しているために従来のように単にテ
ープを切断して継ぐという方法を採ると、テープ
の継ぎ目でデータの不連続点が生じ、再生時には
ノイズとなつて現われるという問題がある。そこ
でテープを切断することなく編集を行うという電
子編集方式が考えられるが、この方式は装置が大
型かつ複雑になるとともに非常に高価となり、ま
た時間がかかるという問題がある。
本発明は例えばPCM録音されたテープをアナ
ログ式録音再生機と同じように切断して継ぐ方法
で編集したテープでもノイズが発生しないように
したデイジタル信号の再生装置を提供するもの
で、以下その一実施例について第2図〜第4図を
用いて説明しよう。
ログ式録音再生機と同じように切断して継ぐ方法
で編集したテープでもノイズが発生しないように
したデイジタル信号の再生装置を提供するもの
で、以下その一実施例について第2図〜第4図を
用いて説明しよう。
まず、第2図は本発明装置のブロツク回路図で
あり、例えばPCM録音されたテープからの再生
デイジタル信号Sはメモリ回路1に入力され、こ
こで一定時間遅延されてその出力から取り出され
る。このメモリ回路1は例えばランダムアクセス
メモリ(RAM)で構成され、指定されたアドレ
スにデータをメモリするものである。
あり、例えばPCM録音されたテープからの再生
デイジタル信号Sはメモリ回路1に入力され、こ
こで一定時間遅延されてその出力から取り出され
る。このメモリ回路1は例えばランダムアクセス
メモリ(RAM)で構成され、指定されたアドレ
スにデータをメモリするものである。
2は書き込みアドレス指定回路で、前記再生デ
イジタル信号と同期した信号、例えばテープ上に
デイジタル信号とともに記録されたクロツク信号
またそのデイジタル信号に基づいて作られた第1
のクロツク信号3により駆動され、前記メモリ回
路1に対してデータをメモリするアドレスを指示
する。
イジタル信号と同期した信号、例えばテープ上に
デイジタル信号とともに記録されたクロツク信号
またそのデイジタル信号に基づいて作られた第1
のクロツク信号3により駆動され、前記メモリ回
路1に対してデータをメモリするアドレスを指示
する。
4は読出しアドレス指定回路で、通常時はゲー
ト回路5を通つた前記第1のクロツク信号3によ
りメモリ回路1へのデータのメモリ周期と同期し
て駆動され、そのメモリ回路1にメモリされてい
るデータをそのメモリされた順番に読出し出力さ
せるものである。
ト回路5を通つた前記第1のクロツク信号3によ
りメモリ回路1へのデータのメモリ周期と同期し
て駆動され、そのメモリ回路1にメモリされてい
るデータをそのメモリされた順番に読出し出力さ
せるものである。
6は前記再生デイジタル信号を入力し、そのデ
ータ誤りを検出するデータ誤り検出回路で、その
データに誤りがあれば該データが入力されている
間中出力を発生する構成からなり、この誤り検出
の方法はCRC(Cyclc Redundancy Check)方
式が一般によく用いられる。
ータ誤りを検出するデータ誤り検出回路で、その
データに誤りがあれば該データが入力されている
間中出力を発生する構成からなり、この誤り検出
の方法はCRC(Cyclc Redundancy Check)方
式が一般によく用いられる。
7は前記データ誤り検出回路6の出力を入力
し、その出力からデータ誤り期間をメモリするメ
モリ回路であり、8は前記メモリ回路7にメモリ
されたデータ誤り期間に基づいて前記読出しアド
レス指定回路4を制御し、上記メモリ回路1の読
出しアドレスを指示する制御回路である。
し、その出力からデータ誤り期間をメモリするメ
モリ回路であり、8は前記メモリ回路7にメモリ
されたデータ誤り期間に基づいて前記読出しアド
レス指定回路4を制御し、上記メモリ回路1の読
出しアドレスを指示する制御回路である。
9は上記第1のクロツク信号3よりも催かに低
い周波数の第2のクロツク信号で、前記メモリ回
路7から上記制御回路8により読出しアドレス指
定回路4をもつて行なわれるメモリ回路1の読出
しアドレスの指示と同期してメモリ回路7により
ゲート回路5が作動されることによつて該第2の
クロツク信号9が前記第1のクロツク信号3に代
わつて読出しアドレス指定回路4を作動させるよ
うになつている。
い周波数の第2のクロツク信号で、前記メモリ回
路7から上記制御回路8により読出しアドレス指
定回路4をもつて行なわれるメモリ回路1の読出
しアドレスの指示と同期してメモリ回路7により
ゲート回路5が作動されることによつて該第2の
クロツク信号9が前記第1のクロツク信号3に代
わつて読出しアドレス指定回路4を作動させるよ
うになつている。
10は上記書込みアドレス指定回路2と読出し
アドレス指定回路4の各指定アドレスを比較する
比較回路で、そのメモリ回路1に指定する各指定
アドレスからメモリ回路1の全アドレスにデータ
がメモリされた時出力を発生し、その出力により
前記ゲート回路5を作動し、読出しアドレス指定
回路4に供給されるクロツク信号を第2のクロツ
ク信号9から第1のクロツク信号3に切換えるも
のである。
アドレス指定回路4の各指定アドレスを比較する
比較回路で、そのメモリ回路1に指定する各指定
アドレスからメモリ回路1の全アドレスにデータ
がメモリされた時出力を発生し、その出力により
前記ゲート回路5を作動し、読出しアドレス指定
回路4に供給されるクロツク信号を第2のクロツ
ク信号9から第1のクロツク信号3に切換えるも
のである。
以上のような構成において、正常な再生デイジ
タル信号がメモリ回路1並びにデータ誤り検出回
路6に入力されている状態ではそのデータ誤り検
出回路6には出力は発生されず、このため、再生
デイジタル信号は書込みアドレス指定回路2によ
り第1のクロツク信号3の周期に基づきメモリ回
路1のアドレスに順次メモリされて行き、また読
出しアドレス指定回路4により前記書込みアドレ
ス指定回路2のデータ書込み周期と同期して前記
メモリ回路1にメモリされたデイジタル信号がそ
のメモリされた順番に読出されて行く。すなわち
再生デイジタル信号はメモリ回路1のメモリ容量
分だけ遅延されて出力される。
タル信号がメモリ回路1並びにデータ誤り検出回
路6に入力されている状態ではそのデータ誤り検
出回路6には出力は発生されず、このため、再生
デイジタル信号は書込みアドレス指定回路2によ
り第1のクロツク信号3の周期に基づきメモリ回
路1のアドレスに順次メモリされて行き、また読
出しアドレス指定回路4により前記書込みアドレ
ス指定回路2のデータ書込み周期と同期して前記
メモリ回路1にメモリされたデイジタル信号がそ
のメモリされた順番に読出されて行く。すなわち
再生デイジタル信号はメモリ回路1のメモリ容量
分だけ遅延されて出力される。
そして、いま誤りデータが再生されて来るとこ
の誤りデータは上記の動作と同様にメモリ回路1
の各アドレスにメモリされて行くと同時に該誤り
データは誤りデータ検出回路6により検出され、
その誤りデータ期間はメモリ回路7でメモリされ
る。このメモリ回路7はこれにデータがメモリさ
れた時から出力を発生するまでの時間は上記メモ
リ回路1のメモリ容量により決定される遅延時
間、すなわちメモリ回路1にデータがメモリさ
れ、そのデータが読出されるまでの時間と同期さ
れており、またメモリ回路7にメモリされた誤り
データ期間に基づき制御回路8により読出しアド
レス指定回路4が読出すアドレスをメモリ回路1
の誤りデータがメモリされているアドレス分だけ
飛ばして読出すようになつているため、前記誤り
データがメモリ回路1にメモリされ、一定時間後
にそれが読出されようとした時、読出しアドレス
指定回路4はそのメモリ回路1の誤りデータがメ
モリされているアドレスを飛ばして次に正常なデ
ータがメモリされているアドレスを読出す。
の誤りデータは上記の動作と同様にメモリ回路1
の各アドレスにメモリされて行くと同時に該誤り
データは誤りデータ検出回路6により検出され、
その誤りデータ期間はメモリ回路7でメモリされ
る。このメモリ回路7はこれにデータがメモリさ
れた時から出力を発生するまでの時間は上記メモ
リ回路1のメモリ容量により決定される遅延時
間、すなわちメモリ回路1にデータがメモリさ
れ、そのデータが読出されるまでの時間と同期さ
れており、またメモリ回路7にメモリされた誤り
データ期間に基づき制御回路8により読出しアド
レス指定回路4が読出すアドレスをメモリ回路1
の誤りデータがメモリされているアドレス分だけ
飛ばして読出すようになつているため、前記誤り
データがメモリ回路1にメモリされ、一定時間後
にそれが読出されようとした時、読出しアドレス
指定回路4はそのメモリ回路1の誤りデータがメ
モリされているアドレスを飛ばして次に正常なデ
ータがメモリされているアドレスを読出す。
したがつて、誤りデータは出力されず、正常な
デイジタル信号が連続して出力されるものであ
る。この動作を第3図、第4図により図式化して
述べると、まず第3図はテープT上のa点で切断
し、かつ継いだ状態を示したもので、これを再生
した時その継ぎ目aの前後の範囲bに亘つてデー
タが誤る可能性がある。
デイジタル信号が連続して出力されるものであ
る。この動作を第3図、第4図により図式化して
述べると、まず第3図はテープT上のa点で切断
し、かつ継いだ状態を示したもので、これを再生
した時その継ぎ目aの前後の範囲bに亘つてデー
タが誤る可能性がある。
したがつて、いまメモリ回路1に時間eでこの
誤りデータがメモリされ、それが時系列的に時間
cで正に出力されようとした時、その誤りデータ
の時間がbである場合、その時間を飛ばしてd点
に読出すところを移す動作を行なう。
誤りデータがメモリされ、それが時系列的に時間
cで正に出力されようとした時、その誤りデータ
の時間がbである場合、その時間を飛ばしてd点
に読出すところを移す動作を行なう。
これにより、メモリ回路1からは正常なデータ
のみが読出されるのである。
のみが読出されるのである。
ここで、上記のような動作が1回行なわれると
メモリ回路1のメモリ可能容量はe,d間だけと
なり、次に誤りデータが入力されるとさらにメモ
リ可能なアドレスが減少して行くため、何個所も
編集したテープを再生するにはメモリ回路1の容
量を非常に大きくする必要がある。
メモリ回路1のメモリ可能容量はe,d間だけと
なり、次に誤りデータが入力されるとさらにメモ
リ可能なアドレスが減少して行くため、何個所も
編集したテープを再生するにはメモリ回路1の容
量を非常に大きくする必要がある。
このため、上記実施例ではメモリ回路7からゲ
ート回路5を前記読出しアドレス指定回路4が誤
りデータを飛ばして正常なデータがメモリされた
アドレスの読出し指定を行なうと同時にその読出
しアドレス指定回路4を第2のクロツク信号9に
より動作させるようにしたものである。
ート回路5を前記読出しアドレス指定回路4が誤
りデータを飛ばして正常なデータがメモリされた
アドレスの読出し指定を行なうと同時にその読出
しアドレス指定回路4を第2のクロツク信号9に
より動作させるようにしたものである。
この読出し用の第2のクロツク信号9の周波数
は書込み用のクロツク周波数よりも遅いため、メ
モリ回路1において書込みより読出しが遅れ、逆
に見るとメモリ回路1にメモリされている量(あ
るデータが書込み時から読出し時までメモリ回路
内に存在する時間と考えても良い)が徐々に増え
てゆく。つまり、誤りデータを読み飛ばしたた
め、メモリ回路1のメモリ容量は第4図に示すよ
うにe−d間に実質的に縮少されるが、上記のよ
うに読出しクロツクを遅くしたことによりe−d
間が拡大(d点がc点に近づく方向に拡大)し、
ついにはd点とc点とが一致する。
は書込み用のクロツク周波数よりも遅いため、メ
モリ回路1において書込みより読出しが遅れ、逆
に見るとメモリ回路1にメモリされている量(あ
るデータが書込み時から読出し時までメモリ回路
内に存在する時間と考えても良い)が徐々に増え
てゆく。つまり、誤りデータを読み飛ばしたた
め、メモリ回路1のメモリ容量は第4図に示すよ
うにe−d間に実質的に縮少されるが、上記のよ
うに読出しクロツクを遅くしたことによりe−d
間が拡大(d点がc点に近づく方向に拡大)し、
ついにはd点とc点とが一致する。
この時のメモリ容量すなわち読出しアドレス
(d点)と書込みアドレス(e点)との相対的な
差は、通常動作時の値(e−c間)と等しくな
る。比較回路10は書込みアドレスeと読出しア
ドレスdとの比較を行なうもので、e−d間がe
−c間と等しくなつたことを検出し、その出力に
よつてゲート回路5を作動し、読出しアドレス指
定回路のクロツクを元の第1のクロツク信号3に
戻す。
(d点)と書込みアドレス(e点)との相対的な
差は、通常動作時の値(e−c間)と等しくな
る。比較回路10は書込みアドレスeと読出しア
ドレスdとの比較を行なうもので、e−d間がe
−c間と等しくなつたことを検出し、その出力に
よつてゲート回路5を作動し、読出しアドレス指
定回路のクロツクを元の第1のクロツク信号3に
戻す。
このクロツク信号の切換えにより、データのメ
モリ回路1への書込みのオーバーフローを防止で
き、誤りデータのない時のメモリ回路1の動作に
戻すことができる。そして以降正常な動作が続け
られる。
モリ回路1への書込みのオーバーフローを防止で
き、誤りデータのない時のメモリ回路1の動作に
戻すことができる。そして以降正常な動作が続け
られる。
ここで、実際のデイジタル信号の再生におい
て、例えばテープの継ぎ目による誤りデータ時間
を0.2秒としてメモリ回路1のサンプル数を
10K、第1のクロツク信号3を50KHz、第2のク
ロツク信号を49.5KHzと設定した場合、メモリ回
路1にメモリされた誤りデータを飛ばすことによ
りメモリ回路1のメモリ容量が減少してから元の
メモリ容量に戻るまでの時間は20秒となる。
て、例えばテープの継ぎ目による誤りデータ時間
を0.2秒としてメモリ回路1のサンプル数を
10K、第1のクロツク信号3を50KHz、第2のク
ロツク信号を49.5KHzと設定した場合、メモリ回
路1にメモリされた誤りデータを飛ばすことによ
りメモリ回路1のメモリ容量が減少してから元の
メモリ容量に戻るまでの時間は20秒となる。
なお、前記メモリ回路1のメモリ容量が減少し
た後元に戻るまでの間、データ読出しクロツクが
書込みクロツクよりも遅いため、音程が僅かに変
化するが、これは聴感上ほとんど判別できない程
度とすることができ、実質何ら支障はない。
た後元に戻るまでの間、データ読出しクロツクが
書込みクロツクよりも遅いため、音程が僅かに変
化するが、これは聴感上ほとんど判別できない程
度とすることができ、実質何ら支障はない。
以上の実施例から明らかなように、本発明によ
ればデイジタル信号の再生において、誤りデータ
によるノイズを発生させることなく再生すること
ができるため、例えばPCM録音されたテープを
切断して継いだ編集テープをその継ぎ目によるノ
イズの発生なく再生することができるものであ
り、これはそのPCM録音されたテープの編集を
アナログ信号が録音されたテープの編集と同様の
編集を可能とする大きな効果が得られるものであ
る。
ればデイジタル信号の再生において、誤りデータ
によるノイズを発生させることなく再生すること
ができるため、例えばPCM録音されたテープを
切断して継いだ編集テープをその継ぎ目によるノ
イズの発生なく再生することができるものであ
り、これはそのPCM録音されたテープの編集を
アナログ信号が録音されたテープの編集と同様の
編集を可能とする大きな効果が得られるものであ
る。
しかも本発明は、誤りデータの存在を検出し
て、メモリ回路からの読出し時にその誤りデータ
の部分を飛ばして読み出すことにより誤りデータ
の再生を防止できるもので、さらにその読み飛し
を行なつた後、読出しクロツクを書込みクロツク
よりも遅くするものであるから、前記読み飛ばし
によつてメモリ回路内の実質的な記憶容量が減少
していた状態から徐々に記憶容量を元に戻すこと
ができ、そしてその記憶容量が元に戻つたことを
読出しアドレスと書込みアドレスの差により検出
することによつて再び読出しクロツクを書込みク
ロツクと同一速さに切換え、よつてメモリ回路を
元の記憶容量でひきつづき動作させることができ
る。
て、メモリ回路からの読出し時にその誤りデータ
の部分を飛ばして読み出すことにより誤りデータ
の再生を防止できるもので、さらにその読み飛し
を行なつた後、読出しクロツクを書込みクロツク
よりも遅くするものであるから、前記読み飛ばし
によつてメモリ回路内の実質的な記憶容量が減少
していた状態から徐々に記憶容量を元に戻すこと
ができ、そしてその記憶容量が元に戻つたことを
読出しアドレスと書込みアドレスの差により検出
することによつて再び読出しクロツクを書込みク
ロツクと同一速さに切換え、よつてメモリ回路を
元の記憶容量でひきつづき動作させることができ
る。
すなわち、編集作業のように誤りデータが何度
発生しても、再生時に読み飛ばす都度、読出しク
ロツクの切換えによつて実質的なメモリ容量を元
に戻すことができ、比較的小容量のメモリ回路で
も十分実用になるという優れた特長を有するもの
である。
発生しても、再生時に読み飛ばす都度、読出しク
ロツクの切換えによつて実質的なメモリ容量を元
に戻すことができ、比較的小容量のメモリ回路で
も十分実用になるという優れた特長を有するもの
である。
第1図はアナログ式録音再生機用テープの編集
を説明するための図、第2図は本発明の一実施例
を示すブロツク回路図、第3図はPCM録音再生
機用テープの編集を説明するための図、第4図は
メモリ回路のメモリ状態を時系列的に図式化した
図である。 S……再生デイジタル信号、1……メモリ回
路、2……書込みアドレス指定回路、3……第1
のクロツク信号、4……読出しアドレス指定回
路、5……ゲート回路、6……誤りデータ検出回
路、7……メモリ回路、8……制御回路、9……
第2のクロツク信号、10……比較回路。
を説明するための図、第2図は本発明の一実施例
を示すブロツク回路図、第3図はPCM録音再生
機用テープの編集を説明するための図、第4図は
メモリ回路のメモリ状態を時系列的に図式化した
図である。 S……再生デイジタル信号、1……メモリ回
路、2……書込みアドレス指定回路、3……第1
のクロツク信号、4……読出しアドレス指定回
路、5……ゲート回路、6……誤りデータ検出回
路、7……メモリ回路、8……制御回路、9……
第2のクロツク信号、10……比較回路。
Claims (1)
- 1 デイジタル信号を入力し、第1のクロツク信
号により順次書き込まれ、かつ通常はその第1の
クロツク信号と同一周波数のクロツク信号により
遅延されて順次デイジタル信号が読み出されるメ
モリ回路と、前記デイジタル信号を入力し、その
データ誤りを検出するデータ誤り検出回路と、前
記データ誤り検出回路によるデータ誤りの検出動
作に基づき前記メモリ回路にメモリされている誤
りデータを飛ばして該誤りデータの次にメモリさ
れているデイジタル信号を読み出すようにそのメ
モリ回路を制御する手段と、前記メモリ回路を制
御する手段によるデイジタル信号の読み出しクロ
ツクを前記第1のクロツク信号に代えてその第1
のクロツク信号よりも若干低い第2のクロツク信
号とする切換え手段と、前記メモリの書き込みア
ドレスと読み出しアドレスの比較を行ない、その
相対的な差が、データ誤りのない通常動作時の値
と同じになつたことを検出する検出手段と、前記
検出手段の出力により上記メモリ回路の読み出し
クロツクを第2のクロツク信号から第1のクロツ
ク信号に切換えるようにしたことを特徴とするデ
イジタル信号の再生装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8339178A JPS54139709A (en) | 1978-07-07 | 1978-07-07 | Reproducer of digital signals |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8339178A JPS54139709A (en) | 1978-07-07 | 1978-07-07 | Reproducer of digital signals |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4799078A Division JPS54139710A (en) | 1978-04-21 | 1978-04-21 | Reproducer of digial signals |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS54139709A JPS54139709A (en) | 1979-10-30 |
JPS6132744B2 true JPS6132744B2 (ja) | 1986-07-29 |
Family
ID=13801120
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8339178A Granted JPS54139709A (en) | 1978-07-07 | 1978-07-07 | Reproducer of digital signals |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS54139709A (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS573275A (en) * | 1980-06-03 | 1982-01-08 | Matsushita Electric Ind Co Ltd | Recorder and reproducer for digital signal |
-
1978
- 1978-07-07 JP JP8339178A patent/JPS54139709A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS54139709A (en) | 1979-10-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5323367A (en) | Reproduction or recording device having a pause function | |
JP3157963B2 (ja) | 光ディスク再生装置 | |
EP0155970A1 (en) | Apparatus for reproducing audio signal | |
US5295124A (en) | Optical recording apparatus | |
US5740144A (en) | Disk reproducing apparatus | |
JPS6131548B2 (ja) | ||
JPS6132744B2 (ja) | ||
US6351598B1 (en) | Apparatus and method for searching photo information in digital cassette recorder (DVCR) | |
JPH04232652A (ja) | 磁気テープの高速複写のための電子装置 | |
JPH041981A (ja) | 画像データのディジタルテープ記録方式 | |
JP3309638B2 (ja) | ダビング装置 | |
JP2915063B2 (ja) | ディジタル信号つなぎ記録方法及びディジタル信号記録再生装置 | |
JP2860093B2 (ja) | 情報記憶媒体再生装置 | |
JPH0294066A (ja) | 再生装置 | |
JPS6218983B2 (ja) | ||
JPH0370282A (ja) | 記録再生装置の調相装置 | |
JPS5897171A (ja) | 電子編集の編集点検出回路 | |
JP2916907B2 (ja) | ディスク再生装置 | |
JP3254926B2 (ja) | 情報信号再生装置 | |
JP2500727B2 (ja) | 光磁気ディスク装置 | |
JPH0473336B2 (ja) | ||
JPS6243272B2 (ja) | ||
JP2001035097A (ja) | ディスク再生装置 | |
JPS5815873B2 (ja) | 信号処理装置 | |
JPS60129990A (ja) | 磁気記録再生装置 |