JPS6130468B2 - - Google Patents
Info
- Publication number
- JPS6130468B2 JPS6130468B2 JP13336476A JP13336476A JPS6130468B2 JP S6130468 B2 JPS6130468 B2 JP S6130468B2 JP 13336476 A JP13336476 A JP 13336476A JP 13336476 A JP13336476 A JP 13336476A JP S6130468 B2 JPS6130468 B2 JP S6130468B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- image
- circuit
- still image
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000015654 memory Effects 0.000 claims description 102
- 238000000605 extraction Methods 0.000 description 8
- 238000005070 sampling Methods 0.000 description 7
- 238000001514 detection method Methods 0.000 description 6
- 239000000284 extract Substances 0.000 description 5
- 230000010355 oscillation Effects 0.000 description 5
- 238000000926 separation method Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 3
- 238000007493 shaping process Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
Landscapes
- Television Systems (AREA)
Description
【発明の詳細な説明】
本発明は、テレビジヨン信号の垂直ブランキン
グ期間中に通常のテレビジヨン放送画像の映像信
号とは別に重畳して送られてくる静止画像信号を
受信し記憶して静止画像を再生する静止画像受信
装置に関し、静止画像信号を記憶するメモリの電
力消費を少なくすることのできる装置を提供する
ものである。
グ期間中に通常のテレビジヨン放送画像の映像信
号とは別に重畳して送られてくる静止画像信号を
受信し記憶して静止画像を再生する静止画像受信
装置に関し、静止画像信号を記憶するメモリの電
力消費を少なくすることのできる装置を提供する
ものである。
テレビジヨン信号を用いて文字、図形等の静止
画像を伝送するシステムの一つとして次の如きも
のが考えられている。このシステムでは第1図A
のように1つの文字等の単位静止画像を横16ビツ
ト×縦16ビツト(16ライン)の絵素に分解し、こ
のような単位静止画像を適宜ビツトのスペースを
設けて水平に14個並べて1ライン当り合計256ビ
ツトとして1行分の静止画像とし、さらにこのよ
うな1行分の静止画像を適宜ラインのスペースを
設けて縦に8行並べて合計200ラインで1ペース
の静止画像を形成している。従つて1ページの静
止画像の合計の絵素数は256ビツト×200ライン=
51200ビツトである。
画像を伝送するシステムの一つとして次の如きも
のが考えられている。このシステムでは第1図A
のように1つの文字等の単位静止画像を横16ビツ
ト×縦16ビツト(16ライン)の絵素に分解し、こ
のような単位静止画像を適宜ビツトのスペースを
設けて水平に14個並べて1ライン当り合計256ビ
ツトとして1行分の静止画像とし、さらにこのよ
うな1行分の静止画像を適宜ラインのスペースを
設けて縦に8行並べて合計200ラインで1ペース
の静止画像を形成している。従つて1ページの静
止画像の合計の絵素数は256ビツト×200ライン=
51200ビツトである。
そして、このように絵素に分解した静止画像を
第1図A中に一点鎖線で示したように上方のライ
ンから順に水平方向に走査して同図Bのような1
ライン分256ビツトづつの画像信号を得、これを
同図Cに示すようにテレビジヨン信号の垂直ブラ
ンキング期間中の任意の水平期間4例えば第20H
目および第283H目)にそれぞれ静止画像の1水
平走査線(1ライン)分づつの256ビツトの静止
画像信号Vをスタート基準信号STX、番組コー
ド信号PCおよびライン番号コード信号LN等のコ
ード信号と共に重畳して送出し、受信側において
はこの画像信号V等を含むテレビジヨン信号をチ
ユーナ・映像検波回路等を受信回路で受信し、静
止画像信号抜取回路画像信号V等の静止画像信号
を取り、画像信号Vをメモリに順次記憶して蓄
え、その後再生回路においてこのメモリから画像
信号Vを陰極線管の水平・垂直走査と同期して連
続的に読み出し、混合増幅回路で通常のテレビジ
ヨン映像信号と混合し増幅して陰極線管上に第2
図の如く静止画像例えば文字を映出して表示す
る。
第1図A中に一点鎖線で示したように上方のライ
ンから順に水平方向に走査して同図Bのような1
ライン分256ビツトづつの画像信号を得、これを
同図Cに示すようにテレビジヨン信号の垂直ブラ
ンキング期間中の任意の水平期間4例えば第20H
目および第283H目)にそれぞれ静止画像の1水
平走査線(1ライン)分づつの256ビツトの静止
画像信号Vをスタート基準信号STX、番組コー
ド信号PCおよびライン番号コード信号LN等のコ
ード信号と共に重畳して送出し、受信側において
はこの画像信号V等を含むテレビジヨン信号をチ
ユーナ・映像検波回路等を受信回路で受信し、静
止画像信号抜取回路画像信号V等の静止画像信号
を取り、画像信号Vをメモリに順次記憶して蓄
え、その後再生回路においてこのメモリから画像
信号Vを陰極線管の水平・垂直走査と同期して連
続的に読み出し、混合増幅回路で通常のテレビジ
ヨン映像信号と混合し増幅して陰極線管上に第2
図の如く静止画像例えば文字を映出して表示す
る。
このような静止画像受信装置についてさらに詳
細に第3図を用いて説明する。ここで1はチユー
ナ2、VIF回路3、映像検波回路4等を含んだテ
レビジヨン画像信号および静止画像信号の受信回
路、5はこの受信回路の出力を2値信号に波形整
形する波形整形回路、6は同期分離回路、7は水
平同期信号に同期して水平パルスを発振するよう
にAFC回路を内蔵した水平発振回路、8は垂直
同期分離回路である。
細に第3図を用いて説明する。ここで1はチユー
ナ2、VIF回路3、映像検波回路4等を含んだテ
レビジヨン画像信号および静止画像信号の受信回
路、5はこの受信回路の出力を2値信号に波形整
形する波形整形回路、6は同期分離回路、7は水
平同期信号に同期して水平パルスを発振するよう
にAFC回路を内蔵した水平発振回路、8は垂直
同期分離回路である。
また、9は第20H目(および第283H目、以下
第283H目については記載を省略する。)に重畳さ
れている静止画像信号を抜取るために、水平・垂
直信号をもとにして、この第20H目の期間に抜取
ゲートパルスを発生する抜取パルス発生回路、1
0は静止画像を陰極線管上に表示する際の最上端
である水平走査線(たとえば第41H目:以下第
41H目を用いて説明する)の始まり時点を検出す
る41H目検出回路であり、いずれも水平パルスを
計数することによつてこれらの出力を発生する。
第283H目については記載を省略する。)に重畳さ
れている静止画像信号を抜取るために、水平・垂
直信号をもとにして、この第20H目の期間に抜取
ゲートパルスを発生する抜取パルス発生回路、1
0は静止画像を陰極線管上に表示する際の最上端
である水平走査線(たとえば第41H目:以下第
41H目を用いて説明する)の始まり時点を検出す
る41H目検出回路であり、いずれも水平パルスを
計数することによつてこれらの出力を発生する。
さらに11は、表示用の陰極線管で現在走査中
の水平走査線が上述の静止画像の上端である第
41H目の水平走査線から数えて第何番目のもので
あるかを水平発振回路7又は後述する分周回路1
4からの水平パルスあるいはフライバツクパルス
を計数することによつて検出するライン番号カウ
ンタであり、これらが水平、垂直同期信号から制
御用の各信号を発生する部分である。
の水平走査線が上述の静止画像の上端である第
41H目の水平走査線から数えて第何番目のもので
あるかを水平発振回路7又は後述する分周回路1
4からの水平パルスあるいはフライバツクパルス
を計数することによつて検出するライン番号カウ
ンタであり、これらが水平、垂直同期信号から制
御用の各信号を発生する部分である。
次に、12はカラーバースト信号をもとにして
局部副搬送波信号scを発生する副搬送発振回
路、13はこの副搬送波信号scを3/2逓倍して
3/2scの基準クロツク信号を得る逓倍回路、1
4はこの基準クロツク信号を分周して各種の周波
数の基本クロツク信号を得る分周回路であり、こ
の分周回路14の出力信号を基礎としてメモリの
駆動用にはメモリクロツク発生回路15で、受信
信号中の番組コード信号PCの抜取用およびライ
ン番号信号LNの抜取用には受信クロツク発生回
路16で、それぞれ所定の時期に所定幅・所定数
のクロツク信号を発生する。これらが各信号のビ
ツト単位の制御のための信号を発生する部分であ
る。
局部副搬送波信号scを発生する副搬送発振回
路、13はこの副搬送波信号scを3/2逓倍して
3/2scの基準クロツク信号を得る逓倍回路、1
4はこの基準クロツク信号を分周して各種の周波
数の基本クロツク信号を得る分周回路であり、こ
の分周回路14の出力信号を基礎としてメモリの
駆動用にはメモリクロツク発生回路15で、受信
信号中の番組コード信号PCの抜取用およびライ
ン番号信号LNの抜取用には受信クロツク発生回
路16で、それぞれ所定の時期に所定幅・所定数
のクロツク信号を発生する。これらが各信号のビ
ツト単位の制御のための信号を発生する部分であ
る。
次に、これらの制御用信号・クロツク信号を用
いて静止画像を受信する手段について説明する。
いて静止画像を受信する手段について説明する。
ここで操作者はいずれの番組の静止画像を受信
するかを番組指定回路17で指定する。そして、
信号抜取用のゲート回路18においては抜取パル
ス発生回路9からの第20H目における抜取用ゲー
トパルスによつて波形整形回路5の出力中から第
20H目に重畳されている静止画像信号の各信号
STX、PC、LN、Vを抜取り、これを入力ゲート
回路19と番組コード信号抜取回路20およびラ
イン番号信号抜取回路21に供給する。
するかを番組指定回路17で指定する。そして、
信号抜取用のゲート回路18においては抜取パル
ス発生回路9からの第20H目における抜取用ゲー
トパルスによつて波形整形回路5の出力中から第
20H目に重畳されている静止画像信号の各信号
STX、PC、LN、Vを抜取り、これを入力ゲート
回路19と番組コード信号抜取回路20およびラ
イン番号信号抜取回路21に供給する。
一方、番組コード信号抜取回路20では受信ク
ロツク発生回路16から供給される4ビツトの番
組コード抜取用クロツク信号を用いて4ビツトの
番組コード信号LNを抜取り、これを1フイール
ド期間保持する。そして比較回路22においてこ
の抜取つた番組コード信号PCと番組指定回路1
7で操作者から指定された番組指定コード信号と
を比較し、両者が一致したときにのみ一致出力を
発生して入力ゲート回路19を開き、受信した画
像信号Vを1ライン分の記憶容量すなわち256ビ
ツトの記憶容量のダイナミツクシフトレジスタ等
で構成したバツフアメモリ23に書き込んで記憶
させる。この場合、バツフアメモリ23には第
20H目における画像信号Vの間だけメモリクロツ
ク発生回路15から256ビツトの書き込み用クロ
ツク信号を与えて画像信号Vのみを記憶させる。
ロツク発生回路16から供給される4ビツトの番
組コード抜取用クロツク信号を用いて4ビツトの
番組コード信号LNを抜取り、これを1フイール
ド期間保持する。そして比較回路22においてこ
の抜取つた番組コード信号PCと番組指定回路1
7で操作者から指定された番組指定コード信号と
を比較し、両者が一致したときにのみ一致出力を
発生して入力ゲート回路19を開き、受信した画
像信号Vを1ライン分の記憶容量すなわち256ビ
ツトの記憶容量のダイナミツクシフトレジスタ等
で構成したバツフアメモリ23に書き込んで記憶
させる。この場合、バツフアメモリ23には第
20H目における画像信号Vの間だけメモリクロツ
ク発生回路15から256ビツトの書き込み用クロ
ツク信号を与えて画像信号Vのみを記憶させる。
このバツフアメモリ23にはさらに毎Hに1回
づつの割合で記憶内容の画像信号Vを循環させる
ように1H当り256ビツトづつの循環用クロツク信
号を与えるようにし、特に第41H目から第240H
目までの200H間の静止画像表示期間には後述す
るメインメモリと同一のクロツク信号で駆動し循
環させるようにしている。
づつの割合で記憶内容の画像信号Vを循環させる
ように1H当り256ビツトづつの循環用クロツク信
号を与えるようにし、特に第41H目から第240H
目までの200H間の静止画像表示期間には後述す
るメインメモリと同一のクロツク信号で駆動し循
環させるようにしている。
これと同時に、ライン番号信号抜取回路21で
は受信クロツク発生回路16から供給されるライ
ン番号信号抜取用クロツク信号を用いて静止画像
信号中の8ビツトのライン番号信号LNを抜取
り、これを1フイールド間保持する。そして、ラ
イン番号比較回路24においてライン番号カウン
タ11からのカウント出力と静止画像信号から抜
取つたライン番号LNとを比較して両者が一致し
たときに一致出力を発生し、この一致出力によつ
て転送ゲート回路25を開いてバツフアメモリ2
3に記憶していた受信したばかりの画像信号Vを
メインメモリ26の所定のラインの記憶位置に書
き込み記憶させる。
は受信クロツク発生回路16から供給されるライ
ン番号信号抜取用クロツク信号を用いて静止画像
信号中の8ビツトのライン番号信号LNを抜取
り、これを1フイールド間保持する。そして、ラ
イン番号比較回路24においてライン番号カウン
タ11からのカウント出力と静止画像信号から抜
取つたライン番号LNとを比較して両者が一致し
たときに一致出力を発生し、この一致出力によつ
て転送ゲート回路25を開いてバツフアメモリ2
3に記憶していた受信したばかりの画像信号Vを
メインメモリ26の所定のラインの記憶位置に書
き込み記憶させる。
メインメモリ26は通常には静止画像の総絵素
数すなわち256ビツト×200H分=51200ビツトの
容量を持つ高速シフトレジスタ等で構成した記憶
回路であり、上記のようにしてライン番号カウン
タ11のカウント出力と受信したライン番号信号
LNとが一致したときにメインメモリ26内にお
けるこのライン番号と対応する記憶部分に新たな
画像信号Vを書き込む。
数すなわち256ビツト×200H分=51200ビツトの
容量を持つ高速シフトレジスタ等で構成した記憶
回路であり、上記のようにしてライン番号カウン
タ11のカウント出力と受信したライン番号信号
LNとが一致したときにメインメモリ26内にお
けるこのライン番号と対応する記憶部分に新たな
画像信号Vを書き込む。
また、メモリクロツク発生回路15ではこの表
示期間である第41H目から第240H目までの200H
期間には毎Hに256ビツトづつのクロツク信号を
発生し、これをメインメモリ26に供給してメイ
ンメモリ26を駆動する。
示期間である第41H目から第240H目までの200H
期間には毎Hに256ビツトづつのクロツク信号を
発生し、これをメインメモリ26に供給してメイ
ンメモリ26を駆動する。
そしてこのような書き込み動作をくり返すこと
により、受信した画像信号Vを順次メインメモリ
26に記憶することができ、表示期間である第
41H目から第240H目までの200H期間に毎H当り
256ビツトの割合で読み出し用クロツク信号をメ
インメモリ26に供給してこの画像信号Vを読み
出し、混合回路27、映像増幅回路28を介して
通常のテレビジヨン受像機の陰極線管29に加え
ることによつて、その陰極線管29上に静止画像
を映出することができる。
により、受信した画像信号Vを順次メインメモリ
26に記憶することができ、表示期間である第
41H目から第240H目までの200H期間に毎H当り
256ビツトの割合で読み出し用クロツク信号をメ
インメモリ26に供給してこの画像信号Vを読み
出し、混合回路27、映像増幅回路28を介して
通常のテレビジヨン受像機の陰極線管29に加え
ることによつて、その陰極線管29上に静止画像
を映出することができる。
混合回路27において映像検波回路4からの通
常のテレビジヨン受像画像信号とメインメモリ2
6からの静止画像の画像信号とを混合すれば、第
2図に示すように通常のテレビジヨン受像画像
(動画)と静止画像とを重ねて陰極線管29に表
示することができる。
常のテレビジヨン受像画像信号とメインメモリ2
6からの静止画像の画像信号とを混合すれば、第
2図に示すように通常のテレビジヨン受像画像
(動画)と静止画像とを重ねて陰極線管29に表
示することができる。
さて、このようにして静止画像信号を受信して
静止画像を再生することができるのであるが、こ
こで静止画像の画像信号を記憶蓄積するメインメ
モリ26における消費電力に注目する。メインメ
モリ26としては上述のような51200ビツトの容
量を持つ高速シフトレジスタを考え、200ライン
分の静止画像を記憶するために毎フイールドの
262,5H期間のうちの第41H目から第240H目まで
の200H期間に1H当り256ビツトづつクロツクす
るものとする。そして、画像信号およびクロツク
信号の1ビツトのパルス幅を1/3/2sc= 186.2nsecとすると、各Hの63.56μsecのうちの
メモリクロツク期間は186.2ssec×256ビツト=
47.7μsecとなり、メインメモリ26の駆動率は
200/262.5×47.7/63.56×100=57.
2%となる。従つてメモリ クロツクのデユーテイを規格通りの25%に設定し
ておくとメインメモリ28の電力消費はシフトレ
ジスタの定格最大消費電力に対して57.2%とな
り、周囲温度の上昇等を考慮すればこれは相当に
苛酷な使用状態となつて信頼性の点等に悪影響を
及ぼす不都合がある。
静止画像を再生することができるのであるが、こ
こで静止画像の画像信号を記憶蓄積するメインメ
モリ26における消費電力に注目する。メインメ
モリ26としては上述のような51200ビツトの容
量を持つ高速シフトレジスタを考え、200ライン
分の静止画像を記憶するために毎フイールドの
262,5H期間のうちの第41H目から第240H目まで
の200H期間に1H当り256ビツトづつクロツクす
るものとする。そして、画像信号およびクロツク
信号の1ビツトのパルス幅を1/3/2sc= 186.2nsecとすると、各Hの63.56μsecのうちの
メモリクロツク期間は186.2ssec×256ビツト=
47.7μsecとなり、メインメモリ26の駆動率は
200/262.5×47.7/63.56×100=57.
2%となる。従つてメモリ クロツクのデユーテイを規格通りの25%に設定し
ておくとメインメモリ28の電力消費はシフトレ
ジスタの定格最大消費電力に対して57.2%とな
り、周囲温度の上昇等を考慮すればこれは相当に
苛酷な使用状態となつて信頼性の点等に悪影響を
及ぼす不都合がある。
そこで本発明はかかる静止画像の画像信号を記
憶蓄積するメモリの駆動率を低減して電力消費を
少なくし信頼性等の向上を図ることのできる装置
を提供することを目的とするものである。
憶蓄積するメモリの駆動率を低減して電力消費を
少なくし信頼性等の向上を図ることのできる装置
を提供することを目的とするものである。
以下、本発明の一実施例について第4,5図と
ともに説明する。この実施例の装置は、上述のよ
うな目的を達成するために第3図に示したような
基本的な構成の装置において、メインメモリ26
を2つのメインメモリブロツク26A,26Bに
分割してこれを交互にクロツクして駆動するよう
にし、各々の分割したメインメモリブロツクの駆
動率を従来の2分の1にしてそれぞれのメインメ
モリブロツクにおける定格最大消費電力に対する
実際の消費電力の割り合いを従来の約2分の1に
まで低減するようにしたものである。
ともに説明する。この実施例の装置は、上述のよ
うな目的を達成するために第3図に示したような
基本的な構成の装置において、メインメモリ26
を2つのメインメモリブロツク26A,26Bに
分割してこれを交互にクロツクして駆動するよう
にし、各々の分割したメインメモリブロツクの駆
動率を従来の2分の1にしてそれぞれのメインメ
モリブロツクにおける定格最大消費電力に対する
実際の消費電力の割り合いを従来の約2分の1に
まで低減するようにしたものである。
まず、第4図において、26A,26Bは第3
図におけるメインメモリ26をそれぞれ静止画像
の奇数ラインと偶数ラインの画像信号を記憶する
ように2分の1づつの記憶容量に分割して25600
ビツトづつの記憶容量にしてそれぞれ別々のチツ
プ又は別々のパツケージに分けて構成した2つの
メモリブロツクであり、2つのメインメモリブロ
ツク26A,26Bによつて1つのメインメモリ
26を構成する。そして、静止画像の奇数ライン
記憶用のメインメモリブロツク26Aは表示期間
中の第41,43,45……139H目の奇数ラインの期
間にのみクロツクし、静止画像の偶数ライン記憶
用のメインメモリブロツク26Bは表示期間中の
第42,44……240H目の偶数ラインの期間にのみ
クロツクして、それぞれ駆動する。
図におけるメインメモリ26をそれぞれ静止画像
の奇数ラインと偶数ラインの画像信号を記憶する
ように2分の1づつの記憶容量に分割して25600
ビツトづつの記憶容量にしてそれぞれ別々のチツ
プ又は別々のパツケージに分けて構成した2つの
メモリブロツクであり、2つのメインメモリブロ
ツク26A,26Bによつて1つのメインメモリ
26を構成する。そして、静止画像の奇数ライン
記憶用のメインメモリブロツク26Aは表示期間
中の第41,43,45……139H目の奇数ラインの期
間にのみクロツクし、静止画像の偶数ライン記憶
用のメインメモリブロツク26Bは表示期間中の
第42,44……240H目の偶数ラインの期間にのみ
クロツクして、それぞれ駆動する。
30はかかる奇数ラインと偶数ラインの動作を
切換えるための切換信号を発生する切換信号発生
回路、25はその切換信号によつてメインメモリ
ブロツク26A,26Bへの画像信号の記憶書き
込みを制御する入力ゲート回路31は切換信号に
よつてメインメモリブロツク26A,26Bへの
クロツク信号の供給を切換えるクロツク切換回
路、32はメインメモリブロツク26A,26B
から読み出した画像信号を切換信号によつて切換
えて出力する出力切換回路である。
切換えるための切換信号を発生する切換信号発生
回路、25はその切換信号によつてメインメモリ
ブロツク26A,26Bへの画像信号の記憶書き
込みを制御する入力ゲート回路31は切換信号に
よつてメインメモリブロツク26A,26Bへの
クロツク信号の供給を切換えるクロツク切換回
路、32はメインメモリブロツク26A,26B
から読み出した画像信号を切換信号によつて切換
えて出力する出力切換回路である。
切換信号発生回路30にはラインカウンタ33
Aとその出力を反転する反転器33Bを設け、ラ
インカウンタ33Aは垂直パルスでリセツトして
水平パルスを計数し、奇数ラインにおいて高レベ
ルとなる出力を取り出し、反転器33Bからは逆
に偶数ラインにおいて高レベルとなる出力を取り
出す。このように水平パルスを計数することによ
つてライン切換信号を発生するようにしているの
できわめて簡単な回路で構成することができる。
Aとその出力を反転する反転器33Bを設け、ラ
インカウンタ33Aは垂直パルスでリセツトして
水平パルスを計数し、奇数ラインにおいて高レベ
ルとなる出力を取り出し、反転器33Bからは逆
に偶数ラインにおいて高レベルとなる出力を取り
出す。このように水平パルスを計数することによ
つてライン切換信号を発生するようにしているの
できわめて簡単な回路で構成することができる。
このライン切換信号はそれぞれクロツク切換回
路31中のANDゲート35A,35Bに加え、
ここでメモリクロツク発生回路15から毎Hに
256ビツトづつ発生されているクロツク信号をゲ
ートしてそれぞれメインメモリブロツク26A,
26Bに供給する。従つてANDゲート35Aで
は奇数ラインの切換信号によつて第41,43……
139H目の奇数ラインの期間にクロツク信号をメ
インメモリブロツク26Aに供給してこれを駆動
することができ、ANDゲート35Bでは偶数ラ
インの切換信号によつて第42,44……240H目の
偶数ラインの期間にクロツク信号をメインメモリ
ブロツク26Bに供給してこれを駆動することが
できる。
路31中のANDゲート35A,35Bに加え、
ここでメモリクロツク発生回路15から毎Hに
256ビツトづつ発生されているクロツク信号をゲ
ートしてそれぞれメインメモリブロツク26A,
26Bに供給する。従つてANDゲート35Aで
は奇数ラインの切換信号によつて第41,43……
139H目の奇数ラインの期間にクロツク信号をメ
インメモリブロツク26Aに供給してこれを駆動
することができ、ANDゲート35Bでは偶数ラ
インの切換信号によつて第42,44……240H目の
偶数ラインの期間にクロツク信号をメインメモリ
ブロツク26Bに供給してこれを駆動することが
できる。
一方、ライン切換信号は出力切換回路32の
ANDゲート36A,36Bに加え、ANDゲート
36Aでは奇数ラインの切換信号によつて奇数ラ
インの期間に駆動されているメインメモリブロツ
ク26Aから読み出した画像信号を取り出し、
ANDゲート36Bでは偶数ラインの切換信号に
よつて偶数ラインの期間に駆動されているメイン
メモリブロツク26Bから読み出した画像信号を
取り出して、それぞれORゲート37を介して出
力する。このように、交互に読み出せば奇数ライ
ンと偶数ラインを組合わせて1つのメモリの場合
と同様の画像信号を出力でき、しかも駆動してい
るメモリブロツク26A,26Bからのみ画像信
号を取り出すようにすれば、駆動休止中のメモリ
ブロツクからの出力が雑音信号として混入するお
それがなく、高品質の静止画像を再生することが
できる。
ANDゲート36A,36Bに加え、ANDゲート
36Aでは奇数ラインの切換信号によつて奇数ラ
インの期間に駆動されているメインメモリブロツ
ク26Aから読み出した画像信号を取り出し、
ANDゲート36Bでは偶数ラインの切換信号に
よつて偶数ラインの期間に駆動されているメイン
メモリブロツク26Bから読み出した画像信号を
取り出して、それぞれORゲート37を介して出
力する。このように、交互に読み出せば奇数ライ
ンと偶数ラインを組合わせて1つのメモリの場合
と同様の画像信号を出力でき、しかも駆動してい
るメモリブロツク26A,26Bからのみ画像信
号を取り出すようにすれば、駆動休止中のメモリ
ブロツクからの出力が雑音信号として混入するお
それがなく、高品質の静止画像を再生することが
できる。
さらに、入力ゲート回路25においてはそれぞ
れのメインメモリブロツク26A,26Bの入力
端子毎にANDゲート38A〜40A,38B〜
40BとORゲート41A,41Bからなるゲー
ト群を設け、それぞれのメインメモリブロツク2
6A,26Bの記憶している画像信号はANDゲ
ート38A,38Bを介して循環可能とし、ま
た、バツフアメモリ23からの新たな画像信号V
はANDゲート39A,39Bを介してそれぞれ
のメインメモリブロツク26A,36Bに書き込
み記憶させるようにしている。
れのメインメモリブロツク26A,26Bの入力
端子毎にANDゲート38A〜40A,38B〜
40BとORゲート41A,41Bからなるゲー
ト群を設け、それぞれのメインメモリブロツク2
6A,26Bの記憶している画像信号はANDゲ
ート38A,38Bを介して循環可能とし、ま
た、バツフアメモリ23からの新たな画像信号V
はANDゲート39A,39Bを介してそれぞれ
のメインメモリブロツク26A,36Bに書き込
み記憶させるようにしている。
ただし、新たに受信されてバツフアメモリ23
に一時的に蓄えられている1ライン分の画像信号
Vはメインメモリブロツク26A,26Bの所定
の記憶位置に書き込んで正しく記憶するように転
送しなければならないので、比較回路24におい
て新たな画像信号Vに付されているライン番号コ
ード信号LNとライン番号カウンタ11からの現
在走査中の水平走査線の番号を示す信号とを比較
して両者が一致したときすなわち新たな画像信号
Vを転送書き込むべき位置にまでメインメモリブ
ロツク26A,26Bがクロツクされたときに
1H期間の幅の一致出力を転送パルスとして第5
図Eのように発生し、そしてこれをライン切換信
号によつて制御しているANDゲート40A,4
0Bに加えてここで転送期間がメインメモリブロ
ツク26A,26Bのいずれを駆動している期間
にあるかを識別する。転送期間が奇数ラインの期
間でメインメモリブロツク26Aを駆動している
期間にあるときにはANDゲート40Aから転送
パルスEを取り出してANDゲート39Aを導通
させ、新たな画像信号Vをメインメモリブロツク
26Aの所定位置に転送して書き込む。逆に、転
送期間が偶数ラインの期間でメインメモリブロツ
ク26Bを駆動している期間にあるときには
ANDゲート40Bから転送パルスEを取り出し
てANDゲート39Bを導通させ、新たな画像信
号Vをメインメモリブロツク26Bの所定の位置
に書き込む。このように駆動しているメインメモ
リブロツクにのみ画像信号を加えるようにするこ
とによつて、他方のメインメモリブロツクに不必
要な入力を加えて雑音信号として書き込むような
おそれをなくすることができ、やはり高品質の静
止画像の再生を可能にすることができる。
に一時的に蓄えられている1ライン分の画像信号
Vはメインメモリブロツク26A,26Bの所定
の記憶位置に書き込んで正しく記憶するように転
送しなければならないので、比較回路24におい
て新たな画像信号Vに付されているライン番号コ
ード信号LNとライン番号カウンタ11からの現
在走査中の水平走査線の番号を示す信号とを比較
して両者が一致したときすなわち新たな画像信号
Vを転送書き込むべき位置にまでメインメモリブ
ロツク26A,26Bがクロツクされたときに
1H期間の幅の一致出力を転送パルスとして第5
図Eのように発生し、そしてこれをライン切換信
号によつて制御しているANDゲート40A,4
0Bに加えてここで転送期間がメインメモリブロ
ツク26A,26Bのいずれを駆動している期間
にあるかを識別する。転送期間が奇数ラインの期
間でメインメモリブロツク26Aを駆動している
期間にあるときにはANDゲート40Aから転送
パルスEを取り出してANDゲート39Aを導通
させ、新たな画像信号Vをメインメモリブロツク
26Aの所定位置に転送して書き込む。逆に、転
送期間が偶数ラインの期間でメインメモリブロツ
ク26Bを駆動している期間にあるときには
ANDゲート40Bから転送パルスEを取り出し
てANDゲート39Bを導通させ、新たな画像信
号Vをメインメモリブロツク26Bの所定の位置
に書き込む。このように駆動しているメインメモ
リブロツクにのみ画像信号を加えるようにするこ
とによつて、他方のメインメモリブロツクに不必
要な入力を加えて雑音信号として書き込むような
おそれをなくすることができ、やはり高品質の静
止画像の再生を可能にすることができる。
もちろん、この転送期間にはANDゲート38
A,38Bを遮断してメインメモリブロツク26
A,26Bの記憶内容の循環を切断し、それ以外
の期間にはANDゲート38A,38Bを導通さ
せて記憶内容の画像信号を循環させる。
A,38Bを遮断してメインメモリブロツク26
A,26Bの記憶内容の循環を切断し、それ以外
の期間にはANDゲート38A,38Bを導通さ
せて記憶内容の画像信号を循環させる。
このようにして、メインメモリブロツク26A
と26Bを総合して全体として見れば従来と同様
に画像信号Vを書き込み記憶して静止画像を表示
することができる。
と26Bを総合して全体として見れば従来と同様
に画像信号Vを書き込み記憶して静止画像を表示
することができる。
しかも個々のメインメモリブロツク26A,2
6Bのそれぞれは静止画像の奇数ラインの期間
か、もしくは偶数ラインの期間のいずれか一方の
期間のみしか駆動しないこととなるのでその駆動
率をそれぞれ従来の約2分の1にすることがで
き、定格(許容)消費電力に対する電力消費量を
少なくして信頼性の向上を図ることができるもの
である。
6Bのそれぞれは静止画像の奇数ラインの期間
か、もしくは偶数ラインの期間のいずれか一方の
期間のみしか駆動しないこととなるのでその駆動
率をそれぞれ従来の約2分の1にすることがで
き、定格(許容)消費電力に対する電力消費量を
少なくして信頼性の向上を図ることができるもの
である。
さらに、このように2つのメインメモリを1ラ
イン毎にクロツクするようにすればそれぞれのメ
インメモリのクロツク休止期間を短くすることが
でき、特にメインメモリをダイナミツクシフトレ
ジスタで構成した場合でもクロツク休止による記
憶内容の消失のおそれをなくすることができる。
イン毎にクロツクするようにすればそれぞれのメ
インメモリのクロツク休止期間を短くすることが
でき、特にメインメモリをダイナミツクシフトレ
ジスタで構成した場合でもクロツク休止による記
憶内容の消失のおそれをなくすることができる。
また、このように1ライン毎に2つのメインメ
モリに記憶しているので、メモリをRAM(ラン
ダムアクセスメモリ)で構成し、ライン内挿法に
よつて画像のラウンデイング(もしくはスムーズ
イング)を行なう場合にも両メインメモリを同時
にクロツクするだけで可能となり、1H期間の遅
延線等を用いる必要をなくすることができる。
モリに記憶しているので、メモリをRAM(ラン
ダムアクセスメモリ)で構成し、ライン内挿法に
よつて画像のラウンデイング(もしくはスムーズ
イング)を行なう場合にも両メインメモリを同時
にクロツクするだけで可能となり、1H期間の遅
延線等を用いる必要をなくすることができる。
また、本発明は上述したような伝送方式による
静止画像の受信装置以外にも、画像信号をメモリ
に記憶するような方式のものに広く用いることが
できる。
静止画像の受信装置以外にも、画像信号をメモリ
に記憶するような方式のものに広く用いることが
できる。
以上詳述したように本発明の静止画像受信装置
は、テレビジヨン信号の垂直帰線期間中に重畳し
て送られてくる静止画像用の画像信号を受信する
受信回路と、この画像信号を記憶蓄積するメモリ
と、このメモリから画像信号を読み出す静止画像
再生回路とを備えるとともに、上記メモリはその
記憶容量を2分割した2つのメモリブロツクによ
り構成して各メモリブロツクに上記静止画像の奇
数ラインと偶数ラインの画像信号を別々に記憶蓄
積するようにし、かつ、上記複数個のメモリブロ
ツクを記憶するラインに相当する期間だけクロツ
クして駆動することを特徴とするものであるの
で、それぞれのメモリブロツクの駆動率を小さく
して各メモリブロツクにおける消費電力をその定
格最大消費電力に比して小さいものとすることが
でき、寿命や信頼性を向上することができるもの
である。
は、テレビジヨン信号の垂直帰線期間中に重畳し
て送られてくる静止画像用の画像信号を受信する
受信回路と、この画像信号を記憶蓄積するメモリ
と、このメモリから画像信号を読み出す静止画像
再生回路とを備えるとともに、上記メモリはその
記憶容量を2分割した2つのメモリブロツクによ
り構成して各メモリブロツクに上記静止画像の奇
数ラインと偶数ラインの画像信号を別々に記憶蓄
積するようにし、かつ、上記複数個のメモリブロ
ツクを記憶するラインに相当する期間だけクロツ
クして駆動することを特徴とするものであるの
で、それぞれのメモリブロツクの駆動率を小さく
して各メモリブロツクにおける消費電力をその定
格最大消費電力に比して小さいものとすることが
でき、寿命や信頼性を向上することができるもの
である。
また、画像信号を1ライン分づつ別のメモリブ
ロツクに書き込むようにしているので、メモリブ
ロツクの駆動切換用のライン切換信号をラインカ
ウンタと反転器とで発生することができ、駆動切
換のための回路構成をきわめて簡単なものとする
ことができるものである。
ロツクに書き込むようにしているので、メモリブ
ロツクの駆動切換用のライン切換信号をラインカ
ウンタと反転器とで発生することができ、駆動切
換のための回路構成をきわめて簡単なものとする
ことができるものである。
さらに複数個のメモリブロツクのうち、クロツ
クして駆動しているものにのみ新たな画像信号を
供給して書き込み、またこのクロツクして駆動し
ているものからのみ画像信号を読み出すようにし
たので、その他のメモリブロツクに誤つて書き込
んだりその他のメモリブロツクから不要な画像信
号を読み出したりすることがなく、雑音信号のな
い高品質の静止画像を再生することができるもの
である。
クして駆動しているものにのみ新たな画像信号を
供給して書き込み、またこのクロツクして駆動し
ているものからのみ画像信号を読み出すようにし
たので、その他のメモリブロツクに誤つて書き込
んだりその他のメモリブロツクから不要な画像信
号を読み出したりすることがなく、雑音信号のな
い高品質の静止画像を再生することができるもの
である。
第1図A,B,C,Dは静止画像の伝送方式の
一例を説明するための静止画像の正面図および波
形図、第2図は静止画像の表示態様を示す正面
図、第3図は静止画像受信装置の基本的な構成の
ブロツク線図、第4図は本発明の一実施例におけ
る静止画像受信装置の要部の詳細なブロツク線図
である。 1……受信回路、2……チユーナ、3……VIF
回路、4……映像検波回路、5……波形整形回
路、6……同期分離回路、7……水平発振回路、
8……垂直同期分離回路、9……抜取りパルス発
生回路、10……41H目検出回路、11……ライ
ン番号カウンタ、12……副搬送波発振回路、1
3……逓倍回路、14……分周回路、15……メ
モリクロツク発生回路、16……受信クロツク発
生回路、17……番組指定回路、18……ゲート
回路、19……入力ゲート回路、20……番組コ
ード信号抜取回路、21……ライン番号信号抜取
回路、22……比較回路、23……バツフアメモ
リ、24……ライン番号比較回路、25……転送
ゲート回路、26……メインメモリ、26A,2
6B……メインメモリブロツク、27……混合回
路、28……映像増幅回路、29……陰極線管、
30……切換信号発生回路、31……クロツク切
換回路、32……出力切換回路、33……ライン
カウンタ、33B……反転器、34A,34B,
35A,35B,36A,36B,38A,39
B,40A,40B……ANDゲート、37,4
1A,41B……ORゲート。
一例を説明するための静止画像の正面図および波
形図、第2図は静止画像の表示態様を示す正面
図、第3図は静止画像受信装置の基本的な構成の
ブロツク線図、第4図は本発明の一実施例におけ
る静止画像受信装置の要部の詳細なブロツク線図
である。 1……受信回路、2……チユーナ、3……VIF
回路、4……映像検波回路、5……波形整形回
路、6……同期分離回路、7……水平発振回路、
8……垂直同期分離回路、9……抜取りパルス発
生回路、10……41H目検出回路、11……ライ
ン番号カウンタ、12……副搬送波発振回路、1
3……逓倍回路、14……分周回路、15……メ
モリクロツク発生回路、16……受信クロツク発
生回路、17……番組指定回路、18……ゲート
回路、19……入力ゲート回路、20……番組コ
ード信号抜取回路、21……ライン番号信号抜取
回路、22……比較回路、23……バツフアメモ
リ、24……ライン番号比較回路、25……転送
ゲート回路、26……メインメモリ、26A,2
6B……メインメモリブロツク、27……混合回
路、28……映像増幅回路、29……陰極線管、
30……切換信号発生回路、31……クロツク切
換回路、32……出力切換回路、33……ライン
カウンタ、33B……反転器、34A,34B,
35A,35B,36A,36B,38A,39
B,40A,40B……ANDゲート、37,4
1A,41B……ORゲート。
Claims (1)
- 【特許請求の範囲】 1 テレビジヨン信号の垂直帰線期間中に重畳し
て送られてくる静止画像用の画像信号を受信する
受信回路と、この画像信号を記憶蓄積する記憶手
段と、この記憶手段から画像信号を読み出す静止
画像再生回路とを備えるとともに、上記メモリは
その記憶容量を2分割した2個のメモリにより構
成して一方のメモリには上記静止画像の奇数ライ
ンの画像信号を、他方のメモリには偶数ラインの
画像信号をそれぞれ記憶蓄積するようにし、か
つ、上記2個のメモリをそれぞれその記憶するラ
インに相当する期間だけ交互にクロツクして駆動
することを特徴とする静止画像受信装置。 2 静止画像用の画像信号を1ライン分づつメモ
リ中の所定のラインの記憶部分に書き込む手段
と、水平パルスを計数して上記静止画像のライン
の奇偶を検出し上記2個のメモリを順次切換えて
交互に駆動する切換信号発生回路とを備えたこと
を特徴とする特許請求の範囲第1項記載の静止画
像受信装置。 3 上記2個のメモリブロツクのうち駆動してい
るメモリブロツクからの読み出し信号のみを再生
用画像信号として取り出すことを特徴とする特許
請求の範囲第1項または第2項記載の静止画像受
信装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13336476A JPS5357916A (en) | 1976-11-06 | 1976-11-06 | Still picture receiver |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13336476A JPS5357916A (en) | 1976-11-06 | 1976-11-06 | Still picture receiver |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5357916A JPS5357916A (en) | 1978-05-25 |
JPS6130468B2 true JPS6130468B2 (ja) | 1986-07-14 |
Family
ID=15102986
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13336476A Granted JPS5357916A (en) | 1976-11-06 | 1976-11-06 | Still picture receiver |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5357916A (ja) |
-
1976
- 1976-11-06 JP JP13336476A patent/JPS5357916A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS5357916A (en) | 1978-05-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3996583A (en) | System for processing data signals for insertion in television signals | |
US3396377A (en) | Display data processor | |
US4016361A (en) | Apparatus for storing data broadcast in digital form for generating a character display or for recording such data for later playback | |
US4467355A (en) | Freeze-picture transmission apparatus | |
KR930006455B1 (ko) | 화상 신호 발생 장치 | |
US4768095A (en) | Apparatus for processing image | |
NL8220288A (nl) | Beeldzichtbaarmakingsinrichting. | |
US4471377A (en) | Color information display apparatus | |
EP0238232B1 (en) | Video memory control device | |
US5309233A (en) | Apparatus for converting the scanning period of a video signal to a period not necessarily an integer times the original period | |
JPS6130468B2 (ja) | ||
US5216756A (en) | Luminance interspersion type waveform display apparatus | |
JPS6130467B2 (ja) | ||
JPS5857027B2 (ja) | セイシガゾウジユシンソウチ | |
JPS5855713Y2 (ja) | 静止画像受信装置 | |
JPH0546134A (ja) | 映像表示装置 | |
JPS6214158B2 (ja) | ||
JPS6222317B2 (ja) | ||
JPS6160633B2 (ja) | ||
JPS6160632B2 (ja) | ||
JPS6130469B2 (ja) | ||
JPS6127942B2 (ja) | ||
JPS586430B2 (ja) | 文字放送受信装置 | |
JP2789580B2 (ja) | 信号処理装置 | |
JPS5824992B2 (ja) | 多重化情報信号の受信装置 |