JPS61286936A - ステップ動作制御方式 - Google Patents
ステップ動作制御方式Info
- Publication number
- JPS61286936A JPS61286936A JP60129266A JP12926685A JPS61286936A JP S61286936 A JPS61286936 A JP S61286936A JP 60129266 A JP60129266 A JP 60129266A JP 12926685 A JP12926685 A JP 12926685A JP S61286936 A JPS61286936 A JP S61286936A
- Authority
- JP
- Japan
- Prior art keywords
- instruction
- interrupt
- processing
- flag
- time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012544 monitoring process Methods 0.000 claims abstract description 9
- 238000000034 method Methods 0.000 claims description 10
- 238000010586 diagram Methods 0.000 description 4
- 238000007796 conventional method Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Landscapes
- Debugging And Monitoring (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60129266A JPS61286936A (ja) | 1985-06-14 | 1985-06-14 | ステップ動作制御方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60129266A JPS61286936A (ja) | 1985-06-14 | 1985-06-14 | ステップ動作制御方式 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS61286936A true JPS61286936A (ja) | 1986-12-17 |
| JPH0426499B2 JPH0426499B2 (enExample) | 1992-05-07 |
Family
ID=15005323
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP60129266A Granted JPS61286936A (ja) | 1985-06-14 | 1985-06-14 | ステップ動作制御方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS61286936A (enExample) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5564041A (en) * | 1990-04-20 | 1996-10-08 | Hitachi, Ltd. | Microprocessor for inserting a bus cycle in an instruction set to output an internal information for an emulation |
-
1985
- 1985-06-14 JP JP60129266A patent/JPS61286936A/ja active Granted
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5564041A (en) * | 1990-04-20 | 1996-10-08 | Hitachi, Ltd. | Microprocessor for inserting a bus cycle in an instruction set to output an internal information for an emulation |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0426499B2 (enExample) | 1992-05-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS61286936A (ja) | ステップ動作制御方式 | |
| JPH0581070A (ja) | プログラマブルコントローラ、およびプログラマブルコントローラにおけるユーザプログラム実行方法 | |
| JPS60124746A (ja) | デ−タ処理装置 | |
| JP2808757B2 (ja) | デバッグ用マイクロプロセッサ | |
| JPS6120900B2 (enExample) | ||
| JP2800577B2 (ja) | デバッグ装置 | |
| JPS63155330A (ja) | マイクロプログラム制御装置 | |
| JPS6295644A (ja) | マイクロプロセッサ用プログラムデバッグ装置 | |
| JPS63236142A (ja) | ソフトウエア監視装置 | |
| JPS61180344A (ja) | 高級言語のステツプ実行システム | |
| KR950005523B1 (ko) | 프로그램어블 로직 콘트롤러의 스텝 런 처리방법 | |
| JPS61267137A (ja) | 割込み動作制御方式 | |
| JPS6273340A (ja) | 中央処理装置 | |
| JPS61194531A (ja) | 命令実行制御装置 | |
| JP2000122882A (ja) | マルチスレッドプロセッサおよびデバッグ装置 | |
| JPH06324911A (ja) | プログラム実行の中断方法 | |
| JPS6376053A (ja) | マルチコンピユ−タ装置 | |
| JPH0830538A (ja) | 入出力処理装置 | |
| JPH02242301A (ja) | モニタ機能を有する工程制御方式 | |
| JPH01251143A (ja) | 割り込み制御装置 | |
| JPS61282937A (ja) | 情報処理装置 | |
| JPS6091458A (ja) | マイクロプロセツサのプログラムデバツグ装置 | |
| JPH07271608A (ja) | 割込み発生回路 | |
| JPH05204710A (ja) | イベントトレース装置 | |
| JPH02136927A (ja) | 言語処理プログラム |