JPS61277464A - サ−マルヘツド - Google Patents
サ−マルヘツドInfo
- Publication number
- JPS61277464A JPS61277464A JP11918785A JP11918785A JPS61277464A JP S61277464 A JPS61277464 A JP S61277464A JP 11918785 A JP11918785 A JP 11918785A JP 11918785 A JP11918785 A JP 11918785A JP S61277464 A JPS61277464 A JP S61277464A
- Authority
- JP
- Japan
- Prior art keywords
- driver
- thermal head
- resistance
- resistance element
- chips
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/315—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of heat to a heat sensitive printing or impression-transfer material
- B41J2/32—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of heat to a heat sensitive printing or impression-transfer material using thermal heads
- B41J2/35—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of heat to a heat sensitive printing or impression-transfer material using thermal heads providing current or voltage to the thermal head
- B41J2/355—Control circuits for heating-element selection
- B41J2/36—Print density control
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は階調印画用ダイレクトドライブ型サーマルヘッ
ドに関する。
ドに関する。
本発明は、階調印画用ダイレクトドライブ型サーマルヘ
ッドにおいて、 ドライバーIC素子の通電時電圧のばらつきを可変の調
整用抵抗素子を用いて改善することによって・ サーマルヘッドのドライバーICチップ間の通電時電圧
のばらつきに基づく印画の濃度むら発生を防ぐことがで
きるようにしたものである。
ッドにおいて、 ドライバーIC素子の通電時電圧のばらつきを可変の調
整用抵抗素子を用いて改善することによって・ サーマルヘッドのドライバーICチップ間の通電時電圧
のばらつきに基づく印画の濃度むら発生を防ぐことがで
きるようにしたものである。
従来、個々の発熱抵抗体に電流をオン・オフするスイッ
チ素子(例えば、バイポーラトランジスタ(Tr)又は
電界効果トランジスタ(FET))を結線したダイレク
トドライブ型サーマルヘッドの回路構成は例えば第5図
に等価回路で示す通りであり、近年はそのスイッチ素子
Tr+−3□と、ゲート回路、ラッチ回路、シフトレジ
スタ回路等とを1個のチップにしたモノリシックICチ
ップ(ドライバーICチップと呼ぶ)10.11が使用
される様になった。第5図ではドライバーICチップ1
0.’11はスイッチ素子Trl % Trz 、−−
−−・−が32ビツト集積されている。その各1ビツト
だけの等価回路は第6図に示す通りとなる。印加電圧が
定電圧V、である場合、第6図における発熱抵抗RHい
通電時抵抗R6N1、配線抵抗RPI及び発熱電圧V□
の間には RH1+ RONI + RPI の関係がある。
チ素子(例えば、バイポーラトランジスタ(Tr)又は
電界効果トランジスタ(FET))を結線したダイレク
トドライブ型サーマルヘッドの回路構成は例えば第5図
に等価回路で示す通りであり、近年はそのスイッチ素子
Tr+−3□と、ゲート回路、ラッチ回路、シフトレジ
スタ回路等とを1個のチップにしたモノリシックICチ
ップ(ドライバーICチップと呼ぶ)10.11が使用
される様になった。第5図ではドライバーICチップ1
0.’11はスイッチ素子Trl % Trz 、−−
−−・−が32ビツト集積されている。その各1ビツト
だけの等価回路は第6図に示す通りとなる。印加電圧が
定電圧V、である場合、第6図における発熱抵抗RHい
通電時抵抗R6N1、配線抵抗RPI及び発熱電圧V□
の間には RH1+ RONI + RPI の関係がある。
印字ドラl−1個当りの印加電力W(ワット/ドツト)
は W= □ −−・・−・−・−・・
−(1)で表わされ、 発熱エネルギーE(ジュール/ドツト)はE = W−
Ton ”−−−−−−−−−(2)(た
だしTonは通電時間である) となる。したがって、階調印画用サーマルヘッドではそ
の発熱エネルギーEを各階調で変化させるために、スイ
ッチ素子Tr、 、Tr2、−・・−・・・・−・の通
電時間による制御が行われる。そのため、印加電力Wが
一定でないと適正な階調印字を得ることができない。
は W= □ −−・・−・−・−・・
−(1)で表わされ、 発熱エネルギーE(ジュール/ドツト)はE = W−
Ton ”−−−−−−−−−(2)(た
だしTonは通電時間である) となる。したがって、階調印画用サーマルヘッドではそ
の発熱エネルギーEを各階調で変化させるために、スイ
ッチ素子Tr、 、Tr2、−・・−・・・・−・の通
電時間による制御が行われる。そのため、印加電力Wが
一定でないと適正な階調印字を得ることができない。
ライン型サーマルヘッドを用いて画面全部を例えばハー
フトーン色で印画しようとする場合、式1のRのばらつ
きΔR及び印加電圧VのばらつきΔ■が可能な限り小さ
くないと、画面の副走査方向に色むらが生じてしまう。
フトーン色で印画しようとする場合、式1のRのばらつ
きΔR及び印加電圧VのばらつきΔ■が可能な限り小さ
くないと、画面の副走査方向に色むらが生じてしまう。
ΔVは電源のレギュレーション等で決り、予め高精度に
設定することができる。一方、ΔRは発熱抵抗体の発熱
抵抗R□、配線抵抗R1及び通電時抵抗R0Hの各ばら
つきΔRH、ΔRP及びΔl?osの和となる。Δhは
製造技術上、薄膜の場合で±5%、厚膜の場合で±10
%程度が限界であり、ΔRpはあらかじめパターン設計
時に配慮すれば解決できるので、ΔRONの小さいドラ
イバーICが要求される。しかしこれには限界がある。
設定することができる。一方、ΔRは発熱抵抗体の発熱
抵抗R□、配線抵抗R1及び通電時抵抗R0Hの各ばら
つきΔRH、ΔRP及びΔl?osの和となる。Δhは
製造技術上、薄膜の場合で±5%、厚膜の場合で±10
%程度が限界であり、ΔRpはあらかじめパターン設計
時に配慮すれば解決できるので、ΔRONの小さいドラ
イバーICが要求される。しかしこれには限界がある。
第5図に示した従来例の回路構成において、一般にドラ
イバーICチップl、2、−−−−−−一内の等価回路
では、第7図に示すように、例えば32ビツトの場合、
各8個のスイッチ素子Trl −TrB % Trq〜
TI”+6、−・−・・・を1つずつのグランドにまと
めて4個のグランドパッドG、〜G4を設けることによ
って、チップ上の配線抵抗、例えばANによる電圧降下
を防いでいる。グランドバッドを各スイッチ素子毎に出
せば理想的であるが、その場合にはワイヤ数が多くなり
、実装時のコスト、チップの単価の上昇を招くなど好ま
しくない。そこで、グランドパットの数は必要最小限に
される。したがって、スイッチ素子がTrの場合、バル
クで決定されるコレクタ飽和電圧のばらつきΔVCE
(sat)の解決にはならない。つまり、ドライバー
ICチップ間のばらつきが生じ易い。
イバーICチップl、2、−−−−−−一内の等価回路
では、第7図に示すように、例えば32ビツトの場合、
各8個のスイッチ素子Trl −TrB % Trq〜
TI”+6、−・−・・・を1つずつのグランドにまと
めて4個のグランドパッドG、〜G4を設けることによ
って、チップ上の配線抵抗、例えばANによる電圧降下
を防いでいる。グランドバッドを各スイッチ素子毎に出
せば理想的であるが、その場合にはワイヤ数が多くなり
、実装時のコスト、チップの単価の上昇を招くなど好ま
しくない。そこで、グランドパットの数は必要最小限に
される。したがって、スイッチ素子がTrの場合、バル
クで決定されるコレクタ飽和電圧のばらつきΔVCE
(sat)の解決にはならない。つまり、ドライバー
ICチップ間のばらつきが生じ易い。
前記の問題点に鑑み、本発明者らはダイレクトドライブ
型サーマルヘッドにおいてドライバー素子の通電時電圧
のばらつきを改善し、階調印画用サーマルヘッドのドラ
イバーICチップ間の印加電力の差に基づく濃度むら発
生を防ぐため鋭意研究の結果、本発明を完成するに至っ
た。
型サーマルヘッドにおいてドライバー素子の通電時電圧
のばらつきを改善し、階調印画用サーマルヘッドのドラ
イバーICチップ間の印加電力の差に基づく濃度むら発
生を防ぐため鋭意研究の結果、本発明を完成するに至っ
た。
即ち、本発明は、絶縁基体上に、複数の記録用発熱抵抗
体と、前記抵抗体への電流を制御するドライバーICと
、前記ドライバーIC中のスイッチ素子の通電時抵抗の
ばらつきを緩衝させるための可変の調整用抵抗素子とを
一体化して設けてなるダイレクトドライブ型サーマルヘ
ッドであって、前記スイッチ素子を複数のグループに分
け、各グループがそれぞれ1つの前記調整用抵抗素子へ
導かれていることを特徴とするサーマルへ・ノドを提供
するものである。
体と、前記抵抗体への電流を制御するドライバーICと
、前記ドライバーIC中のスイッチ素子の通電時抵抗の
ばらつきを緩衝させるための可変の調整用抵抗素子とを
一体化して設けてなるダイレクトドライブ型サーマルヘ
ッドであって、前記スイッチ素子を複数のグループに分
け、各グループがそれぞれ1つの前記調整用抵抗素子へ
導かれていることを特徴とするサーマルへ・ノドを提供
するものである。
前記調整用抵抗素子は膜厚印刷により形成された抵抗体
であることが好ましく、また、スバ・ツタ−リングによ
り形成された薄膜抵抗体であってもよい。
であることが好ましく、また、スバ・ツタ−リングによ
り形成された薄膜抵抗体であってもよい。
さらに、前記調整用抵抗体は前記記録用発熱抵抗体と同
一の材料から成ることが好ましい。
一の材料から成ることが好ましい。
また、前記調整用抵抗素子は、複数並列に接続したIC
ボンド用ワイヤーから成ることが好ましい。
ボンド用ワイヤーから成ることが好ましい。
次に本発明を図面について説明する。
第1図に示すように、各ドライバーICチップ毎に可変
の調整用可変抵抗素子Raを直列に入れる。
の調整用可変抵抗素子Raを直列に入れる。
このとき、定電圧v2において、発熱電圧vnzは、と
なり、抵抗素子R1を入れることによってR68□のば
らつきが吸収され、ν112が一定となる。抵抗素子R
1、R1、Ra3−・−・−・−・−・・・をドライバ
ーICチップ単位12.3・・・・−・−・−・・・・
・に入れた場合の等価回路例を第2図に示す。
なり、抵抗素子R1を入れることによってR68□のば
らつきが吸収され、ν112が一定となる。抵抗素子R
1、R1、Ra3−・−・−・−・−・・・をドライバ
ーICチップ単位12.3・・・・−・−・−・・・・
・に入れた場合の等価回路例を第2図に示す。
調整用抵抗素子はまた、各ドライバーICチップ1.2
、−・−・−内において、スイッチ素子Tr+、Trz
・−−一−−−をいくつかの群、例えば、第3図に示す
ように、チップlのスイッチ素子Tr、〜7rBを8個
ずつ4群に分けて、その各群の各グランド端子61〜G
#にそれぞれ調整用抵抗素子R,ヨl 、Rang、R
a13及びR□4を入れるようにして使用することがで
きる。
、−・−・−内において、スイッチ素子Tr+、Trz
・−−一−−−をいくつかの群、例えば、第3図に示す
ように、チップlのスイッチ素子Tr、〜7rBを8個
ずつ4群に分けて、その各群の各グランド端子61〜G
#にそれぞれ調整用抵抗素子R,ヨl 、Rang、R
a13及びR□4を入れるようにして使用することがで
きる。
本発明で使用される可変の調整用抵抗素子は種々の方法
で形成することができるが、好ましくは第4図(a)〜
(c)に示す方法で形成される。
で形成することができるが、好ましくは第4図(a)〜
(c)に示す方法で形成される。
即ち、第4図(a)では、厚膜印刷により形成された抵
抗体4に切欠き5を入れてトリミングし、この切欠きの
大きさによって抵抗を調整するようにしている。この抵
抗体は、記録用発熱抵抗体と同一材料から成ることが好
ましく、そうすることによって、サーマルヘッド製造工
程で両方同時に作成することができる。
抗体4に切欠き5を入れてトリミングし、この切欠きの
大きさによって抵抗を調整するようにしている。この抵
抗体は、記録用発熱抵抗体と同一材料から成ることが好
ましく、そうすることによって、サーマルヘッド製造工
程で両方同時に作成することができる。
また、第7図(b)に示すように、調整用抵抗体をAu
、 AI等のワイヤ6の本数、長さを調整して形成す
ることができる。
、 AI等のワイヤ6の本数、長さを調整して形成す
ることができる。
さらにまた、第7図(C)に示すように、抵抗体7とワ
イヤ8とを組み合わせ使用して調整用抵抗体を形成する
ことができ、ワイヤ8を1本ずつ切断して調整を行うこ
とができる。
イヤ8とを組み合わせ使用して調整用抵抗体を形成する
ことができ、ワイヤ8を1本ずつ切断して調整を行うこ
とができる。
本発明のサーマルヘッドは、ドライバーICチップ毎に
可変の調整用抵抗素子を備えていることによって通電時
抵抗のばらつきを改善するようにしたものであるため、
従来、ドライバーICチップのマウント実装の前に通電
時抵抗を測定し、チップの選別を行っていた工程が不必
要となり、かつ、従来のチップ状態での通電時抵抗の測
定誤差に基づく精度上の問題点が解消される。
可変の調整用抵抗素子を備えていることによって通電時
抵抗のばらつきを改善するようにしたものであるため、
従来、ドライバーICチップのマウント実装の前に通電
時抵抗を測定し、チップの選別を行っていた工程が不必
要となり、かつ、従来のチップ状態での通電時抵抗の測
定誤差に基づく精度上の問題点が解消される。
また、チップ状態での通電時抵抗を測定せずにマウント
実装すると、組立後にチップを交換することが一般に困
難となり歩留が悪化するという欠点が本発明により解消
される。
実装すると、組立後にチップを交換することが一般に困
難となり歩留が悪化するという欠点が本発明により解消
される。
さらに、ハーフトーンの全面印画の際、副走査方向の濃
度むらが解消され、階調付画の画質を向上させることが
できる。
度むらが解消され、階調付画の画質を向上させることが
できる。
その他、スイッチ素子のベース及びゲートのグランドと
の電位が上り、ノイズなどの影響による誤動作が本発明
のサーマルヘッドにより防止できる。
の電位が上り、ノイズなどの影響による誤動作が本発明
のサーマルヘッドにより防止できる。
第1図は本発明の実施例における1ビツトのみの等価回
路、第2図は本発明の実施例の等価回路構成図、第3図
は別の実施例の等価回路、第4図(a)〜(c)は調整
用抵抗素子の形成方法を説明する平面図、第5図は従来
例の等価回路、第6図は第5図における1ビツトのみの
等価回路、第7図は別の従来例のドライバーICチップ
の等価回路構成図である。 なお図面に用いられた符号において、 R1、Ro、Rat、 −・−・−1R1,1〜Ra14’−・・−調整用抵抗
素子G 1 ”” G 4’−’−−−−−・−・・−
・−−一−−−・・−・・−=グランドパッド1.2.
3. 10.11−・−−−一一一・−・・・−・−・・−ド
ライバーICチップ4〜−−−・−・−・・−−−−・
−・・・−−−〜−−−−・−・・−抵抗体である。
路、第2図は本発明の実施例の等価回路構成図、第3図
は別の実施例の等価回路、第4図(a)〜(c)は調整
用抵抗素子の形成方法を説明する平面図、第5図は従来
例の等価回路、第6図は第5図における1ビツトのみの
等価回路、第7図は別の従来例のドライバーICチップ
の等価回路構成図である。 なお図面に用いられた符号において、 R1、Ro、Rat、 −・−・−1R1,1〜Ra14’−・・−調整用抵抗
素子G 1 ”” G 4’−’−−−−−・−・・−
・−−一−−−・・−・・−=グランドパッド1.2.
3. 10.11−・−−−一一一・−・・・−・−・・−ド
ライバーICチップ4〜−−−・−・−・・−−−−・
−・・・−−−〜−−−−・−・・−抵抗体である。
Claims (1)
- 【特許請求の範囲】 1、絶縁基体上に、複数の記録用発熱抵抗体と、前記抵
抗体への電流を制御するドライバーICと、前記ドライ
バーIC中のスイッチ素子の通電時抵抗のばらつきを緩
衝させるための可変の調整用抵抗素子とを一体化して設
けてなるダイレクトドライブ型サーマルヘッドであって
、 前記スイッチ素子が複数のグループに分けられ、各グル
ープがそれぞれ1つの前記調整用抵抗素子へ導かれてい
ることを特徴とするサーマルヘッド。 2、前記調整用抵抗素子が膜厚印刷により形成された抵
抗体である特許請求の範囲第1項記載のサーマルヘッド
。 3、前記調整用抵抗体が前記記録用発熱抵抗体と同一の
材料から成る特許請求の範囲第1項記載のサーマルヘッ
ド。 4、前記調整用抵抗素子が、複数並列に接続したICボ
ンド用ワイヤーから成る特許請求の範囲第1項記載のサ
ーマルヘッド。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60119187A JPH0698782B2 (ja) | 1985-06-01 | 1985-06-01 | サ−マルヘツド |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60119187A JPH0698782B2 (ja) | 1985-06-01 | 1985-06-01 | サ−マルヘツド |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS61277464A true JPS61277464A (ja) | 1986-12-08 |
JPH0698782B2 JPH0698782B2 (ja) | 1994-12-07 |
Family
ID=14755065
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60119187A Expired - Fee Related JPH0698782B2 (ja) | 1985-06-01 | 1985-06-01 | サ−マルヘツド |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0698782B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01125251A (ja) * | 1987-11-11 | 1989-05-17 | Seiko Epson Corp | サーマルヘッド駆動装置 |
EP0755796A1 (en) * | 1995-07-18 | 1997-01-29 | Graphtec Corp. | Thermal head and head drive circuit therefor |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5184648A (ja) * | 1975-01-23 | 1976-07-24 | Shinshu Seiki Kk | |
JPS58145745U (ja) * | 1982-03-25 | 1983-09-30 | 東芝テック株式会社 | サ−マルヘツド |
-
1985
- 1985-06-01 JP JP60119187A patent/JPH0698782B2/ja not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5184648A (ja) * | 1975-01-23 | 1976-07-24 | Shinshu Seiki Kk | |
JPS58145745U (ja) * | 1982-03-25 | 1983-09-30 | 東芝テック株式会社 | サ−マルヘツド |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01125251A (ja) * | 1987-11-11 | 1989-05-17 | Seiko Epson Corp | サーマルヘッド駆動装置 |
EP0755796A1 (en) * | 1995-07-18 | 1997-01-29 | Graphtec Corp. | Thermal head and head drive circuit therefor |
US5702188A (en) * | 1995-07-18 | 1997-12-30 | Graphtec Corporation | Thermal head and head drive circuit therefor |
CN1092572C (zh) * | 1995-07-18 | 2002-10-16 | 葛拉夫狄克株式会社 | 感热头驱动电路 |
Also Published As
Publication number | Publication date |
---|---|
JPH0698782B2 (ja) | 1994-12-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6260274B2 (ja) | ||
JPS59164158A (ja) | サ−マルヘツド | |
US4539571A (en) | Thermal printing system | |
KR930003275B1 (ko) | 고해상도를 위한 감열 기록소자 | |
JPS61277464A (ja) | サ−マルヘツド | |
US5075701A (en) | Thermal recording head having group-wise actuable heating elements | |
JPS6221559A (ja) | サ−マルヘツド | |
US5969743A (en) | Thermal head | |
JP2929115B2 (ja) | サーマル印字ヘッド | |
JP3203416B2 (ja) | サーマルプリントヘッド | |
JPS62211157A (ja) | 高密度ic搭載形サ−マルヘツド | |
JPH05301366A (ja) | プリントヘッドおよびこれに搭載する駆動用ic | |
JP2930225B2 (ja) | 集積回路素子 | |
JPH0924635A (ja) | サーマルプリントヘッド | |
JP2881631B2 (ja) | サーマルプリントヘッド用駆動icおよびこれを用いたサーマルプリントヘッドならびにこのサーマルプリントヘッドの制御方法 | |
JPS61141572A (ja) | サ−マルヘツド | |
JP3592440B2 (ja) | サーマルプリントヘッド | |
JPS6192867A (ja) | サ−マルプリンタの電源装置 | |
JP2519399Y2 (ja) | サーマルヘッドアレイの構造 | |
KR950006822B1 (ko) | 감열기록소자의 제조방법 | |
JPS60230873A (ja) | 熱印刷装置 | |
KR930006830B1 (ko) | 고저항 감열기록 소자 | |
JPS60180857A (ja) | 熱印刷装置 | |
KR0151090B1 (ko) | 감열기록소자 및 이를 구동하는 구동집적회로의 탑재방법 | |
JPS6349453A (ja) | サ−マルヘツド |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |