JPS61276498A - フレ−ム内タイムスロツトデ−タ交換方式 - Google Patents

フレ−ム内タイムスロツトデ−タ交換方式

Info

Publication number
JPS61276498A
JPS61276498A JP11801485A JP11801485A JPS61276498A JP S61276498 A JPS61276498 A JP S61276498A JP 11801485 A JP11801485 A JP 11801485A JP 11801485 A JP11801485 A JP 11801485A JP S61276498 A JPS61276498 A JP S61276498A
Authority
JP
Japan
Prior art keywords
data
frame
time slot
switch
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11801485A
Other languages
English (en)
Inventor
Seiichi Kobayashi
清一 小林
Makoto Ichikawa
誠 市川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP11801485A priority Critical patent/JPS61276498A/ja
Publication of JPS61276498A publication Critical patent/JPS61276498A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 時分割ディジタル通信伝送において、タイムスロットデ
ータを同様に交換した、時間遅延の異なる二種のデータ
配列を作り、それぞれのデータ配列からタイムスロット
データを選択的に出力させ合成して交換前の同一フレー
ム内にてタイムスロット間のデータ交換が行われるよう
にしたものである。
〔産業上の利用分野〕
本発明はフレーム内タイムスロットデータ交換方式の改
良に関する。
例えば、時分割ディジタル通信方式においてデータの分
岐挿入を行うために、フレーム内に配列されたタイムス
ロットの一つに伴われるデータを他のタイムスロットに
伴われるデータと交換して新しいデータ配列を持つフレ
ームを構成することが望まれる。
〔従来の技術〕
フレーム内タイムスロット間のデータ交換を行う場合、
時間的に後位のタイムスロットに伴われるデータを時間
的に先行するタイムスロットに伴われるデータと交換す
るためには、後位タイムスロットのデータは次位フレー
ム内において挿入されることになる。
第3図はPCM−24方式における従来方式によるデー
タ交換におけるデータ配列の一例を示す。
図においてFi−1,FiSFi+1はそれぞれフレー
ムを示し、サフィックス’4+  ’l  1+1はフ
レーム番号である。
各フレームはフレーム同期ビットFと24のタイムスロ
ットを持ち、フレーム同期ビットは1ビツト構成、また
各タイムスロットは8ピント1ワードの構成をもつ。
時間的データの流れを乱さずに第1タイムスロフトのデ
ータを第2タイムスロフトのデータと交換する場合につ
いて説明する。
i)は原データ配列、it)は交換後のデータ配列であ
る。
原データ信号、Fi−1フレームのタイムスロット第1
番のデータd1は同一フレーム内の時間的に後位の第2
タイムスロツトのデータd2と交換出来る。しかし、第
2タイムスロツトのデータd2は先行第1タイムスロツ
トのデータd1とは時間的に遅れがあるので次フレーム
Fiの第1タイムスロツトにおいて交換される。
F i−1フレームにおいても同様で、1フレーム前の
F i−2フレームの第2タイムスロツトデータD2が
第1タイムスロツトに入ることになる。
かくして、原データ信号Fi−1フレームに対応する、
交換されたフレームではD2、dl、d31006、d
24のデータ配列が、また交換されたFiフレームでは
d2、dlo、d3”、、、、d24”が得られる。
〔発明が解決しようとする問題点〕
上記のタイムスロットデータの交換方式では、第3図が
示すようにフレームFi−1中のデータd2がタイムス
ロットFiに移り、原データで一フレーム中にあった一
部のタイムスロットデータが2フレームに渡り分散され
る。
ところで、PCM−24方式においては、フレームは1
2若しくは24フレームの集合としてマルチフレームを
構成し、フレーム同期が行われる。
このような、マルチフレーム構成では、6フレームに1
回、即ち12フレーム構成では第6、第12フレームに
、また24フレーム構成では第6、第12、第1訳第2
4フレームに、24個の各タイムスロットが持つデータ
の第8ビツト目にシグナリング情報等の交換機情報が挿
入されている。
データ交換によって、この様な交換機情報をもつフレー
ムと交換機情報をもたないフレームの間でデータ分散を
起こすと、受信側ではデータのデコードが困難になる。
これを解決するためには、データ交換により1フレーム
遅延したデータが生じた場合、送信側からその遅延した
データをもつタイムスロットを指示するような情報を受
信側へ送る必要がある。
しかし、このためには少なくとも1マルチフレームにお
いて24ビツトの余剰ビットを必要とすることになる。
また、既に実用されている既存の装置に適用することは
不可能である。
〔問題点を解決するための手段〕
上記の問題点は、データ交換により1フレーム遅延した
データをもつタイムスロットに合わせて原データのこれ
を除くタイムスロットのデータを強制的に1フレーム遅
延させ同一フレーム内でのデータ構成を維持する本発明
によるフレーム内タイムスロットデータ交換方式により
解決される。
〔作用〕
本発明においては原データの直接交換と原データを交換
して得たデータ配列に1フレーム遅延をあたえて得たデ
ータ配列の2つの交換データ配列間の置換により同一フ
レーム内のタイムスロットのみを集めることが出来るの
で2フレームに渡る原データの分散を起こすことなくフ
レーム内データ交換を可能にする。
〔実施例〕
第1図は本発明の一実施例を示し、データ交換における
データ配列図、第2図は装置の一実施例をブロック構成
図で示す。
第1図において、■〜■は原データ配列■から、交換さ
れ送信されるデータ配列■までの、各変化段階のデータ
配列を示し、また、これ等のデータ発生場所は第2図中
に示される。
第1図で、Fi−1、FiSFi+1はそれぞれl−1
,1st+1番目のフレーム、Fはフレーム同期信号、
dはフレームに属するタイムスロットであり、原データ
ではd1〜d24はFi−1フレームに、d1°〜d2
4”はFiフレームに、d11〜d241 はFi+1
フレームに、またD1〜D24はFi−1の一つ前のフ
レーム(Pi−2)に属するタイムスロットである。
Rはデータメモリ内のデータがパラレルに読み出される
時点、Wはデータメモリ間データがパラレルに取り込ま
れ更新される時点を示す。
第2図において、1並びに3は空間分割/時分割スイッ
チであり、例えば1フレ一ム間で8本のデータストリー
ム、24タイムスロツトに渡り自由にデータ交換が出来
るスイッチである。
VFSIはスイッチング前の送信データであり、VFS
2はスイッチング後の送信データである。再送信データ
は各々4個のデータストリームVPSI−1〜VFS1
−4及びVFS2−1〜VFS2−4を持つ。
また、VFRIはスイッチング前の受信データであり、
VFI?2はスイッチング後の受信データである。
再受信データは各々4個のデータストリームVFRI−
1〜VFRI−4及びVFR2−1〜VFR2−4を持
つ。
2−1〜2−4は送信データを一フレーム遅延させる遅
延回路であり、例えば、−フレームのデータ(193ビ
ツト)をメモリ出来るセル容量を持つエラスチックメモ
リから構成される。
4−1〜4−4は受信データを一フレーム遅延させる同
様の遅延回路である。
本発明により、タイムスロット第1番のデータ(dl)
とタイムスロット第2番のデータ(d2)とを交換する
場合の実施例につき動作を説明する。
なおこの際、理解を容易にするために送信データvps
t−tの交換過程についてのみ記述する。
本発明によればVFSI−1に与えられる原データ信号
■の一部は直接にスイッチ1に、また他の部分は一フレ
ーム遅延回路2−1にて遅延されて、−フレーム遅延デ
ータ■としてスイッチ3に入力される。
スイッチ1の入力データは直並列変換により、各データ
は8ビ、ト並列入力となり、データメモリ上に書き込ま
れる。しかして、以前そのメモリ上に書き込まれていた
データが必ず読み出されるように、リード・モディファ
イ・ライト・サイクルを行うようにされる。
信号■の原データにおいてdiとd2の交換を行うと、
タイムスロット1の時点で読み出されるデータはF i
−2フレームのタイムスロットのデータD2となり、ま
たタイムスロット2のポイントで読み出されるデータは
、タイムスロット1の中で更新されたそのフレームF 
i−1フレームのタイムスロットのデータdiである。
以降タイムスロット3〜24のデータは、リード・モデ
ィファイ・ライトの条件からF i−2フレームのタイ
ムスロット3〜24のデータD3〜D24が出力される
ことになる。
これを直列に並べた信号が内部交換信号■となる。
スイッチ3へ入力する信号は一フレームMGN データ
■で、信号■同様に、スイッチ3内での交換により■の
データ信号となる。
同一フレーム内のデータを同一フレームに写像するため
に、各スイッチ内にて得られた信号■と■は、スイッチ
内部にて生起されるゲーティング指示フラグにより、信
号■、■を出力する。
スイッチ1と3の出力部で、両信号のワイヤード・オア
をとることによって、信号■を得る。
〔発明の効果〕
本発明によれば、タイムスロットデータの交換を同一フ
レーム内にて行うことを可能とし、原データをフレーム
間に渡り分散させないので、シグナリング情報を含むP
CM多重フレーム等において特別なフレーム間データ管
理を行うことなく容易に受信データのデコードが可能と
なり、その作用効果は極めて著しい。
【図面の簡単な説明】
第1図は本発明のデータ交換の一実施例を示すデータ配
列図、 第2図は装置構成の実施例を示すブロック図、第3図は
PCM−24方式における従来方式によるデータ交換に
おけるデータ配列図である。 図において、 Fi−1−b、 Fis Fi+11よフレーム番号、
DI〜D24 、di〜d2、d1′〜d24°、d1
1〜d241はタイムスロットデータを示す。

Claims (1)

  1. 【特許請求の範囲】 原データ配列の信号を入力させ、信号のタイムスロット
    データを交換して一つのデータ配列を構成する時分割/
    空間分割スイッチ(1)、 遅延回路(2−1〜2−4)を介し原データ信号を1フ
    レーム遅延させて入力させ該データ信号のタイムスロッ
    トデータを同様に交換して一つのデータ配列を構成させ
    る時分割/空間分割スイッチ(3)を備え、 タイムスロットデータを交換したデータ配列の該両スイ
    ッチからの出力を選択出力せしめ、該スイッチの出力部
    において原データの同一フレーム内に存在するタイムス
    ロットデータを合成することを特徴とするフレーム内タ
    イムスロットデータ交換方式。
JP11801485A 1985-05-31 1985-05-31 フレ−ム内タイムスロツトデ−タ交換方式 Pending JPS61276498A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11801485A JPS61276498A (ja) 1985-05-31 1985-05-31 フレ−ム内タイムスロツトデ−タ交換方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11801485A JPS61276498A (ja) 1985-05-31 1985-05-31 フレ−ム内タイムスロツトデ−タ交換方式

Publications (1)

Publication Number Publication Date
JPS61276498A true JPS61276498A (ja) 1986-12-06

Family

ID=14725920

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11801485A Pending JPS61276498A (ja) 1985-05-31 1985-05-31 フレ−ム内タイムスロツトデ−タ交換方式

Country Status (1)

Country Link
JP (1) JPS61276498A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5644292A (en) * 1979-09-19 1981-04-23 Nec Corp Time slot converting device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5644292A (en) * 1979-09-19 1981-04-23 Nec Corp Time slot converting device

Similar Documents

Publication Publication Date Title
JPH0476280B2 (ja)
US6870838B2 (en) Multistage digital cross connect with integral frame timing
GB2110507A (en) Time division switching matrix
JPH02260993A (ja) 並列時間スロット交換マトリクスおよびそれに使用するスイッチブロックモジュール
JP2604385B2 (ja) ディジタル信号の多重化方法及び装置
JP2004534443A (ja) 一段スイッチの構造
JPS6018095A (ja) 分岐・插入回路
JPH0297152A (ja) 時間スイッチ回路
JPS5917596B2 (ja) 時分割通話路スイッチ回路
JPS61276498A (ja) フレ−ム内タイムスロツトデ−タ交換方式
JPH01176197A (ja) 時分割多元交換方式
GB1261599A (en) Time-multiplex switching centre
JP2600494B2 (ja) 分割hチャンネル交換伝送方式
KR900004477B1 (ko) 타임스위치를 이용한 30채널-4스트림의 데이타를 24채널 5스트림의 데이타로 변환 및 역변환하는 회로
JP3038766B2 (ja) スイッチング方式
JPS59115700A (ja) ノイズ吸収方式
JPS59138197A (ja) 時分割多重ネツトワ−クの制御回路
JPS62160896A (ja) デジタルトランク回路
JPS6065640A (ja) 交換装置
JPS6079896A (ja) 通話路接続方式
JPS6121036B2 (ja)
JPS62108351A (ja) 共通メモリアクセス方式
JPH10304408A (ja) クロスコネクト装置
JPH0834456B2 (ja) 時分割多重化装置
JPH02312328A (ja) データ分岐回路