JPS61243552A - 周辺制御装置の切替方式 - Google Patents
周辺制御装置の切替方式Info
- Publication number
- JPS61243552A JPS61243552A JP60085895A JP8589585A JPS61243552A JP S61243552 A JPS61243552 A JP S61243552A JP 60085895 A JP60085895 A JP 60085895A JP 8589585 A JP8589585 A JP 8589585A JP S61243552 A JPS61243552 A JP S61243552A
- Authority
- JP
- Japan
- Prior art keywords
- peripheral
- peripheral control
- switching
- control
- controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Hardware Redundancy (AREA)
- Debugging And Monitoring (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業−1−の利用分野〕
本発明は情報処理システムにおけ、る周辺制御切替装置
に関する。特にIMI iZ! gil制御装置障害が
発z1:またときの切替え制御に関する。
に関する。特にIMI iZ! gil制御装置障害が
発z1:またときの切替え制御に関する。
本発明は、周辺制御装置の切替方式において、一つの周
辺制御装置のエラーが1lll知されたとき、エラーが
検出された周辺制御装置を切離し、エラーが検出された
周辺制御装置に接続され゛(いた周辺制御装置を他の正
常な拮1辺制御装;6ヘリJ替え、ることにより、 周辺制御語;6の故障光)I:時にも、システムダウン
せずシステムの動作を継続できるようにしたものである
。
辺制御装置のエラーが1lll知されたとき、エラーが
検出された周辺制御装置を切離し、エラーが検出された
周辺制御装置に接続され゛(いた周辺制御装置を他の正
常な拮1辺制御装;6ヘリJ替え、ることにより、 周辺制御語;6の故障光)I:時にも、システムダウン
せずシステムの動作を継続できるようにしたものである
。
従来、磁気ディスク装置のクロス:1−ル機能のように
一部装置については複数の周辺制御装置によって制御さ
れていて、そのうちの一台の周辺制御装置が故障しても
システムの動作を継続できるように構成されたものであ
るが、とのような周辺制御装置についてもこのような切
替制御が行える構成にはなっていない。
一部装置については複数の周辺制御装置によって制御さ
れていて、そのうちの一台の周辺制御装置が故障しても
システムの動作を継続できるように構成されたものであ
るが、とのような周辺制御装置についてもこのような切
替制御が行える構成にはなっていない。
」二連した従来の周辺制御装置の障害救済手段は、特定
の周辺装置についてしか通用されず、各種の周辺装置を
制御する周辺制御装置でも行える訳ではなかったので、
周辺制御部故障によりシスムダランするごとがある欠点
がさけられなかった。
の周辺装置についてしか通用されず、各種の周辺装置を
制御する周辺制御装置でも行える訳ではなかったので、
周辺制御部故障によりシスムダランするごとがある欠点
がさけられなかった。
本発明は」−記問題点を解決するものであり、周辺制御
装置故障発生時にシステムダウンせず、システムの動作
をh++ ytできる周辺制御装置切替方式を提供する
ことを目的とする。
装置故障発生時にシステムダウンせず、システムの動作
をh++ ytできる周辺制御装置切替方式を提供する
ことを目的とする。
c問題点を解決するための手段〕
本発明の周辺制御部切替方式は複数の周辺制御装置と、
複数の周辺装置と、前記周辺制御装置と前記周辺装置と
を接続するデータバスと、複数の前記データバスを切替
える周辺制御切替装置と前記周辺制御装置のエラーを検
出する手段と、エラーを前記周辺制御切替装置へ通知す
る手段と、エラーが通知されたときエラーを検出された
周辺制御装置を切離す手段と、エラーを検出された前記
周辺制御装置に接続された周辺装置を他の正常な周辺制
御装置へ切替える手段とを備えたことを特徴とする。
複数の周辺装置と、前記周辺制御装置と前記周辺装置と
を接続するデータバスと、複数の前記データバスを切替
える周辺制御切替装置と前記周辺制御装置のエラーを検
出する手段と、エラーを前記周辺制御切替装置へ通知す
る手段と、エラーが通知されたときエラーを検出された
周辺制御装置を切離す手段と、エラーを検出された前記
周辺制御装置に接続された周辺装置を他の正常な周辺制
御装置へ切替える手段とを備えたことを特徴とする。
複数の周辺制御装置の一つの中にエラーをエラー検出回
路で検出すると、エラー表示レジスタにエラー表示する
。データバス切替制御装置はこのエラー表示をチェック
しデータバスの接続を他方のデータバスに切り替えるこ
とにより、周辺制御装置を別の周辺制御装置に接続する
。これにより周辺制御装置の障害発生時にもシステムダ
ウンせず、動作を中断せずに続行することができる。
路で検出すると、エラー表示レジスタにエラー表示する
。データバス切替制御装置はこのエラー表示をチェック
しデータバスの接続を他方のデータバスに切り替えるこ
とにより、周辺制御装置を別の周辺制御装置に接続する
。これにより周辺制御装置の障害発生時にもシステムダ
ウンせず、動作を中断せずに続行することができる。
次に本発明の実施例装置について添付図面の第1図を参
照して説明する。
照して説明する。
論理装置1の出力はデータバス201を介して周辺制御
装置2と3および周辺切替え指示装置4に入力する。周
辺制御装置2と3それぞれの3本の出力および周辺切替
え指示装置4の出力は周辺制御切替装置5に入力する。
装置2と3および周辺切替え指示装置4に入力する。周
辺制御装置2と3それぞれの3本の出力および周辺切替
え指示装置4の出力は周辺制御切替装置5に入力する。
上記周辺制御切替装置5の出力部であるデータバス切替
部53の一方の出力は、データバス206.207を介
して周辺装置6.7および8−のタンデム接続に結合さ
れる。またその他方の出力はデータバス208.209
を介して周辺装置9.10、ll−のタンプ1、接続に
結合される。
部53の一方の出力は、データバス206.207を介
して周辺装置6.7および8−のタンデム接続に結合さ
れる。またその他方の出力はデータバス208.209
を介して周辺装置9.10、ll−のタンプ1、接続に
結合される。
次に本発明の実施例の詳細構成について図面を参照して
さらに説明する。
さらに説明する。
本発明は論理装置1;周辺制御装置2.3;論理装置1
と周辺制御装置2.3との間のデータバス201;デー
タバス201で接続した論理装置1との間を制御「1j
する周辺制御インタフェース部2I、31;周辺制御装
置2.3内の動作を制御するプログラムと入出力データ
を格納する周辺制御記憶部23.33;周辺制御記憶部
23.33に格納されたプログラムの実行制御を行う周
辺制御処理部22.32;周辺装置6〜11;周辺制御
装置2.3と周辺装置6〜11の接続切替えを行う周辺
制御切替装置5;周辺制御装置2.3内で周辺装M6〜
11への書込み制御を行う周辺制御書込回路24.34
と周辺装置6〜11からの読出し制御を行う周辺制御読
出し回路25.35;周辺制御装置2.3のエラー検出
回路2G、36;周辺制御装置2.3の入出力情報を転
送するデータバス202〜209;周辺制御切替装置5
ヘデータハス202〜209の切替え指示制御を行う周
辺制御切替指示装置4;周辺制御切替指示装置4から周
辺制御切替装置5ヘデータハス切替え指示を送る制御線
210;エラー検出回路26.36で検出したエラーの
エラー表示レジスタ51;周辺切替指示装置4からの指
示とエラー表示レジスタ51のエラー表示によってデー
タバス202〜209の切替えを制御するデータバス切
替制御部52;データバス切替部53;周辺制御装置2
.3との人出力制御を行う周辺装置インタフェース部6
】、91;周辺装置6.9の入出力情報を格納する周辺
装置バッファ部62、92;入出力動作を行う入出力デ
バイス65.95;入出力デハイス65.95の入出力
制御を行う入出力制御部63.93;周辺装置6.9の
動作を制御する周辺装置処理部64.94から構成され
ている。
と周辺制御装置2.3との間のデータバス201;デー
タバス201で接続した論理装置1との間を制御「1j
する周辺制御インタフェース部2I、31;周辺制御装
置2.3内の動作を制御するプログラムと入出力データ
を格納する周辺制御記憶部23.33;周辺制御記憶部
23.33に格納されたプログラムの実行制御を行う周
辺制御処理部22.32;周辺装置6〜11;周辺制御
装置2.3と周辺装置6〜11の接続切替えを行う周辺
制御切替装置5;周辺制御装置2.3内で周辺装M6〜
11への書込み制御を行う周辺制御書込回路24.34
と周辺装置6〜11からの読出し制御を行う周辺制御読
出し回路25.35;周辺制御装置2.3のエラー検出
回路2G、36;周辺制御装置2.3の入出力情報を転
送するデータバス202〜209;周辺制御切替装置5
ヘデータハス202〜209の切替え指示制御を行う周
辺制御切替指示装置4;周辺制御切替指示装置4から周
辺制御切替装置5ヘデータハス切替え指示を送る制御線
210;エラー検出回路26.36で検出したエラーの
エラー表示レジスタ51;周辺切替指示装置4からの指
示とエラー表示レジスタ51のエラー表示によってデー
タバス202〜209の切替えを制御するデータバス切
替制御部52;データバス切替部53;周辺制御装置2
.3との人出力制御を行う周辺装置インタフェース部6
】、91;周辺装置6.9の入出力情報を格納する周辺
装置バッファ部62、92;入出力動作を行う入出力デ
バイス65.95;入出力デハイス65.95の入出力
制御を行う入出力制御部63.93;周辺装置6.9の
動作を制御する周辺装置処理部64.94から構成され
ている。
次に本実施例の動作について説明する。周辺切替え制御
装置4は制御線210を介してデータバス切替制御部5
2ヘデータバス202と206.203 と207.2
04 と208.205と209またはデータバス20
2と208.203 と209.204 と206.
205 と207の接続を指示することにより周辺制御
装置2と3と、周辺装置6.7.8のグループと周辺装
N9.10.11のグループとを相互に切替える。第2
図は第1図の論理装置1と周辺制御装置2.3および周
辺装置6〜11の間を転送される入出力情報の形式であ
る。周辺制御インタフェース部21(または31)は論
理袋M1から送られた第2図に示す入出力情報を周辺制
御部41部23(または33)に格納し、周辺制御処理
部22(または32)の指示により周辺制御書込回路2
4(または34)でデータバス202(または204)
上へ送られる。データバス202(または204)上へ
送出された入出力情報は周辺制御切替指示装置4からデ
ータバス切替制御部52への指示に従い接続されたデー
タバス206(または208)へ送られる。
装置4は制御線210を介してデータバス切替制御部5
2ヘデータバス202と206.203 と207.2
04 と208.205と209またはデータバス20
2と208.203 と209.204 と206.
205 と207の接続を指示することにより周辺制御
装置2と3と、周辺装置6.7.8のグループと周辺装
N9.10.11のグループとを相互に切替える。第2
図は第1図の論理装置1と周辺制御装置2.3および周
辺装置6〜11の間を転送される入出力情報の形式であ
る。周辺制御インタフェース部21(または31)は論
理袋M1から送られた第2図に示す入出力情報を周辺制
御部41部23(または33)に格納し、周辺制御処理
部22(または32)の指示により周辺制御書込回路2
4(または34)でデータバス202(または204)
上へ送られる。データバス202(または204)上へ
送出された入出力情報は周辺制御切替指示装置4からデ
ータバス切替制御部52への指示に従い接続されたデー
タバス206(または208)へ送られる。
周辺装置6 (または9)の周辺接続インタフェース部
61(または91)は第2図の入出力情報内通信先コー
ドをチェックし、自周辺装置の通信先であれば周辺装置
バッファ部62(または92)へ格納し、自周辺装置の
通信先コードでなければ周辺装置7(または10)へ転
送する。周辺装置処理部64(または94)は入出力情
報内のコマンドコードで示された動作指示に従って入出
力制御部63(または93)を介して入出力デバイス6
5(または95)へのデータ書込みまたは入出力デバイ
ス65(または95)からのデータ読出しや装置状態情
報の取得を行って、論理装置1宛に入出力情報を作成し
データバス207(または209)上へ転送する。デー
タバス207(または209)へ転送された入出力情報
は周辺制御切替装置5を通ってデータバス203(また
は205)から周辺制御読出回路25(または35)に
送られる。周辺制御続出回路25(または35)の入出
力情報は周辺制御処理部22(または32)によって周
辺制御記憶部23(または33)へ格納された後周辺制
御インタフェース部21(または31)から論理装置1
へ送られる。
61(または91)は第2図の入出力情報内通信先コー
ドをチェックし、自周辺装置の通信先であれば周辺装置
バッファ部62(または92)へ格納し、自周辺装置の
通信先コードでなければ周辺装置7(または10)へ転
送する。周辺装置処理部64(または94)は入出力情
報内のコマンドコードで示された動作指示に従って入出
力制御部63(または93)を介して入出力デバイス6
5(または95)へのデータ書込みまたは入出力デバイ
ス65(または95)からのデータ読出しや装置状態情
報の取得を行って、論理装置1宛に入出力情報を作成し
データバス207(または209)上へ転送する。デー
タバス207(または209)へ転送された入出力情報
は周辺制御切替装置5を通ってデータバス203(また
は205)から周辺制御読出回路25(または35)に
送られる。周辺制御続出回路25(または35)の入出
力情報は周辺制御処理部22(または32)によって周
辺制御記憶部23(または33)へ格納された後周辺制
御インタフェース部21(または31)から論理装置1
へ送られる。
いま、周辺制御部W2のエラー検出回路26でエラーを
検出すると、エラー表示レジスタ51にエラーを表示す
る。データバス切替制御部52はエラー表示レジスタ5
1のエラー表示をチェックし、データバス202と20
6の接続をデータバス204と206に切替え、データ
バス203と207の接続を207と208に切替えて
周辺制御装置3に周辺装置6〜11を接続する。本実施
例によって周辺制御部が一台故障してもシステムダウン
することなくシステムを維持させることができることが
判明する。
検出すると、エラー表示レジスタ51にエラーを表示す
る。データバス切替制御部52はエラー表示レジスタ5
1のエラー表示をチェックし、データバス202と20
6の接続をデータバス204と206に切替え、データ
バス203と207の接続を207と208に切替えて
周辺制御装置3に周辺装置6〜11を接続する。本実施
例によって周辺制御部が一台故障してもシステムダウン
することなくシステムを維持させることができることが
判明する。
以上説明したように本発明は、本発明は周辺制御装置に
故障が発生したとき、故障した周辺制御装置に接続され
ていた複数の周辺装置を速やかに他の正常な周辺制御装
置へ接続変更するように構成することにより、周辺制御
装置故障発生時システムダウンせず、システムの動作を
継続できる効果がある。
故障が発生したとき、故障した周辺制御装置に接続され
ていた複数の周辺装置を速やかに他の正常な周辺制御装
置へ接続変更するように構成することにより、周辺制御
装置故障発生時システムダウンせず、システムの動作を
継続できる効果がある。
第1図は本発明の実施例装置のブロック構成図。
、第2図は入出力情報の形式を示す図。
し・・論理装置、2.3・・・周辺制御装置、21.3
1・・・周辺制御インタフェース部、22.32・・・
周辺制御処理部、23.33・・・周辺制御記憶部、2
4.34・・・周辺制御書込回路、2.5.35・・・
周・辺制御読出回路、26.36・・・エラー検出i路
、4・・・周辺切替え指示装置、5・・・同辺制御切替
装置、51・・・エラー表示レジスタ、52・・・デー
タバス切替制御部、53・・・データバス切替部、6.
7.8.9.10.11・・・周辺装置、61.91・
・・周面装置インタフェース部、62.92・・・周辺
装置バッファ部、63.93・・・入出力制御部、64
.94・・・周辺装置処理部、201.202.203
.204.205.206.207.208.209・
・・データバス、210・・・制御線、65.95・・
・入出力デバイス。 10 ゛ 伸媚キ幻猪ζH−壇−へ へ ロト\L 波ミ 嗅−¥R萎稿
1・・・周辺制御インタフェース部、22.32・・・
周辺制御処理部、23.33・・・周辺制御記憶部、2
4.34・・・周辺制御書込回路、2.5.35・・・
周・辺制御読出回路、26.36・・・エラー検出i路
、4・・・周辺切替え指示装置、5・・・同辺制御切替
装置、51・・・エラー表示レジスタ、52・・・デー
タバス切替制御部、53・・・データバス切替部、6.
7.8.9.10.11・・・周辺装置、61.91・
・・周面装置インタフェース部、62.92・・・周辺
装置バッファ部、63.93・・・入出力制御部、64
.94・・・周辺装置処理部、201.202.203
.204.205.206.207.208.209・
・・データバス、210・・・制御線、65.95・・
・入出力デバイス。 10 ゛ 伸媚キ幻猪ζH−壇−へ へ ロト\L 波ミ 嗅−¥R萎稿
Claims (1)
- (1)データバスを介して複数の周辺装置が接続され、 複数の周辺制御装置と、 上記データバスを収容し、このデータバスを上記周辺制
御装置に接続する周辺制御切替装置とを備えた周辺制御
装置の切替方式において、上記周辺制御装置の各々に、
その周辺制御装置のエラーを検出する手段と、この手段
により検出されたエラーを上記周辺制御切替装置に通知
する手段とを備え、 上記周辺制御切替装置に、上記通知する手段によりエラ
ーが検出されたことを通知された周辺制御装置を切り離
し、この周辺制御装置に接続されていた周辺装置を他の
周辺制御装置に接続する手段を備えたことを特徴とする
周辺制御装置の切替方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60085895A JPS61243552A (ja) | 1985-04-22 | 1985-04-22 | 周辺制御装置の切替方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60085895A JPS61243552A (ja) | 1985-04-22 | 1985-04-22 | 周辺制御装置の切替方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61243552A true JPS61243552A (ja) | 1986-10-29 |
Family
ID=13871615
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60085895A Pending JPS61243552A (ja) | 1985-04-22 | 1985-04-22 | 周辺制御装置の切替方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61243552A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006277250A (ja) * | 2005-03-29 | 2006-10-12 | Nec Corp | 情報処理装置およびデータ通信制御方法 |
WO2012114498A1 (ja) * | 2011-02-24 | 2012-08-30 | 富士通株式会社 | 情報処理装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5591046A (en) * | 1978-12-29 | 1980-07-10 | Nec Corp | Switch control system |
-
1985
- 1985-04-22 JP JP60085895A patent/JPS61243552A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5591046A (en) * | 1978-12-29 | 1980-07-10 | Nec Corp | Switch control system |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006277250A (ja) * | 2005-03-29 | 2006-10-12 | Nec Corp | 情報処理装置およびデータ通信制御方法 |
US7640456B2 (en) | 2005-03-29 | 2009-12-29 | Nec Corporation | Information processor and data communication control method capable of preventing problems in data communication caused by breakdowns |
WO2012114498A1 (ja) * | 2011-02-24 | 2012-08-30 | 富士通株式会社 | 情報処理装置 |
JP5733384B2 (ja) * | 2011-02-24 | 2015-06-10 | 富士通株式会社 | 情報処理装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59106056A (ja) | フエイルセイフ式デ−タ処理システム | |
JPS61243552A (ja) | 周辺制御装置の切替方式 | |
JPH06259343A (ja) | 多重バス制御方式及びそれを用いたシステム | |
JP2626127B2 (ja) | 予備系ルート試験方式 | |
JPS6095663A (ja) | 2重化磁気デイスク装置の自動切換装置 | |
JP2575883B2 (ja) | 相互バックアップ可能なシーケンサ機構 | |
JP3107182B2 (ja) | 二重化記憶装置 | |
JP2001356881A (ja) | 多重化記憶制御装置 | |
JPS61175831A (ja) | デ−タ等価制御方式 | |
JP2904266B2 (ja) | バス縮退に対処できるメモリ接続制御装置 | |
JP2002007220A (ja) | 多重化メモリシステム | |
JPS60136452A (ja) | 予備切替制御方式 | |
JP3012402B2 (ja) | 情報処理システム | |
JPS6113627B2 (ja) | ||
JPH0519743B2 (ja) | ||
JPH05342076A (ja) | 二重書構成のファイル装置 | |
JPH0251950A (ja) | 電子交換機二重化方式 | |
JPH0237458A (ja) | 冗長バス構成のバス制御方式 | |
JPH05173727A (ja) | ディスクアレイ装置 | |
JPH06133008A (ja) | 二重化装置における障害収集方式 | |
JPS5990150A (ja) | 入出力装置の二重化方法 | |
JPH03182929A (ja) | 磁気テープ媒体の移送機構制御装置 | |
JPH0594265A (ja) | 多重書フアイルシステム | |
JPH03250321A (ja) | 外部記憶部のコピー処理システム | |
JPH01236333A (ja) | パッケージ二重化方式 |