JPS61166004A - 電子回路調整方法 - Google Patents

電子回路調整方法

Info

Publication number
JPS61166004A
JPS61166004A JP60006367A JP636785A JPS61166004A JP S61166004 A JPS61166004 A JP S61166004A JP 60006367 A JP60006367 A JP 60006367A JP 636785 A JP636785 A JP 636785A JP S61166004 A JPS61166004 A JP S61166004A
Authority
JP
Japan
Prior art keywords
circuit
resistance value
adjusted
resistance
output voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60006367A
Other languages
English (en)
Other versions
JPH0746645B2 (ja
Inventor
大野 保雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP60006367A priority Critical patent/JPH0746645B2/ja
Publication of JPS61166004A publication Critical patent/JPS61166004A/ja
Publication of JPH0746645B2 publication Critical patent/JPH0746645B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Apparatuses And Processes For Manufacturing Resistors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は電子回路の基板上でトリミングする電子回路調
整装置に関するものである。
従来の技術 従来、電子回路板の調整を要する箇所には半固定可変抵
抗器が多く使用され、これらの製造工程においては調整
作業員がオシロスコープを見ながら半固定可変抵抗器を
ドライバー等で調整する方法がとられ、可変範囲を案分
比例的に試行しながら調整する方法がとられていた。
発明が解決しようとする問題点 しかしながら、上記の構成による調整方法では熟練した
作業者でも高精度を要する調整には長時間を要し、作業
効率が著しく悪いものであった。
本発明は上記問題点に鑑み、半固定可変抵抗器を固定の
チップ抵抗器や厚膜・薄膜抵抗で複数個形成しておき、
適切な抵抗にトリミングを施した後に回路的に接続する
ようにした電子回路調整装置を提供するものである。
問題点を解決するための手段 上記問題点を解決するために本発明の電子回路調整装置
は、調整すべき2端子の一端は櫛状に形成された複数抵
抗の共通側に接続され、他の一端は櫛状抵抗のいずれと
も接続可能とすべく配線されており、順次電気的に接続
して、その都度調整回路の出力電圧および抵抗値を計測
する測定回路、その抵抗値対出力電圧を記憶する記憶回
路と、その記憶されたデータをもとに調整目標値に対す
る抵抗値を算出する抵抗値算出回路と、求まった抵抗値
からいずれの抵抗全トリミングすべきかを決定する抵抗
決定回路および該抵抗全抵抗値算出回路で算出された値
にトリミングするトリマを具備し、その後トリミングさ
れた抵抗を被調整回路に回路的に接続するものである。
作用 本発明は上記した構成によって回路基板上に形成された
最適な抵抗を選択してトリミングすることができ、高速
かつ高精度なトリミングが行なえることとなる。
実施例の説明 以下5本発明の実施例の電子回路調整装置について図面
全参照しながら説明する。
第1図は不発BAVC係わる電子回路調整装置の説明図
、第2図は調整抵抗値対出力電圧関係図である。
第1図の被調整回路の調整抵抗VRt可変すると出力電
圧v0は第2図の如く変化すると仮定する。
一般に量産工程における電子回路の調整は部品のバラツ
キ具合から調整抵抗の可変範囲は限定(以下、下限を”
MY)f +上限をR,□工と示す)することが出来る
から、調整抵抗VRk可変範囲RMINからRM□、ま
で可変して調整目標値vTRGT  を得る抵抗値Rx
K固定すればよい。
第3図は本発明の一実施例であり、第4図は実施例を平
易に説明するための要部説明図である。
以下第2図とも併記して説明する。第3図において、 
11−1−被調整回路板、2は被調整回路であり。
被調整回路板1中には被調整回路2が複数箇所含まれる
゛場合が多いが本実施例では一箇所として図示しである
。3Fi測定回路であり、被調整回路板1に形成された
複数個の抵抗値Rとその抵抗を個個に接続した時の出力
電圧V。を61す定する。4は記憶回路で前記抵抗値に
対応した出力電圧を記憶する。6は抵抗値算出回路で記
憶回路4に記憶された抵抗値と出力電圧とから調整目標
値”7118丁に対応する調整抵抗値Rxを算出する。
6は抵抗決定回路で、抵抗値算出回路6で算出された抵
抗値Rxから被調整回路板1に形成された複数個の抵抗
のいずれにトリミングを施すかを決定する。7は抵抗体
の一部を削除して抵抗値を調整するトリマである。8a
〜8eは被調整回路板1に櫛状に形成された複数個の抵
抗100〜106の電極9(90〜9eおよび片側共通
9b)および接続パターン9&に対応して設けられたテ
ストプローブである。
以上のように構成された電子回路調整装置について第3
図および第4図上用いて動作を説明する。
先ず第4図は第3図の一調整回路金示す図であって、被
調整回路板1に形成された複数個の抵抗(本実施例では
3個)を切換えて順次被調整回路に接続できると共にそ
の抵抗値を測冗できるようKなっている。
被調整回路2の2端のテストプローブ8aと8bは接続
パターン9aおよび複数個の抵抗の共通電極9bに対応
して設けられている。一方複数の抵抗の一端の電極(9
0〜9・)は抵抗切換スイッチ12の接点側にテストプ
ローブ8(8c〜se)を介して接続されておシ、抵抗
切換スイッチ12のコモン(共通)はモード切換スイッ
チ13のコモンに接続されている。モード切換スイッチ
13のa側の接点は前述の通りテストグローブ8&に接
続され、他方す側の接点と複数個の抵抗の共通電極9b
のテストグローブ8bで抵抗測定ができるように設けた
ものである。
以上のように本実施例によれば、第4図のモード切換ス
イッチ13をa側にして抵抗切換スイッチ12を80に
接続すると抵抗100が被調整回路2に接続されたこと
になり、この時の出力電圧v、ft測定する。次にb側
に接続すると抵抗1oCの抵抗値(R1)を測定するこ
とができる。
以下同様に抵抗切換スイッチ12を8dに切換え、モー
ド切換スイッチ13をa側にして出力電圧vztl”、
b側にして抵抗値R21r、 *次に抵抗切換スイッチ
12を86に切換え、モード切換スイッチ13をa側に
して出力電圧v3を、b側にして抵抗値R5全測定回路
3で測定する。測定された各々抵抗値R(R1−R3)
ト出力電圧v0(v、〜v3)は記憶回路4にその時々
記憶され、それらの測定が完了すると抵抗値算出回路5
を起動して調整目標値”TRGτに対する抵抗値Rxを
算出する。算出された抵抗値は抵抗決定回路6に送られ
被調整回路板1に形成された複数の抵抗のいずれにトリ
ミングすべきか決定される。トリマは上記抵抗決定回路
6により決定された抵抗に対して、上記抵抗値算出回路
5によって算出された抵抗値Rxにトリミングする。
第2図の抵抗値対出力電圧の関係図に図示する調整目標
値vTRGTにおける調整抵抗値Rxは、R2<Rx(
R,であり、抵抗10dに対してトリミングすればよい
ことになる。
第3図の11はトリピンクkmした部分である。
上記トリミングの後テストグローブ8a〜8eの接続を
はずして抵抗10dの電極9dと接続パターン92Lと
を半田付けすることにより調整作業を完了する。
以上のように本実施例によれば被調整回路に対応して櫛
状に値の異なる抵抗(各々の抵抗値はカット倍率・・・
・・・トリミング後の抵抗値/初期抵抗値から決定され
る)全複数個形成しておき最適な抵抗に対して調整目標
値を得る抵抗値にトリミングを施し被調整回路に接続す
ることにより調整工程の自動化を実現することが出来る
なお各々の抵抗はチップ抵抗器を回路に実装したもので
あっても、また厚膜・薄膜による印刷抵抗で回路形成し
たものであってもよい。
またトリマはサンドブラストであってもよいがレーザト
リマであればより高速・高精度が得られる。
発明の効果 以上のように本発明によれば被調整回路に対応して櫛状
に形成された抵抗群からそれぞれの抵抗値と出力電圧を
直接計測し、調整目標値を得る抵抗値を計算させ、最適
な抵抗に) IJ <ングを施すため、高精度なトリミ
ングが行えるというすぐれた効果を得ることができる。
【図面の簡単な説明】
第1図は本発明に係る電子回路調整装置の説明図、第2
図は調整抵抗値対出力電圧の関係図、第3図は本発明の
一実施例のブロック図、第4図は本発明の一実施例の要
部詳細図である。 1・・・・・・被調整回路板%2・・・・・・被調整回
路、3・・・・・測定回路、4・・・・・・記憶回路、
6・川・・抵抗値算出回路、6・・・・・・抵抗決定回
路、7・・・・・トリマ、8・・・・・・テストグロー
ブ、9・・・・・・電極、10・川・・抵抗体、11・
・・・・・トリξング部分、12・・・・・・抵抗切換
スイッチ、13・・・・・・モード切換スイッチ。

Claims (1)

    【特許請求の範囲】
  1. 被調整回路板上に櫛状に複数個の抵抗を形成し、該櫛状
    抵抗を被調整回路に順次電気的に接続してその都度出力
    電圧と抵抗値を計測する測定回路と、上記抵抗値対出力
    電圧を記憶する記憶回路と、その記憶回路に記憶された
    データをもとに調整目標値に対する抵抗値算出回路と、
    求まった抵抗値から櫛状に形成された抵抗のいずれにト
    リミングすべきかを決定する抵抗決定回路と、該抵抗を
    抵抗値算出回路で算出された値にトリミングするトリマ
    を具備し、トリミングされた抵抗を被調整回路に回路的
    に接続することを特徴とする電子回路調整装置。
JP60006367A 1985-01-17 1985-01-17 電子回路調整方法 Expired - Fee Related JPH0746645B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60006367A JPH0746645B2 (ja) 1985-01-17 1985-01-17 電子回路調整方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60006367A JPH0746645B2 (ja) 1985-01-17 1985-01-17 電子回路調整方法

Publications (2)

Publication Number Publication Date
JPS61166004A true JPS61166004A (ja) 1986-07-26
JPH0746645B2 JPH0746645B2 (ja) 1995-05-17

Family

ID=11636391

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60006367A Expired - Fee Related JPH0746645B2 (ja) 1985-01-17 1985-01-17 電子回路調整方法

Country Status (1)

Country Link
JP (1) JPH0746645B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01173602A (ja) * 1987-12-28 1989-07-10 Matsushita Electric Ind Co Ltd 機能トリミングにおける抵抗体の抵抗値設定方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52363A (en) * 1975-06-20 1977-01-05 Nippon Electric Co Electron circuit regulating system
JPS59149043A (ja) * 1983-02-15 1984-08-25 Matsushita Electric Ind Co Ltd 電子回路作成装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52363A (en) * 1975-06-20 1977-01-05 Nippon Electric Co Electron circuit regulating system
JPS59149043A (ja) * 1983-02-15 1984-08-25 Matsushita Electric Ind Co Ltd 電子回路作成装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01173602A (ja) * 1987-12-28 1989-07-10 Matsushita Electric Ind Co Ltd 機能トリミングにおける抵抗体の抵抗値設定方法

Also Published As

Publication number Publication date
JPH0746645B2 (ja) 1995-05-17

Similar Documents

Publication Publication Date Title
CN111157799B (zh) 激光修阻方法及系统
US4335349A (en) Simulated ohms generation method and apparatus for calibrating resistance type measuring instruments
JPS592332B2 (ja) ロ−ドセル秤
JPS61166004A (ja) 電子回路調整方法
US2188588A (en) Resistance and impedance measuring device
US2463384A (en) Precision resistor
EP0740842B1 (en) Potentiometer calibration method
JPS61279102A (ja) 電子回路調整装置
JPH02297072A (ja) 配線試験装置における抵抗補正方法
JPS6330000A (ja) 回路基板最適抵抗実装方法
JP3749190B2 (ja) 液面レベル検出装置の抵抗板加工方法
SU1164613A1 (ru) Устройство дл измерени сопротивлений омических контактов интегральных схем
JP2001307911A (ja) 厚膜抵抗体のトリミング方法及びトリミング装置
JP2554881B2 (ja) ロ−ドセル
JPH0448646A (ja) 混成厚膜集積回路とその機能調整方法
JPS634922B2 (ja)
JPH04315062A (ja) 抵抗体の抵抗値測定方法
JPS61253802A (ja) 抵抗体のトリミング方法
JP2005150580A (ja) 抵抗素子のトリミング方法及びプローブユニット
SU523358A1 (ru) Электрический резистивный тензокалибратор
JPS63135832A (ja) 薄膜ロ−ドセル
SU1018071A1 (ru) Устройство дл поверки резисторных приборов
JPS61253804A (ja) 抵抗体のトリミング方法
JPS6130006A (ja) 抵抗体のトリミング方法
JPS60160101A (ja) 抵抗およびその製造方法

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees