JPS61157009A - Pll同期検波回路 - Google Patents

Pll同期検波回路

Info

Publication number
JPS61157009A
JPS61157009A JP27623484A JP27623484A JPS61157009A JP S61157009 A JPS61157009 A JP S61157009A JP 27623484 A JP27623484 A JP 27623484A JP 27623484 A JP27623484 A JP 27623484A JP S61157009 A JPS61157009 A JP S61157009A
Authority
JP
Japan
Prior art keywords
level
pll
video
signal
input signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP27623484A
Other languages
English (en)
Other versions
JPH0654849B2 (ja
Inventor
Tomomasa Nakagawara
智賢 中川原
Yoshitaka Kasagi
笠木 可孝
Tetsuro Itakura
哲朗 板倉
Mikio Koyama
小山 幹雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP59276234A priority Critical patent/JPH0654849B2/ja
Publication of JPS61157009A publication Critical patent/JPS61157009A/ja
Publication of JPH0654849B2 publication Critical patent/JPH0654849B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明はPLL同期検波回路に関する。
〔発明の技術的背景〕
テレビジ冒ン信号の高性能な検波方式としてPLL同期
検波方式がある。しかしながらPLLの定常特性と同期
特性とは相反する関係にあるために広いプルインレンジ
と狭い雑音帯域を両立させ念2モードPLLを応用した
PLL同期検波回路が一般に用いられている。
第2図は2モードPLLを用いたPLL同期検波回路の
一例を示すブロック図である。なお以下の説明は、負極
性検波の場合について述べるが、正極性検波の場合につ
いても同様である。
先ずチェーナから出力される映像中間周波信号は、中間
周波増幅器1により増幅され映像検波器2)位相検波器
3へそれぞれ供給される。
位相検波器3は低域通過フィルタ4、電圧制御発振器5
.90°位相器6に縦続接続されPLLを構成している
したがって、PLLが同期すると、電圧制御発振器5の
出力は、映像検波器2に入力される映像中間周波信号の
キャリアと同相になる。したがってこの状態では上記電
圧制御発振器5の出力を映像検波器2の第2の入力とす
ることにより、同期検波を行なえ、映像検波器2から復
調信号を得られる。そしてこの復調した映像信号は、映
は増幅器7で増幅し、出力する。そしてAGC回路8は
上記映像増幅器7の出力を与えられて、この出力レベル
が所定のレベルとなるように中間周波増幅器1の利得を
制御する。
そしてロック検出器9も映像増幅器7の出力を与えられ
、この出力波形が、たとえば第3図に示すようにアンロ
ック状態では正弦波、ロック状態では映像波形となり電
位差Vgを生じることを利用してPLLが同期したこと
を検出して低域フィルタ40時定数を切換えるものであ
る。
第4図はロック検出器の具体例を示す回路図でトランジ
スタQ I + Qt s抵抗Rt 、電流源Iclで
構成した比較器によ6抵抗Rt 、コンデンサCIで構
成した平滑回路によって得られる平均電位と基準電位■
、を比較する。そして上記平均電位が上記基準電位V1
より低くなると抵抗R2に電流が流れ、ここに発生した
電圧によりトランジスタQ、をオンする。すると抵抗R
8に電流が流れ、抵抗R3に発生した電圧によりトラン
ジスタQ4をオンしてそのコレクタの抵抗R4に電流が
流れ、抵抗R5、”6の接点、すなわちトランジスタQ
4のコレクタは略接地電位となる。したがって、抵抗几
3.R0、コンデンサC8および抵抗R1を直列に接続
したラグリードフィルタの時定数を切換えることができ
る。
第5図は上記ラグリードフィルタの周波数特性の一例を
示す図で、図示曲線Aは切換前の特性、Bは切換後の特
性である。
〔背景技術の問題点〕
このような、従来のPLL同期検波回路ではPLLが非
同期のときはPLLのプルレンジを広くでき、同期した
ときは雑テ帯域を狭くすることができ、PLLの定常特
性と同期特性を併せて改善することができる。
しかしながらこのようなものでは、入力信号レベルが低
くなると位相検波器の検波利得が低くなり、PLLのル
ープゲインが低下する。したがって、PLLの定常特性
と同期特性が悪化し、外乱等により同期が外れ易くなり
、最悪の場合は同期と非同期の状態を繰り返すこともあ
った0 〔発明の目的〕 本発明は上記の事情に鑑みてなされたもので、入力信号
レベルの変動に対して安定した同期性能を得られるPL
L同期検波回路を提供することを目的とするものである
〔発明の概要〕
すなわち本発明は、入力信号のキャリアレベルを検出し
、この検出値に応じてPLLループ定数の設定を行なう
ことを特徴とするものである。
〔発明の実施例〕
以下本発明の一実施例を第1図に示すブ四ツク図を参照
して詳細に説明する。なお第2図と同一部分には同一符
号を付与してその説明を省略する。
図中10は、映像増幅器7の出力を与えられるレベル検
出器である。すなわち、映像増幅器7から得られた映像
信号のシンクチップレベルは入力信号のキャリアレベル
に比例するので、このシンクチップレベルが所定のレベ
ルよ、り高くなったときに低域通過フィルタ40時定数
を切換えてPLLの同期性能を向上させるようにしてい
る。
第6図はレベル検出器10の具体例を示す回路図である
。ここでトランジスタQ1〜Q4、抵抗R1〜R1そし
てコンデンサC,,C,は第4図に示すロック検出器を
構成している。そして映像増幅器7の出力はトランジス
タQt tのペースおよびロック検出器にそれぞれ供給
され、トランジスタQ++ e Q+m、抵抗R,,l
 R11、電流源IC1で構成される比較器において、
シンクチップレベルが基準電位V、と比較される。基準
電位v、は、正常状態におけるシンクチップレベルと等
しい。シンクチップレベルが基準電位V、より高いとき
は、トランジスタQ s sによりコンデンサC3はチ
ャージされ、シンクチップレベルが基準電位v2より低
い時にはトランジスタQ□4によりコンデンサC1はデ
ィスチー? −ジされ、コンデンサC3の電位■、で安
定する。
したがって、コンデンサC5の電位は映像検波器2に入
力される映像中間周波信号レベルが低くなるト高くなる
。コンデンサC3の電位は、トランジスタQss + 
Qlい電流源IC8で構成される比較器により基準電位
V、と比較されコンデンサC8の電位が基準電位■、よ
り高くなると電流源Ic、の電流は全てトランジスタQ
Csのコレクタを流れる。トランジスタQ+y + Q
tsはカレントミラー回路であり、トランジスタQuの
コレクタ電流と同じ量の電流がトランジスタQtaのコ
レクタを流れ、これをトランジスタQ、のコレクタに流
している。ここで電流源IC0と工C3を同じにすると
抵抗R2に電圧は発生しなくなりトランジスタQ4はオ
フとなる。したがって、PLLが同期していても入力映
像中間周波信号レベルが低くなると、PLLは非同期の
ループ定数となり、同期性能を改善することができる。
第7図は本発明の他の実施例を示すブロック図、AGC
回路8を入力信号のキャリアレベル検出器として利用し
ている。AGC回路8は、一般に復調映像信号のシンク
チップレベルを検出し、このレベルを一定に保つように
中間周波増幅器1の利得を制御するものであり、このた
め入力信号のキャリアレベルに応じた制御電圧を発生す
る。したがって、この制御電圧を利用することにより入
力信号のキャリアレベルに応。
じて低域通過フィルタの時定数を切換えるよウ    
)にしたものである。
なお、本発明は、上記実施例に限定されるものではなく
、要は、入力信号レベルに応じてPLLのループ定数を
変化させるものであればよい。たとえば第1図で中間周
波増幅器1、AGC回路8はなくともよい。またテレビ
に限らすPLLを用いた回路であれば応用が可能である
さらにループ定数の切換え方法は、低域通過フィルタ以
外に、たとえば位相検波器の利得を変化させてもよく、
切換も2モードだけでなく、多モードあるいは連続した
もの等、各種のレベル検出手段等、種々の応用が考えら
れる。
〔発明の効果〕 以上のように本発明によれば、入力信号レベルの変動に
対して安定した同期特性を得られるPLL同期検波回路
を提供することができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
従来のPLL同期検波回路の一例を示すブロック図、第
3図は映像増幅器の出力波形を示す図、第4図はロック
検出器の具体例を示す回路図、第5図はラグリードフィ
ルタの周波数特性を示す図、第6図はレベル検出器の具
体例を示す図、第7図は本発明の他の実施例を示すブロ
ック図である。 1・・・中間周波増幅器、2・・・映像検波器、3・・
・位相検波器、4・・・低域通過フィルタ、5・・・電
圧制御発振器、6・・・90°立相器、7・・・映r象
増幅器、8・・・AGC回路、9・・・ロック検出器、
10・・・レベル検出器。 出願人代理人  弁理士 鈴 江 武 彦第5図 第1図 m  2図 第3図 ゛lソ1を前長官 志賀 学 殿 1.1¥件の表示 特@昭59−2了6234号 2)発明の名称 P L LFIXJI検、E1各 3、補正をする渚 事件との関係 特許出願人 aの打j、式会社 東 芝 4、代理人

Claims (2)

    【特許請求の範囲】
  1. (1)映像中間周波信号を一方の入力とする映像検波器
    および位相検波器を具備し、上記位相検波器の出力を低
    域通過フィルタを介して電圧制御発振器へ与え、この電
    圧制御発振器の出力として上記映像中間周波信号のキャ
    リア信号を再生し、この再生信号を上記映像検波器の他
    方の入力とし、この映像検波器から復調した映像信号を
    得るPLL回路において、入力信号のキャリアレベルの
    検出手段を有し、任意の入力信号のキャリアレベル範囲
    において、上記PLL回路のループ定数を予め定めたル
    ープ定数に切換えることを特徴とするPLL同期検波回
    路。
  2. (2)特許請求の範囲第1項記載のものにおいて、入力
    信号のキャリアレベル検出手段としてAGC回路の出力
    を用いたことを特徴とするPLL同期検波回路。
JP59276234A 1984-12-28 1984-12-28 Pll同期検波回路 Expired - Lifetime JPH0654849B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59276234A JPH0654849B2 (ja) 1984-12-28 1984-12-28 Pll同期検波回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59276234A JPH0654849B2 (ja) 1984-12-28 1984-12-28 Pll同期検波回路

Publications (2)

Publication Number Publication Date
JPS61157009A true JPS61157009A (ja) 1986-07-16
JPH0654849B2 JPH0654849B2 (ja) 1994-07-20

Family

ID=17566562

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59276234A Expired - Lifetime JPH0654849B2 (ja) 1984-12-28 1984-12-28 Pll同期検波回路

Country Status (1)

Country Link
JP (1) JPH0654849B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006327392A (ja) * 2005-05-26 2006-12-07 Central Japan Railway Co 鉄道車両の車体傾斜制御システム

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5185921B2 (ja) 2006-03-31 2013-04-17 日立アロカメディカル株式会社 超音波画像診断のための方法および装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56136042A (en) * 1980-03-27 1981-10-23 Sony Corp Am receiver

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56136042A (en) * 1980-03-27 1981-10-23 Sony Corp Am receiver

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006327392A (ja) * 2005-05-26 2006-12-07 Central Japan Railway Co 鉄道車両の車体傾斜制御システム

Also Published As

Publication number Publication date
JPH0654849B2 (ja) 1994-07-20

Similar Documents

Publication Publication Date Title
SE9503702L (sv) Fastlåst loop
US5343097A (en) Phase comparator circuit and phase locked loop (PLL) circuit using the same
JPS61157009A (ja) Pll同期検波回路
JP2511843B2 (ja) タイミング信号発生回路
JP3263621B2 (ja) Pll回路
US5157290A (en) Phase detector
JP2693775B2 (ja) 映像受信回路
JP3439143B2 (ja) 水平同期回路
JPH04170219A (ja) デューティ補正回路
JPH0287822A (ja) 自動位相制御回路
JPH0347780B2 (ja)
JP3128448B2 (ja) Fm信号検波器
KR0163900B1 (ko) 증폭단이 내장된 위상 동기 루프 방식의 에프엠 검파 회로
JPS5938759Y2 (ja) 位相同期回路
KR0138363B1 (ko) 전압제어발진기
JPH0160991B2 (ja)
JPH0461508A (ja) フィルタの自動調整回路
JPS5822346Y2 (ja) 位相同期発振器
JPH0119282B2 (ja)
JP2908903B2 (ja) Pllロック検出装置
JPH0211092A (ja) 非標準信号検出回路
JPH0746772B2 (ja) Pll回路
JPH03148915A (ja) 自動周波数制御装置
JPS6372219A (ja) 位相同期回路
JPH01212017A (ja) 可変遅延装置

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term