JPS6115239A - Processor diagnosis system - Google Patents
Processor diagnosis systemInfo
- Publication number
- JPS6115239A JPS6115239A JP59134087A JP13408784A JPS6115239A JP S6115239 A JPS6115239 A JP S6115239A JP 59134087 A JP59134087 A JP 59134087A JP 13408784 A JP13408784 A JP 13408784A JP S6115239 A JPS6115239 A JP S6115239A
- Authority
- JP
- Japan
- Prior art keywords
- processor
- monitored
- flip
- flop
- monitoring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Debugging And Monitoring (AREA)
- Multi Processors (AREA)
Abstract
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は、プロセッサ診断方式に関し、更に詳細にはマ
ルチプロセッサシステムにおけるプロセッサの異常検出
手段に関する。DETAILED DESCRIPTION OF THE INVENTION (Field of Industrial Application) The present invention relates to a processor diagnostic method, and more particularly to processor abnormality detection means in a multiprocessor system.
(従来の技術)
第3図は、従来のプロセッサ異常検出装置の構成を示す
ブロック図である。同図において、1は被監視プロセッ
サ加、〜からの報告信号によって各々の異常検出を判断
する監視プロセッサ、加〜は被監視プロセッサ、3o)
〜はタイマのオーバフローで異常検出して監視プロセッ
サ1に報告信号を出力する異常検出タイマである。被監
視プロセッサ加、〜には各々異常検出タイマIごが設け
られて、各異常検出タイマ加、〜は監視プロセッサ1に
接続されている。動作について説明すると、各々被監視
プロセッサ瀉〜に設けた異常検出タイマ30.−が、そ
のタイマのオーバフローで被監視プロセッサ瀉〜の異常
を検出して報告信号を出力する。その報告信号は監視プ
ロセッサ1に入力され、監視プロセッサlではその報告
信号に基づいて異常検出を判断していた。(Prior Art) FIG. 3 is a block diagram showing the configuration of a conventional processor abnormality detection device. In the figure, 1 is a monitored processor, a monitoring processor that determines the detection of each abnormality based on a report signal from ~, ~ is a monitored processor, and 3o)
- is an abnormality detection timer that detects an abnormality when the timer overflows and outputs a report signal to the monitoring processor 1. Each of the monitored processors 1 and 2 is provided with an abnormality detection timer I, and each of the abnormality detection timers 1 and 1 is connected to the monitoring processor 1. To explain the operation, the abnormality detection timer 30. - detects an abnormality in the monitored processor by the overflow of the timer and outputs a report signal. The report signal is input to the monitoring processor 1, and the monitoring processor 1 determines whether an abnormality has been detected based on the report signal.
(発明が解決しようとする問題点)
しかしながら、上記のように被監視プロセッサ加、〜の
各々に異常検出タイマ瀉〜が設けられているために装置
全体の規模が大きくなるという欠点があった。(Problems to be Solved by the Invention) However, as described above, since each of the monitored processors is provided with an abnormality detection timer, there is a drawback that the overall scale of the apparatus becomes large.
本発明は、これらの問題点を解決するためのもので、簡
単な回路でプロセッサの異常検出を行うプロセッサ診断
方式を提供することを目的とする。゛(問題点を解決す
るための手段)
従来用いていた異常検出タイマの代りに被監視プロセッ
サと監視プロセッサの間に簡単な回路である1個のフリ
ップフロップやレジスタ、又はメモリ等の記憶回路を設
ける。The present invention is intended to solve these problems, and an object of the present invention is to provide a processor diagnostic method that detects abnormalities in a processor using a simple circuit. (Means for solving the problem) Instead of the abnormality detection timer used conventionally, a simple circuit such as a flip-flop, a register, or a storage circuit such as a memory is installed between the monitored processor and the monitoring processor. establish.
(作用)
記憶回路に被監視プロセッサの状態を格納し、その格納
した内容を監視プロセッサが読取って監視することによ
り被監視プロセッサの異常を検出する。(Operation) The state of the monitored processor is stored in the storage circuit, and the monitoring processor reads and monitors the stored contents to detect an abnormality in the monitored processor.
(実施例)
第1図は、本発明の一実施例の構成を示すブロック図で
ある。同図において、1はフリップフロップ40.〜の
状態を読み取り、かつフリップフロップ切、〜を定周期
にリセットすることにより被監視プロセッサ加、〜の異
常検出を判断する監視プロセッサ、鳩〜はフリップフロ
ップ4o、〜を定周期にセットする被監視プロセッサ、
40.〜は監視ブロモ。(Embodiment) FIG. 1 is a block diagram showing the configuration of an embodiment of the present invention. In the figure, 1 is a flip-flop 40. A monitoring processor that reads the status of ~, turns off the flip-flop, and resets ~ to a fixed cycle to determine whether the monitored processor is on or not, and detects an abnormality in ~. monitoring processor,
40. ~ is a surveillance bromo.
す1からのリセット信号、被監視プロセッサ加、〜から
のセント信号が入力されて、′”oパまたは′ビの状態
を持続するフリップフロップである。This is a flip-flop that receives a reset signal from the processor 1 and a cent signal from the monitored processors 1 and 2, and maintains the ``o'' or ``o'' state.
本発明におけるマルチプロセッサシステムは唯1個の監
視プロセッサ1と複数個の被監視プロセッサ加、〜で構
成されているが、説明を簡単にするために1個の監視プ
ロセッサ1と1個の被監視プロセッサについて以下説明
する。The multiprocessor system according to the present invention consists of only one monitoring processor 1 and a plurality of monitored processors, but for the sake of simplicity, only one monitoring processor 1 and one monitored processor The processor will be explained below.
監視プロセッサ1と被監視プロセッサ加の間には1つの
フリップフロップ句が設けられて接続されている。A flip-flop is provided and connected between the monitoring processor 1 and the monitored processor.
次に、動作をフローチャートを示す第3図fa) (b
lにより説明する。Next, Figure 3 fa) (b) shows a flowchart of the operation.
This will be explained by l.
はじめに、被監視プロセッサ加はフリップフロップ40
を定周期にセットするようにプログラムされ、また監視
プロセッサ1も定周期にフリップフロップ伯の状態を読
取り、その後リセットするようにプログラムされる。こ
のような設定において、被監視プロセッサ頷が正常にプ
ログラムを実行している状態のとき、監視プロセッサ1
が一定周期で7リソブフロツプ40の状態を読取り(ス
テップ101)、その後リセットするようにリセット信
号を出力する(ステップ104)。正常に被監視プロセ
ッサ20が動作している間は、上記状態が維持されてフ
リップフロップ40はセント(ステップ107)及びリ
セット(ステップ104)を繰り返す。First, the monitored processor is connected to a flip-flop 40.
The supervisory processor 1 is also programmed to read the state of the flip-flop at regular intervals and then reset it. In such settings, when the monitored processor is running the program normally, the monitoring processor 1
reads the state of the 7-resobflop 40 at regular intervals (step 101), and then outputs a reset signal to reset it (step 104). While the monitored processor 20 is operating normally, the above state is maintained and the flip-flop 40 repeats cents (step 107) and reset (step 104).
しかし、被監視プロセッサ加にプログラムバグまたは異
常等によって7リツプフロノプ40をセントできない状
態に陥った場合、監視プロセッサ1は一定周期に行うフ
リップフロップ40の状態読取り(ステップ101)、
によって、一定時間の時フリップフロップ40がセット
されていないこと(ステップ105)を検知して(ステ
ップ106)被監視プロセッサ加に何か異なことが起き
たことを判断する。However, if the 7 flip-flop 40 cannot be sent due to a program bug or abnormality in addition to the monitored processor, the monitoring processor 1 reads the status of the flip-flop 40 at regular intervals (step 101).
By detecting that the flip-flop 40 is not set for a certain period of time (step 105), it is determined (step 106) that something different has occurred in addition to the monitored processor.
また、フリップフロップ切の代わりに監視プロセッサ1
と被監視プロセッサの間に、被監視プロセッサ加から書
き込み可能で監視プロセッサ1から読み取ることができ
かつ内容をクリアできるレジスタまたはメモリを置くこ
とにより監視プロセッサ1はより詳細な被監視プロセッ
サの状態あるいは情報を検知できる。Also, instead of turning off the flip-flop, the monitoring processor 1
By placing a register or memory between the monitored processor and the monitored processor that is writable by the monitored processor, readable from the monitored processor 1, and whose contents can be cleared, the monitored processor 1 can store more detailed status or information of the monitored processor. can be detected.
(発明の効果)
以上説明したように、本発明によれば、マルチプロセッ
サシステムの被監視プロセッサと監視プロセッサの間に
1個のフリップフロップやレジスタ、メモリ等の記憶回
路を設けることにより、簡単な回路で被監視プロセッサ
の異常検出を行うことができる。よって、簡単なハード
増であるので、複数個のプロセッサで構成されたマルチ
プロセッサシステムのプロセッサの異常検出に利用でき
る。(Effects of the Invention) As explained above, according to the present invention, by providing a storage circuit such as a flip-flop, a register, or a memory between a monitored processor and a monitoring processor in a multiprocessor system, simple processing can be achieved. The circuit can detect abnormalities in the monitored processor. Therefore, since it is a simple addition of hardware, it can be used to detect abnormalities in processors in a multiprocessor system composed of a plurality of processors.
第1図は本発明の一実施例の構成を示すプロノり図、第
2図は本実施例の動作を示すフローチャート図、第3図
は従来のプロセッサ異常検出装置の構成を示すブロック
図である。
1・・・監視プロセッサ、
20、21.〜・・・被監視プロセッサ、30、31.
〜・・異常検出タイマ、
照41.〜・・・フリップフロ、プ。FIG. 1 is a schematic diagram showing the configuration of an embodiment of the present invention, FIG. 2 is a flowchart showing the operation of this embodiment, and FIG. 3 is a block diagram showing the configuration of a conventional processor abnormality detection device. . 1... Monitoring processor, 20, 21. ~...Monitored processor, 30, 31.
~... Abnormality detection timer, 41. ~...Flip-Flo, Pu.
Claims (2)
サで構成され、前記被監視プロセッサの各々の異常を前
記監視プロセッサにより検出する異常検出システムにお
いて、前記監視プロセッサと前記被監視プロセッサの間
に記憶回路を設け、前記記憶回路に前記被監視プロセッ
サの状態を格納する手段、前記監視プロセッサが前記記
憶回路の内容を読取る手段及び前記記憶回路の内容をク
リアする手段を有し、前記監視プロセッサが前記記憶回
路の内容を監視することにより被監視プロセッサの異常
を検出することを特徴とするプロセッサ診断方式。(1) In an abnormality detection system that includes one monitoring processor and a plurality of monitored processors, and in which the monitoring processor detects an abnormality in each of the monitored processors, an error detection system is provided between the monitoring processor and the monitored processor. a storage circuit, means for storing the state of the monitored processor in the storage circuit, means for the monitoring processor to read the contents of the storage circuit, and means for clearing the contents of the storage circuit, the monitoring processor comprising: A processor diagnostic method, characterized in that an abnormality in a monitored processor is detected by monitoring the contents of the storage circuit.
を特徴とする特許請求の範囲第1項に記載のプロセッサ
診断方式。(2) The processor diagnostic method according to claim 1, wherein the memory circuit is a flip-flop circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59134087A JPS6115239A (en) | 1984-06-30 | 1984-06-30 | Processor diagnosis system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59134087A JPS6115239A (en) | 1984-06-30 | 1984-06-30 | Processor diagnosis system |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6115239A true JPS6115239A (en) | 1986-01-23 |
Family
ID=15120109
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59134087A Pending JPS6115239A (en) | 1984-06-30 | 1984-06-30 | Processor diagnosis system |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6115239A (en) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63150742A (en) * | 1986-12-16 | 1988-06-23 | Oki Electric Ind Co Ltd | Computer system |
JPS63174143A (en) * | 1987-01-14 | 1988-07-18 | Fujitsu Ltd | System for detecting exceptional event in plural computers system |
JPH02111612A (en) * | 1988-10-20 | 1990-04-24 | Sumitomo Electric Ind Ltd | Synthesis of granular diamond |
JPH02129736A (en) * | 1988-11-10 | 1990-05-17 | Nec Corp | Remote supervisory system for information processor |
JPH05108588A (en) * | 1991-10-17 | 1993-04-30 | Fujitsu Ltd | Multiprocessor system |
JPH05128080A (en) * | 1991-10-14 | 1993-05-25 | Mitsubishi Electric Corp | Information processor |
-
1984
- 1984-06-30 JP JP59134087A patent/JPS6115239A/en active Pending
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63150742A (en) * | 1986-12-16 | 1988-06-23 | Oki Electric Ind Co Ltd | Computer system |
JPS63174143A (en) * | 1987-01-14 | 1988-07-18 | Fujitsu Ltd | System for detecting exceptional event in plural computers system |
JPH02111612A (en) * | 1988-10-20 | 1990-04-24 | Sumitomo Electric Ind Ltd | Synthesis of granular diamond |
JP2639505B2 (en) * | 1988-10-20 | 1997-08-13 | 住友電気工業株式会社 | Synthesis method of granular diamond |
JPH02129736A (en) * | 1988-11-10 | 1990-05-17 | Nec Corp | Remote supervisory system for information processor |
JPH05128080A (en) * | 1991-10-14 | 1993-05-25 | Mitsubishi Electric Corp | Information processor |
JPH05108588A (en) * | 1991-10-17 | 1993-04-30 | Fujitsu Ltd | Multiprocessor system |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5868163A (en) | System trouble detection system | |
JPS6115239A (en) | Processor diagnosis system | |
JP2870250B2 (en) | Microprocessor runaway monitor | |
JPS6290068A (en) | Auxiliary monitor system | |
JP2001043201A (en) | Multiprocessor fault detector | |
JPH01205244A (en) | System for collecting logging information | |
JPH01134637A (en) | Supervising system for information in stall processing system | |
JPH0196752A (en) | Multi-processor device | |
JPS6343561Y2 (en) | ||
JPH0619744A (en) | Operation monitoring system for multiprocessor system | |
JPS6170645A (en) | Data collecting device for analysis of trouble cause | |
JPS5983438A (en) | Program failure detecting system | |
JPS6072040A (en) | Monitoring system for executing time of program | |
JPH07230432A (en) | Calculating device | |
KR200293236Y1 (en) | Watchdog Timer Apparatus | |
JPH01200441A (en) | Mutual monitoring method among plural processors | |
JPH04182835A (en) | Bus monitor device for multiprocessor system | |
JPS60171544A (en) | Self-diagnosis device for abnormality of computer system | |
JPH02307134A (en) | Detecting method for program abnormality | |
JPH05224998A (en) | Fault detecting system for application task | |
JPH03230254A (en) | Fault detecting method for multiprocessor system | |
JPS62216048A (en) | Runaway detecting system for processor | |
JPH01169642A (en) | Runaway detecting circuit | |
JPS6359637A (en) | Processor operation monitoring circuit | |
JPH01199238A (en) | Data processor |