JPS61140178A - 半導体素子の製造方法 - Google Patents

半導体素子の製造方法

Info

Publication number
JPS61140178A
JPS61140178A JP26088084A JP26088084A JPS61140178A JP S61140178 A JPS61140178 A JP S61140178A JP 26088084 A JP26088084 A JP 26088084A JP 26088084 A JP26088084 A JP 26088084A JP S61140178 A JPS61140178 A JP S61140178A
Authority
JP
Japan
Prior art keywords
region
electrode
gate electrode
schottky
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP26088084A
Other languages
English (en)
Inventor
Hajime Matsuura
元 松浦
Hiroshi Nakamura
浩 中村
Toshimasa Ishida
俊正 石田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP26088084A priority Critical patent/JPS61140178A/ja
Publication of JPS61140178A publication Critical patent/JPS61140178A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は半導体素子の製造方法に関し、特にショットキ
r−)FETの製造方法に関するものである。
(従来の技術) 従来このような分野で、自己整合的にソース領域及びド
レイン領域を形成する方法は、文献、電子通信学会技術
研究報告、ED83−74 (昭58−11−28 ’
) P、P、9−16に書かれている。そこでは、基板
上にショク)キ障壁をなす金属を積層し、この金属上に
形成されたr−)ノfターン体をマスクとして、サイド
エツチングを行うことによシグート電極を形成し、次に
前記ゲート・クターン体をマスクとしてイオン注入する
ことにより自己整合的にソース、ドレイン領域を形成し
ている。しかる後、ソース、ドレイン領域を活性化する
ために、SiO2等の保護膜を被覆して、800℃程度
の熱処理を行い、保護膜を除去した後ソース、ドレイン
電極を形成していた。
(発明が解決しようとする問題点) しかしながら、このような製造方法では、ショットキ特
性が著しく劣化するという問題があった。
この原因は、基板上にゲート電極を形成し保護膜を被覆
した状態で熱処理を行っているので、ゲート電極と保護
膜との界面反応によシグート電極側面の下部にn領域が
形成され、そのn 領域とゲート電極が接触しているた
めと考えられる。
(問題点を解決するための手段) 本発明は、ショットキ特性の良好なショットキグー) 
FETを得るために、基板上にゲート金属を形成し保護
膜を被覆した状態でイオン注入領域の熱処理をすること
によって生じた、ゲート金属側面の下部にできたn領域
と、ゲート電極との間をエツチング法によって分離させ
るものである。
(作 用) 本発明は、以上説明したように、半導体基体のイオン注
入領域を熱処理した後、ショットキデート電極の側面を
エツチングしているので、ゲート電極と保護膜との界面
反応によシグート電極側面の下部に形成されると考えら
れるn 領域がケ゛−ト電極から離間される。したがっ
て、基板上にゲート電極を形成し保護膜を被覆した状態
で熱処理することによって生じたショットキ特性の劣化
を回避することができるのである。
(実施例) 第1図(a)〜(c)は本発明の一実施例を説明するた
めのショットキr−)型GaAs FETの構造断面図
であり、以下図面に沿って説明する。
第1図(、)に示すように半絶縁性のGaAs基板1に
、イオン注入することによシ、チャンネル領域2を選択
的に形成し、その上にスパッタ法によf)w−ht合金
膜3 tl 000 X程度の厚さに被着する。
次に第1図(b)に示すように、W−At合金膜3上に
選択的に形成された)f −ト/#ター/のイオン阻止
能のある金属4をマスクとして、サイドエツチングされ
るようにW−AI、合金膜3′1にエツチングして、チ
ャンネル領域2上にゲート電極5f、形成する。
次に第1図(c)に示すように、金属4をマスクとして
選択的にイオン注入することにより、ソース・ドレイン
領域6を形成して金属4を除去する。
次に第1図(d)に示すように、表面に厚さ1000^
程度のSiO□膜7t−被覆し、これを保護膜としてA
s圧雰囲気中で800℃20分間イオン注入領域の活性
化のためのアニールを行なう。このトキ、アニール時に
w6るいはhz原子のS iO2分子の還元作用によυ
、Si原子が遊離し、拡散することによってゲート電極
5側面の下にn領域8が形成されると考えられる。
次にSiO□膜7を除去した後、第1図(e)に示すよ
うに、ゲート電極5側面の下のn領域8とデート電極5
を分離させるため、SF6をエツチングガスとしてR,
1,E、(リマクティブ、イオン、エツチング)法を用
いて、ゲート電極5の少くとも側面を500X程度エツ
チングする。
最後にn領域6上にオーミック電極9を形成することに
より、ショットキゲート型GaAa FETを得る。
次にアニール後のW−AA合金のエツチング効果につい
て第2図を用いて説明する。
第2図は本発明の実施例によるショットキゲート型Ga
As FETの電流電圧特性から得られたアニール温度
に対するW−At合金のショットキバリアの高さφ3と
n値を示したものである。第2図かられかるように、本
発明の実施例によれば、ショットキバリア高さが0.7
5Vでショットキ特性をあられすn値がほぼ1に近い値
を示すFETを得ることができ、従来の方法によシ形成
されたFETに比べると著しく改善されている。また、
7ヨノトキ特性の均一性も良い。
尚、本発明の実施例では、耐熱性ゲート電極材料として
、W−At合金を用いているがTi 9 Ta等の耐熱
性ゲート電極材料であれば同様の効果を得ることかでき
る。
また、本発明の実施例では、エツチングガスとしてSF
  を用いているが、CF4等のフッ素系ガスを使用し
てもよい。
(発明の効果) この発明は以上説明したように、アニールによってノヨ
ットキケ゛−ト部の側面に形成されると思われるn層と
ケゞ−ト電極とを分離させたのでショットキ特性が改善
される。それゆえ、低電流領域でのリーク電流がおさえ
られ、逆方向電圧の高いノヨノl−キ特性が得られ、低
消費電力で論理振幅の大きな、また高い電圧使用可能な
ショットキゲート型FETを形成することができる。
【図面の簡単な説明】
第1図(a)〜(、)は、本発明の詳細な説明するため
のショットキゲート型FETの断面図、第2図は、従来
の方法により形成したショットキゲ−ト型FETと本発
明の実施例であるショットキゲート型FETとのショッ
トキ特性をあられす図である。 1・・・GaAs基板、2・・・チャンネル領域、3・
・・W−At合金膜、4・・・マスク金属、5・・・ケ
゛−ト電極、6・・・ソース・ ドレイン領域、7・・
・SiO2膜、8・・・不要n+領領域9・・・オーミ
、り電極。 第1図  ゛ 1 、+++ GaAs基板 (C)               2・−−−+q
”/ネ:し准爪9−一・イーミツ7電謹 第2図 W−AI/GaAs  ショ・・ノ¥Nギト1゛1アニ
ール温度(0C) 手続補正書(睦) 1、事件の表示 昭和59年 特  許 願第260880号2、発明の
名称 半導体素子の製造方法 3、補正をする者 事件との関係       特 許 出 願 人住 所
(〒105)  東京都港区虎ノ門1丁目7番12号名
称(029)   沖@気工iI株式会社、代表者  
     取締役社長橋本南海男4、代理人 住 所(〒105)  東京都港区虎ノ門1丁目7番1
2号6、補正の内容 、別紙の通り 6、補正の内容 1. 明細書中「特許請求の範囲」の欄を別紙の通り補
正する。 2、同書第6頁第13行目に「TiやTa Jとあるの
を「WやTaJと補正する。 別紙 特許請求の範囲 1、 ゲート電極に対応した・ぐターンの耐熱性ショッ
トキ金属体を半導体基体のチャンネル領域上に形成する
工程と、 びドレイン領域を形成する工程と、 表面に保護膜を被覆した状態で前記イオン注入領域の熱
処理を行う工程と、 しかる後前記耐熱性ショットキ金属体の少なくとも側面
をエツチングすることによりショットキゲート電極を形
成する工程とを備えてなることを特徴とする半導体素子
の製造方法。 2、 前記エツチングはフッ素系ガスによるドライエツ
チング法を用いることを特徴とする特許請求の範囲第1
項記載の半導体素子の製造方法。

Claims (1)

  1. 【特許請求の範囲】 1、ゲート電極に対応したパターンの耐熱性ショットキ
    金属体を半導体基体のチャンネル領域上に形成する工程
    と、 前記耐熱性ショットキ金属体をマスクとしてイオン注入
    することにより自己整合的にソース領域及びドレイン領
    域を形成する工程と、 表面に保護膜を被覆した状態で前記イオン注入領域の熱
    処理を行う工程と、 しかる後前記耐熱性ショットキ金属体の少なくとも側面
    をエッチングすることによりショットキゲート電極を形
    成する工程とを備えてなることを特徴とする半導体素子
    の製造方法。 2、前記エッチングはフッ素系ガスによるドライエッチ
    ング法を用いることを特徴とする特許請求の範囲第1項
    記載の半導体素子の製造方法。
JP26088084A 1984-12-12 1984-12-12 半導体素子の製造方法 Pending JPS61140178A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26088084A JPS61140178A (ja) 1984-12-12 1984-12-12 半導体素子の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26088084A JPS61140178A (ja) 1984-12-12 1984-12-12 半導体素子の製造方法

Publications (1)

Publication Number Publication Date
JPS61140178A true JPS61140178A (ja) 1986-06-27

Family

ID=17354032

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26088084A Pending JPS61140178A (ja) 1984-12-12 1984-12-12 半導体素子の製造方法

Country Status (1)

Country Link
JP (1) JPS61140178A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7108485B2 (en) 1998-12-09 2006-09-19 Aloys Wobben Reduction in the noise produced by a rotor blade of a wind turbine

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7108485B2 (en) 1998-12-09 2006-09-19 Aloys Wobben Reduction in the noise produced by a rotor blade of a wind turbine

Similar Documents

Publication Publication Date Title
JPH01133375A (ja) 自己整合ゲートを備えるmesfetの製造方法
JPS61140178A (ja) 半導体素子の製造方法
JP2629995B2 (ja) 薄膜トランジスタ
JP4541489B2 (ja) 半導体装置及びその製造方法
JPS59130465A (ja) Mis半導体装置の製造方法
JP3520346B2 (ja) 半導体装置
JP3186298B2 (ja) Mos型半導体素子の製造方法
KR960000233B1 (ko) 모스(mos) 트랜지스터 및 그 제조방법
JPS6344769A (ja) 電界効果型トランジスタ及びその製造方法
JPS6064430A (ja) GaAs系化合物半導体装置の製造方法
JP2002270838A (ja) 炭化珪素半導体装置及びその製造方法
JPH0656856B2 (ja) 半導体装置の製造方法
JP2587570B2 (ja) 多結晶シリコン薄膜トランジスタおよびその製造方法
JPS59222966A (ja) 半導体装置
JPH04125971A (ja) 薄膜トランジスタ
JP3042004B2 (ja) 半導体装置の製造方法
JPH06338614A (ja) 薄膜トランジスタおよびその製造方法
JPH11354789A (ja) 電界効果トランジスタ
JPH05315363A (ja) 化合物半導体装置の製造方法
JPS61204982A (ja) 電界効果トランジスタ
JPS63299277A (ja) 薄膜トランジスタの製造方法
JPH0245332B2 (ja)
JPS6088475A (ja) 電界効果トランジスタの製造方法
JPS606103B2 (ja) 半導体装置
JPH03214754A (ja) 半導体装置およびその製造方法