JPS61112414A - 自動レベル制御回路 - Google Patents

自動レベル制御回路

Info

Publication number
JPS61112414A
JPS61112414A JP59233826A JP23382684A JPS61112414A JP S61112414 A JPS61112414 A JP S61112414A JP 59233826 A JP59233826 A JP 59233826A JP 23382684 A JP23382684 A JP 23382684A JP S61112414 A JPS61112414 A JP S61112414A
Authority
JP
Japan
Prior art keywords
converter
level
reference voltage
signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59233826A
Other languages
English (en)
Other versions
JPH0420523B2 (ja
Inventor
Yasutsune Yoshida
泰玄 吉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP59233826A priority Critical patent/JPS61112414A/ja
Priority to CA000494588A priority patent/CA1263189A/en
Priority to DE8585114088T priority patent/DE3587232T2/de
Priority to EP85114088A priority patent/EP0180969B1/en
Priority to AU49398/85A priority patent/AU580808B2/en
Publication of JPS61112414A publication Critical patent/JPS61112414A/ja
Priority to US07/157,154 priority patent/US4875049A/en
Publication of JPH0420523B2 publication Critical patent/JPH0420523B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/38Demodulator circuits; Receiver circuits
    • H04L27/3809Amplitude regulation arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/18Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging
    • H03M1/181Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging in feedback mode, i.e. by determining the range to be selected from one or more previous digital output values
    • H03M1/182Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging in feedback mode, i.e. by determining the range to be selected from one or more previous digital output values the feedback signal controlling the reference levels of the analogue/digital converter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/36Analogue value compared with reference values simultaneously only, i.e. parallel type
    • H03M1/361Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
    • H03M1/362Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider
    • H03M1/365Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider the voltage divider being a single resistor string

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は自動レベル制御回路に関し、特に多値直交振幅
変調方式(QAM)の復調装置等に用いられる自動レベ
ル制御回路に関する。
(従来の技術) マイクロ波帯のディジタル無線通信方式では、近年、周
波数帯域を有効に利用するため多値QAM方式が用いら
れる。この場合、受信側では復調されたベースバンド信
号をアナログディジタル変換器(以下AD変換器という
)でめらかしめ定められた固定の複数の識別筒と比較し
、2匝の並列fイジタル信号として出力する。この際、
AD変換器へのベースバンド信号の入力レベルを、受信
)ノベルの変動や受信層11−回路の利得変動7上どが
あっても識別値に対し一定に保つ必要がある。
このため従来は第3図に示すように復調器の前段および
後段に可変利得増幅器を設け、AD変換器の出力を用い
て利得制御をする方法が用いられている。第3図は16
値QAM復調装置の一例(例えば特願昭58−0434
95号)であり、以下図面を参照して動作を説明する。
受信IF信号は可変利得増幅器laを経て直交位相復調
器2に加えられる。直交位相復調器2は90″位相の異
なる基準信号によって直交変調信号を復調し、2列の復
調信号を出力する。これらは増幅器3または可変利得増
幅器1bを通ってAD変換器4aまたは4bにそれぞれ
入力される。AD変換器は第4図に示す4つの誤差識別
値(点M)と3つの符号識別値(実線)によって入力を
3ピツトノ出刃(Xi・X2・Xs)に変換する。この
うち、XlおよびX2の2ビツトは復調されたベースバ
ンド信号の再生復号出力であり、第3ビツトx3は人力
信号の標準レベルからのずれを判定すする誤差出力でお
る。
3ビツト人り変換器の出力信号のうち、第1ビツトX1
と第3ピツトX3との排他的論理和(以下EX−ORと
いう)を求めると入力信号のレベルに応じて第4@のX
4のような値となる。これは入力信号のレベルが標準レ
ベルより増加するとIQIとナシ、減少すると111と
なるので利得制御信号として利用でさる。
従ってAD変換器4a、4bの出力のうち、XlとX、
およびYlとY3をEX−OR回路5aおよび5bでE
X−OR操作し低域戸波器(以下Lf’Fという)を経
て可変利得増幅器1aおよび1bt−制御すれば、直交
成分に共通な利得変動および各成分ごとの回路特性の変
化などによる利得変動を安定化することができる。
(発明が解決しようとする問題点) しかしこの方式は信号レベルの安定化のために可変利得
増幅器を使用しておシ、回路構成がやや複雑となり可変
利得増幅器の製作調整に余分な工数2時間を要するとい
う問題点がある。本発明の目的は、上述し九問題点を解
決できる構成の簡単な自動レベル制御回路を提供するこ
とにある。
(問題点を解決するための手段) 本発明の自動レベル制御回路は、入力信号を複数の識別
値で多値識別し復号された出力信号と誤差信号とを出力
するAD変換器と、前記出力信号と誤差信号とを論理操
作して前記AD変換器へ基準電圧を出力する基準電圧発
生器とを具備し、少なくとも前記基準電圧を用いて前記
入力信号のレベル変動に対して前記識別値のレベルを最
適値に制御するようKして構成される。
(実施例) 次に、本発明について実施例を示す図面を参照して詳細
に説明する。
第1図は本発明の第一の実施例で、入力信号を多値識別
して3ビツトのディジタル信号化するAD変換器4と、
AD変換器4の出力信号を論理操作する基準電圧発生器
6とを備え、その出力でAD変換器4の識別値を制御す
るよう構成されている。
AD変換器40入力端子INに加えられた入力信号10
0(16値QAM波を直交復調したベースバンド信号)
は7個の比較器13で第4図に示した識別値と比較され
、論理回路12を経て3ビツトの出力信号X1・X2・
X3を出力する。−1各比較器13の識別値電圧は基準
電圧端子REFIおよびREF2に加えられた直流電圧
を、直列に接続された分圧器14および14aで分圧し
て発生するよう構成されている。
AD変換器4の出力信号X1および誤差信号X3は基準
電圧発生器6のEX−OR回路5に入力され、否定回路
7を経てその出力信号X4はLPFBで直流成分が取9
出され極性変換器9に加えられる。
極性変換器9はこれをレベルが同一で極性が互に逆とな
る参照電圧101および102に変換し、その出力はA
D変換器4の参照電圧端子REFIおよびREF2に加
えられている。
このように構成しておけば、入力信号のレベルが変動し
て標準レベルより大きくなったときは否定回路7の出力
X4は′11となシ、小さくなったときはj □ lと
なるので、前者の場合はAD変換器に入力される正負の
参照電圧が大きくなって各識別値間隔勿広げ(正負を判
定する中央識別値は不変である)、後者の場合は各識別
値間隔を狭め、入力レベルと各識別値レベルとの間隔を
最適状態に制御することができる。
第2図は本発明の第二の実施例で、AD変換器4と、基
準電圧発生器6aと、人力端で減算操作を行う減算器1
1と、LPFBと、増幅器10とで構成されている。
第2図の基準電圧発生器6aは、第1図の極性変換増幅
器9の代シに反転増幅器9aにより負の基準電圧103
を人り変換器4の基準電圧端子REF2に入力するよう
構成されておシ、基準電圧端子REFIは保護抵抗を通
じて接地されている。この回路では基準電圧発生器の出
力が変わると各識別値の間隔が変化するばかシでなく中
央識別値も変化する。これを補償するために誤差信号X
3をLPF8・増幅器10を通して減算器11に加える
よう構成されている。
この方法によれば、入力レベルの変動に対して識別値間
隔を調整して最適レベル状態とするほか、入力に重量さ
れた直流分または回路の直流ドリフトにも対応すること
ができる。
以上2つの実施例について説明したが、第1図の回路に
第2図と同様な減算器11を含む直流分補償用の回路を
付加してもよく、また、4値以外の入力信号に対しても
同様の回路を構成できることは言うまでもない。なお実
際の16値QAM復調装置においては直交位相復調器の
各成分出力にそれぞれ第1図または第2図の回路を設け
ることとなる。
(発明の効果) 以上詳細に説明したように、本発明の自動レベル制御回
路を用いることにより、従来のように可変利得増幅器を
使用することなく、人力レベル変動に対してAD変換器
の各識別値を最適値に制御することができ、構成が簡単
になり調整も容易となるという効果がある。
【図面の簡単な説明】
第1図は本発明の第一の実施例の構成を示すブロック図
、第2図は本発明の第二の実施例の構成を示すブロック
図、第3図は従来の16値QAM復調装置の構成の一例
を示すブロック図、第4図は4値ベ一スバンド信号の識
別領域図である。 1a・1b・・・・・・可変利得増幅器、2・・・・・
・直交位相復調器、3・10・・・・・・増幅器、4・
4a・4b・・・・・・AD変換器、5・・・・・・E
X−OR回路、6・6a・・・・・・基準電圧発生器、
7・・・・・・否定回路、8・・・・・・低域ヂ波器、
9・・・・・・極性変換器、9a・・・・・・反転増幅
器、11・・・・・・減算器。 ル1回

Claims (1)

    【特許請求の範囲】
  1. 入力信号を複数の識別値で多値識別し復号された出力信
    号と誤差信号とを出力するアナログディジタル変換器と
    、前記出力信号と誤差信号とを論理操作して前記アナロ
    グディジタル変換器へ基準電圧を出力する基準電圧発生
    器とを具備し、少なくとも前記基準電圧を用いて前記入
    力信号のレベル変動に対して前記識別値のレベルを最適
    値に制御するよう構成されたことを特徴とする自動レベ
    ル制御回路。
JP59233826A 1984-11-06 1984-11-06 自動レベル制御回路 Granted JPS61112414A (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP59233826A JPS61112414A (ja) 1984-11-06 1984-11-06 自動レベル制御回路
CA000494588A CA1263189A (en) 1984-11-06 1985-11-05 Automatic level control circuit for an ad converter
DE8585114088T DE3587232T2 (de) 1984-11-06 1985-11-05 Automatische pegelsteuerungsschaltung fuer einen ad-wandler.
EP85114088A EP0180969B1 (en) 1984-11-06 1985-11-05 Automatic level control circuit for an ad converter
AU49398/85A AU580808B2 (en) 1984-11-06 1985-11-06 Automatic level control circuit for an ad converter
US07/157,154 US4875049A (en) 1984-11-06 1988-02-11 Automatic level control circuit for an ad convertor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59233826A JPS61112414A (ja) 1984-11-06 1984-11-06 自動レベル制御回路

Publications (2)

Publication Number Publication Date
JPS61112414A true JPS61112414A (ja) 1986-05-30
JPH0420523B2 JPH0420523B2 (ja) 1992-04-03

Family

ID=16961166

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59233826A Granted JPS61112414A (ja) 1984-11-06 1984-11-06 自動レベル制御回路

Country Status (6)

Country Link
US (1) US4875049A (ja)
EP (1) EP0180969B1 (ja)
JP (1) JPS61112414A (ja)
AU (1) AU580808B2 (ja)
CA (1) CA1263189A (ja)
DE (1) DE3587232T2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020516175A (ja) * 2017-03-28 2020-05-28 ザイリンクス インコーポレイテッドXilinx Incorporated Adcベースの受信機

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4703282A (en) * 1985-06-29 1987-10-27 Nec Corporation Digital demodulation system
GB2212033A (en) * 1987-11-04 1989-07-12 Marconi Co Ltd Time synchronisation
FI881007A0 (fi) * 1988-03-04 1988-03-04 Teuvo Kohonen Foerfarande foer adaptiv avlaesning av kvantiserade signaler.
US5343201A (en) * 1988-04-07 1994-08-30 Canon Kabushiki Kaisha A-D converter
DE3911486A1 (de) * 1989-04-08 1990-10-11 Ant Nachrichtentech Schaltungsanordnung zur kompensation einer offsetspannung und verwendung dieser schaltungsanordnung
DE3911818A1 (de) * 1989-04-11 1990-10-25 Ant Nachrichtentech Verfahren und schaltungsanordnung zur pegelregelung eines diskriminators
JP2722351B2 (ja) * 1989-11-29 1998-03-04 キヤノン株式会社 撮像信号処理装置
SE468029B (sv) * 1991-02-20 1992-10-19 Ericsson Telefon Ab L M Foerfarande foer att minska inverkan av distorsionsprodukter vid analog-digital-omvandling
JP3297927B2 (ja) * 1992-01-08 2002-07-02 ソニー株式会社 信号処理回路
US5394437A (en) 1992-10-20 1995-02-28 At&T Corp. High-speed modem synchronized to a remote CODEC
US5389927A (en) * 1993-05-28 1995-02-14 Motorola, Inc. Method and apparatus for control of an analog to digital converter
SE502813C2 (sv) * 1994-05-04 1996-01-22 Ericsson Telefon Ab L M Metod och anordning vid analog-digitalomvandlare
SE503070C2 (sv) * 1994-07-05 1996-03-18 Ericsson Telefon Ab L M Förfarande för bestämning av tidsfel i samband med analog- digitalomvandling av kvadraturdetekterade signaler
US5790061A (en) * 1995-02-24 1998-08-04 Nec Corporation Adaptive A/D converting device for adaptively converting and input analog signal into an output digital signal having a constant quantizing error
JP3130794B2 (ja) * 1996-05-27 2001-01-31 日本電気株式会社 復調器
US6005895A (en) 1996-12-20 1999-12-21 Rambus Inc. Apparatus and method for multilevel signaling
FR2769773B1 (fr) * 1997-10-14 1999-11-12 Thomson Multimedia Sa Dispositif de conversion analogique-numerique
KR100292625B1 (ko) * 1998-06-29 2001-07-12 박종섭 고속인터페이스장치
US6255974B1 (en) 1999-01-08 2001-07-03 Mitsubishi Electric And Electronics Usa, Inc Programmable dynamic range sigma delta A/D converter
US6211698B1 (en) 1999-06-29 2001-04-03 Hyundai Electronics Industries Co., Ltd. High speed interface apparatus
US7269212B1 (en) 2000-09-05 2007-09-11 Rambus Inc. Low-latency equalization in multi-level, multi-line communication systems
US7161513B2 (en) 1999-10-19 2007-01-09 Rambus Inc. Apparatus and method for improving resolution of a current mode driver
US6396329B1 (en) 1999-10-19 2002-05-28 Rambus, Inc Method and apparatus for receiving high speed signals with low latency
US7124221B1 (en) 1999-10-19 2006-10-17 Rambus Inc. Low latency multi-level communication interface
US7292629B2 (en) * 2002-07-12 2007-11-06 Rambus Inc. Selectable-tap equalizer
US7362800B1 (en) 2002-07-12 2008-04-22 Rambus Inc. Auto-configured equalizer
US8861667B1 (en) 2002-07-12 2014-10-14 Rambus Inc. Clock data recovery circuit with equalizer clock calibration

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5617733U (ja) * 1979-07-17 1981-02-16
JPS58206214A (ja) * 1982-05-27 1983-12-01 Nec Corp Agc回路
JPS592431A (ja) * 1982-06-28 1984-01-09 Hitachi Ltd アナログ・デイジタル変換器
JPS59122226A (ja) * 1982-12-28 1984-07-14 Matsushita Electric Ind Co Ltd A/d変換器

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3544779A (en) * 1967-09-06 1970-12-01 Bell Telephone Labor Inc Self-adjusting radix converter
IE38230B1 (en) * 1972-09-15 1978-01-18 Ind Des Telecommunications Com Improvements in digital coders
US3872434A (en) * 1973-12-05 1975-03-18 Recognition Equipment Inc Dynamic sample-by-sample automatic gain control
JPS558051B2 (ja) * 1974-11-06 1980-03-01
JPS5210716A (en) * 1975-06-24 1977-01-27 Hitachi Ltd Multi-element magnetic head
US4419657A (en) * 1978-02-24 1983-12-06 Federal Screw Works Speech digitization system
US4216465A (en) * 1978-03-07 1980-08-05 Hughes Aircraft Company Programmable analog to digital converter
DE3015141C2 (de) * 1980-04-19 1985-10-03 Deutsche Itt Industries Gmbh, 7800 Freiburg Farbfernseh-Empfänger mit mindestens einer integrierten Schaltung für das Luminanzsignal und die Chrominanzsignale
JPS5713813A (en) * 1980-06-27 1982-01-23 Hitachi Ltd Monolithic analog-to-digital converting circuit
JPS58107720A (ja) * 1981-12-22 1983-06-27 Sony Corp A/dコンバ−タ
US4475210A (en) * 1982-02-26 1984-10-02 International Telephone And Telegraph Corporation Data eye monitor
JPH063947B2 (ja) * 1983-03-16 1994-01-12 日本電気株式会社 自動利得制御回路
JPS61120530A (ja) * 1984-11-15 1986-06-07 Toshiba Corp アナログ・デジタル変換器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5617733U (ja) * 1979-07-17 1981-02-16
JPS58206214A (ja) * 1982-05-27 1983-12-01 Nec Corp Agc回路
JPS592431A (ja) * 1982-06-28 1984-01-09 Hitachi Ltd アナログ・デイジタル変換器
JPS59122226A (ja) * 1982-12-28 1984-07-14 Matsushita Electric Ind Co Ltd A/d変換器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020516175A (ja) * 2017-03-28 2020-05-28 ザイリンクス インコーポレイテッドXilinx Incorporated Adcベースの受信機

Also Published As

Publication number Publication date
CA1263189A (en) 1989-11-21
US4875049A (en) 1989-10-17
AU4939885A (en) 1986-05-15
DE3587232T2 (de) 1993-07-08
AU580808B2 (en) 1989-02-02
EP0180969A2 (en) 1986-05-14
JPH0420523B2 (ja) 1992-04-03
DE3587232D1 (de) 1993-05-06
EP0180969B1 (en) 1993-03-31
EP0180969A3 (en) 1988-09-21

Similar Documents

Publication Publication Date Title
JPS61112414A (ja) 自動レベル制御回路
EP0153708B1 (en) Multi-level decision circuit
US4829593A (en) Automatic gain control apparatus
US4250458A (en) Baseband DC offset detector and control circuit for DC coupled digital demodulator
CA2082998C (en) Rf receiver agc incorporating time domain equalizer circuitry
EP0467653B1 (en) Cut-off frequency automatic adjusting filter
US4937842A (en) Self adjusting data detector
US6597238B1 (en) Demodulating circuit of wireless receiving apparatus and demodulating method
US5748129A (en) Analog to digital converter circuit
GB2334607A (en) Radio selective calling receiver
US6577851B1 (en) Impulse noise blanker
CA1235516A (en) Circuit arrangement for converting an a.c. signal into a binary signal
US5245340A (en) Digital transmultiplexer with automatic threshold controller
JPS6351608B2 (ja)
US20040171362A1 (en) Wireless signal amplification system and a television signal decoder comprising one such system
AU661091B2 (en) FM demodulation circuit
JPS61236217A (ja) オフセツト電圧補正回路
JPS63119331A (ja) 多値識別方式
JPH04326626A (ja) 軟判定回路
JPH01164151A (ja) 符号判定基準電圧生成方式
JPS61194918A (ja) 多値識別回路
CA1333943C (en) Digital transmultiplexer with automatic threshold controller
JP4095202B2 (ja) 振幅変調送信装置
JPS63166345A (ja) 周波数偏移変調回路
JP2001007650A (ja) Fm復調器と線形復調帯域調整方法