JPS61109340A - 時刻同期装置 - Google Patents

時刻同期装置

Info

Publication number
JPS61109340A
JPS61109340A JP59230740A JP23074084A JPS61109340A JP S61109340 A JPS61109340 A JP S61109340A JP 59230740 A JP59230740 A JP 59230740A JP 23074084 A JP23074084 A JP 23074084A JP S61109340 A JPS61109340 A JP S61109340A
Authority
JP
Japan
Prior art keywords
time
data
terminal device
section
command
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59230740A
Other languages
English (en)
Inventor
Tsuyoshi Abe
強 阿部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP59230740A priority Critical patent/JPS61109340A/ja
Publication of JPS61109340A publication Critical patent/JPS61109340A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • G06F13/4226Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus with asynchronous protocol

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は情報処理系統の通信制御装置に関する。
特に、上位装置の時刻と端末装置の時刻との同期化制御
に適する。
〔従来の技術〕
従来例時刻同期化手段の構成を第2図に示す。
中央処理装置3と端末装置6との従来例時刻同期化方式
では、中央処理装置3で刻時装置2からの時刻データが
読取られ、それが通信制御装置4を介して端末装置6に
送信され、制御が行われていた。
〔発明が解決しようとする問題点〕
ところがこのような方式では、中央処理装置3および通
信制御装W4の処理時間が非同期になる場合があり、時
刻を読取ってから端末に設定するまでに時間を要するご
とになり、正確に時刻同期化が行えない欠点があった。
本発明は、制御に要する時間の一定化を旧りながら、情
報処理装置と端末装置との時刻同期化制御が行われる時
刻同期装置を(に供ずろごとを目的とする。
〔問題点を解決するためのT段〕
本発明は、刻時装置をMNえた中火処理装置と端未装置
との間の経路上に挿入された時刻同期装置で、前iホの
問題点を解決するための手段として、−に記中央処理装
置からの指令に基づいて、」二記刻時装置から時刻デー
タを読取り、この時刻データに予め設定された時刻値を
加算する処理を行う演1′1部と、この演算部が出力す
る時刻データを上記端末装置に送出する送信部とを含む
ことを特徴とする。
〔作用〕
演算部には伝送速度と端末装置の処理速度を考慮して決
定された時刻の補正データが保持されていて、刻時装置
から読取られた時刻データに、この処理を要する時間を
加算し、その加算結果が端末袋;Vlに送出され、中央
処理装置と端末装置との時刻同期化が実行される。
「実施例〕 以ト、本発明実施例装置を図面に基づいて説明゛4る。
第1図は、ごの実施例装置の構成を示すブロック構成図
である。
まず、この実施例回路の構成を第1図に基づいて説明す
る。この実施例装置は、指令受信部11と、演算部12
と、送受信部13と、送信部14とを備える。
指令受信部11の入力はJ信制御装置4の出力に接続さ
れ、指令受信部11の第一の出力Gオ演19部12の第
一の入力に接続される。演算部12の第二の入力は刻時
装置2の出力に接続される。指令受信部11の第二の出
力は送受信部13の第二の入力に接続され、演算部12
の出力は送受信部13の第一の入力に接続される。送受
信部13の第三の人出力ロ変復調部5の出入力に接続さ
れ、送受信部13の出力11送受信部14の人力に接続
され、送受15部14の出力は通信制御装置4の入力に
接続される。
次に、この実施例装置の動作を第1図に基づいて説明す
る。
中央処理装置3から端末装置6に時刻データを送出して
同期化を行う場合に、中央処理装置3からの指令は指令
受信部11で受信され指令が解読される。一方、予め中
央処理装置3により通信制御装置4を介して時刻同期装
置1の演算部12に伝送       。
速度と端末装置6の処理速度を考慮した時刻の補正デー
タが保持されており、情報処理装置系に唯一存在する刻
時装置2からの時刻データにこの予め保持されたデータ
が加算された結果が演算部12で/L成される。中央処
理装置3からjm信制御装置4を介して指令が指令受信
部11で受信されると、演算部12の時刻データが指令
受信部11の信号に基づいて送受信部13から変復調装
置5を介して端末装置6に送出される。端末装置6で時
刻データが受信されると受信完了通知が変復調装置5を
介して送出され、送受信部13で受信される。この通知
を受信したときに、送受信部13から送信部14へ信号
が送出され、送信部14により通信制御装置4を介して
中央処理装置3へ指令の終了報告が行わわれる。
ただし、第1図にはjffi信制御装置4と端末装置に
との間の通常のデータ伝送に関する構成は図示されてい
ない。
〔発明の効果〕
本発明は以」−説明したように、時刻同期化手段に時刻
データの補正を含む手段を付加することにより、時刻同
期化がより完全に行えて端末装置の時刻と上位装置の時
刻とが正しく一致する効果がある。
【図面の簡単な説明】
第1図は本発明実施例装置の構成を示すブロック構成図
。 第2図は従来例時刻同期化手段の構成を示すブロック構
成図。 1・・・時刻同期装置、2・・・刻時装置、3・・・中
央処理装置、4・・・1ffl信制御装置、5・・・変
復調装置、6・・・端末装置、11・・・指令受信部、
12・・・演算部、13・・・送受信部、14・・・送
信部。

Claims (1)

    【特許請求の範囲】
  1. (1)刻時装置を備えた中央処理装置と端末装置との間
    の経路上に挿入された時刻同期装置において、上記中央
    処理装置からの指令に基づいて、上記刻時装置から時刻
    データを読取り、この時刻データに予め設定された時刻
    値を加算する処理を行う演算部と、 この演算部が出力する時刻データを上記端末装置に送出
    する送信部と を含むことを特徴とする時刻同期装置。
JP59230740A 1984-11-01 1984-11-01 時刻同期装置 Pending JPS61109340A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59230740A JPS61109340A (ja) 1984-11-01 1984-11-01 時刻同期装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59230740A JPS61109340A (ja) 1984-11-01 1984-11-01 時刻同期装置

Publications (1)

Publication Number Publication Date
JPS61109340A true JPS61109340A (ja) 1986-05-27

Family

ID=16912555

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59230740A Pending JPS61109340A (ja) 1984-11-01 1984-11-01 時刻同期装置

Country Status (1)

Country Link
JP (1) JPS61109340A (ja)

Similar Documents

Publication Publication Date Title
EP0409230B1 (en) Phase matching circuit
GB8629553D0 (en) Decoding data
JPS60141027A (ja) 周波数制御装置
JPH1066165A (ja) 遠隔制御方式
JPS61109340A (ja) 時刻同期装置
JP2574796B2 (ja) 通信制御装置
JPH0581153A (ja) 時刻管理機能付オンライン端末装置
JP2848229B2 (ja) 受信回路
JP2723281B2 (ja) 遠方監視制御装置
JPS61233822A (ja) オンライン接続装置の時刻合わせ方法
JPH01276945A (ja) サンプリング歪補正回路
JPS5476033A (en) Interruption method for high-level data transmission control system
JPH05244216A (ja) 転送モード設定方式
JPS63250246A (ja) デ−タ転送スピ−ドの自動調整方式
KR930004422B1 (ko) 터미널의 키보드 연결장치 및 방법
JPS62200835A (ja) 同期伝送方式
JP2002246989A (ja) デジタル移動通信評価装置
JPH02268044A (ja) 光スター型通信装置
JPH01170247A (ja) データ通信制御システム
JPS5624841A (en) Signal transmitting system for modem with multiplexer
JPH03136423A (ja) パラレル/シリアル変換回路
JPS63299526A (ja) 無線pcm送受信装置
JPS59165547A (ja) 通信制御装置の演算制御装置
JPH01278144A (ja) 時刻設定装置
JPS58120349A (ja) ル−プ同期制御方式