JPS607562A - アテンシヨン割込み時の入出力制御方式 - Google Patents

アテンシヨン割込み時の入出力制御方式

Info

Publication number
JPS607562A
JPS607562A JP11561483A JP11561483A JPS607562A JP S607562 A JPS607562 A JP S607562A JP 11561483 A JP11561483 A JP 11561483A JP 11561483 A JP11561483 A JP 11561483A JP S607562 A JPS607562 A JP S607562A
Authority
JP
Japan
Prior art keywords
input
routine
output
processing
host computer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11561483A
Other languages
English (en)
Inventor
Shiyougo Suzuki
鈴木 「しよう」悟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP11561483A priority Critical patent/JPS607562A/ja
Publication of JPS607562A publication Critical patent/JPS607562A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は、予めアテンション割込み発生時における使用
者定義の出口ルーチンを登録して置くと共に、入出力動
作時にアテンション割込みが発生した場合には入出力動
作完了後に上記使用者定義の出口ルーチンを実行し、そ
の他の場合には直ちに上記使用者定義の出口ルーチンを
実行できるようにしたアテンション割込み時の入出力制
御方式%式% 〔従来技術と問題点〕 端末とホスト計算機とを回線で接続し、端末から例えば
フォートランのソース・プログラムを入力し、このソー
ス・プログラムをホスト計算機で実行させるようなシス
テムは既に公知である。端末のキー・ボードにはブレー
ク・キーが設置され。
このブレーク・キーが押下されると、アテンション割込
みが発生し、ホスト計算機はプログラムの実行な中断す
る。端末からREAD又はWRITEの入出力コマンド
をホスト計算機へ送ると、ホスト計算機けREADの入
出力動作又はWRITEの入出力動作を行うが、従来技
術ではホスト計算機が入出力動作中にアテンション割込
みを発生させた場合、その実行中である入出力動作は全
て無効となってしまう。アテンション割込み後の処理を
続行させるか否かけオペレーティング・システムに任さ
れているが、処理を続行する場合には入出力動作が無効
になったか、或いは完了したかによってそれ以後の処理
は全く相違してしまう。
〔発明の目的〕
本発明は、上記の考察に基づくものであって、入出力動
作中にアテンション割込みが発生してもその入出力動作
を有効とするようにしたアテンション割込み時の入出力
制御方式を提供することを目的としている。
〔発明の実施例〕
以下、本発明を図面を参照しつつ説明する。
図は本発明の1実施例を説明するための図である。図に
おいて、■はオペレーティング・システム、2はライブ
ラリの処理ルーチン、3は使用者定義の出口ルーチン、
4は入出力処理ルーチンをそれぞれ示している。
端末の使用者は、フォートランのソース・プログラムの
実行をホスト計算機に依頼するのに先立って、アテンシ
ョン割込み発生時の使用者定義の出口ルーチンをホスト
計算機に登録する。勿論、この使用者定義の出口ルーチ
ンは削除することも可能である。端末から入力されたR
EADコマンド又はWRITEコマンドが送られて来る
と、ホスト計算機は入出力処理ルーチン4の実行を開始
する。
端末側の使用者がブレーク・キーを押下すると。
ホスト計算機に対してアテンション割込みがかげられる
。アテンション割込みが発生すると、オペレーティング
・システム1を経由してライブラリの処理ルーチン2に
制御が渡される。なお、フォートランのソース・プログ
ラム?処理するフォートラン処理プログラムハ゛、コン
パイラとライブラリとから構成されている。ライブラリ
の中には多数の処理ルーチンが格納さねているが、図示
のライブラリの処理ルーチン2とは、アテンション割込
み用処理ルーチンと入出力処理な続行させるための処理
ルーチンな指している。アテンション割込み用処理ルー
チンは、入出力処理中であるか否かを示すフラグを見て
、入出力処理中である場合には入出力処理を続行させる
ための処理ルーチンに制御な渡し、入出力処理中でない
場合には使用者定義の出口ルーチン3に制御を渡す。入
W力処理を続行させるための処理ルーチンは、起動され
ると、オペレーティング・システム1を介して入出力処
理ルーチン4に制御を渡す、入出力処理ルーチン4は入
出力処理を再開し、入出力処理が完了すると、使用者定
義の出口ルーチン3に制御を渡す。使用者定義の出口ル
ーチン3は、アテンション割込み発生時に端末の使用者
が行いたい処理を実行するためのソース形式のプログラ
ムT tb ル。
使用者定義の出口ルーチン3が実行された後、オペレー
ティング・システム1の中の出口ルーチン(図示せず)
に制御が渡される。
〔発明の効果〕
以上の説明から明らかなように、本発明によれば、アテ
ンション割込み以後の入出力動作が保証されること及び
使用者定義の出口ルーチンの中での入出力文の使用が可
能となること等の効果を奏することが出来る。
【図面の簡単な説明】
図は本発明の1実施例を説明するだめの図である。 1・・・オペレーテング・システム%2・・・ライブラ
リの処理ルーチン、3・・・使用者定義の出口ルーチン
% 4・・・入出力処理ルーチン。 特許出願人 富士通株式会社 代理人弁理士 京 谷 四 部

Claims (1)

    【特許請求の範囲】
  1. 端末と、該端末から入力されたソース・プログラムを実
    行するホスト計算機とを具備し、上記端末から入出力コ
    マンドが送られて米たとき上記ホスト計算機が入出力動
    作を行い、上記端末で所定の操作が行われたとき上記ホ
    スト計算機に対してアテンション割込みがかけられるよ
    うになったシステムにおけるアテンション割込み時の入
    出力制御方式であって、使用者定義の出口ルーテンを上
    記ホスト計算機に登録すると共に、上記ホスト計算機に
    、アテンシ目ン割込み時に入出力動作が実行中であるか
    否かを調べ実行中である場合には入出力動作を続行させ
    実行中でない場合には上記使用者定義の出口ルーチンを
    起動する割込制御機構を設け、更に上記割込制御機構に
    よシ入出力動作が再開された場合には当該入出力動作完
    了後に上記使用者定義の出口ルーチンが起動されるよう
    に構成したことを特徴とするアテンション割込み時の入
    出力制御方式。′
JP11561483A 1983-06-27 1983-06-27 アテンシヨン割込み時の入出力制御方式 Pending JPS607562A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11561483A JPS607562A (ja) 1983-06-27 1983-06-27 アテンシヨン割込み時の入出力制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11561483A JPS607562A (ja) 1983-06-27 1983-06-27 アテンシヨン割込み時の入出力制御方式

Publications (1)

Publication Number Publication Date
JPS607562A true JPS607562A (ja) 1985-01-16

Family

ID=14667008

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11561483A Pending JPS607562A (ja) 1983-06-27 1983-06-27 アテンシヨン割込み時の入出力制御方式

Country Status (1)

Country Link
JP (1) JPS607562A (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5346245A (en) * 1976-10-08 1978-04-25 Hitachi Ltd Microprogram controller
JPS5432041A (en) * 1977-08-17 1979-03-09 Hitachi Ltd Microprogram control system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5346245A (en) * 1976-10-08 1978-04-25 Hitachi Ltd Microprogram controller
JPS5432041A (en) * 1977-08-17 1979-03-09 Hitachi Ltd Microprogram control system

Similar Documents

Publication Publication Date Title
KR960035262A (ko) 데이터 처리 시스템에서 인터럽트 대기의 선택적인 제어를 위한 방법과 장치
JPS62184544A (ja) 仮想計算機システム
JP2522158B2 (ja) マルチプロセッサシステムのプログラムデバッグ方法
JPH0795278B2 (ja) 処理装置の割込制御方式
JPS607562A (ja) アテンシヨン割込み時の入出力制御方式
JPH10326205A (ja) システムコール発行方法
TW480401B (en) Device for software control exception control flow of processor and its operating method
JPH02201654A (ja) タイムシェアリングシステムのブレーク割り込み制御方式
JPS5829051A (ja) 演算処理装置
JPS61233838A (ja) 情報処理装置
JPS605302A (ja) シ−ケンスコントロ−ラのプログラム方法
JPH03175539A (ja) デバッグ用マイクロプロセッサ
JPH02148155A (ja) 入出力処理方式
JPH04178734A (ja) プログラム言語処理装置
JPS6365986B2 (ja)
JPS57207971A (en) Data processing device
JPH0762828B2 (ja) エミュレーション方法
JPH0232651B2 (ja)
JPS5957372A (ja) 並列演算停止制御方式
JPS61166631A (ja) マイクロプログラム制御処理方法
JPS62276634A (ja) 仮想計算機システム
JPS60246438A (ja) 情報処理装置
JPH04293146A (ja) 文字入出力制御方式
JPS61210439A (ja) タスクのトレ−ス制御方式
JPS6280739A (ja) 関数型情報処理装置のデバツグ制御方式