JPS60636U - 乗算回路 - Google Patents

乗算回路

Info

Publication number
JPS60636U
JPS60636U JP9358983U JP9358983U JPS60636U JP S60636 U JPS60636 U JP S60636U JP 9358983 U JP9358983 U JP 9358983U JP 9358983 U JP9358983 U JP 9358983U JP S60636 U JPS60636 U JP S60636U
Authority
JP
Japan
Prior art keywords
multiplication circuit
data
gates
input signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9358983U
Other languages
English (en)
Inventor
実 福田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP9358983U priority Critical patent/JPS60636U/ja
Publication of JPS60636U publication Critical patent/JPS60636U/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は本考案による乗算回路の実施例を示す回路図で
ある。 1・・・・・・入力端子、2・・・・・・シフトレジス
タ、3゜4.5・・・・・・データ保持器、6. 7.
 8・・・・・・ゲート、9・・・・・・加算器、10
・・・・・・出力端子。

Claims (1)

    【実用新案登録請求の範囲】
  1. ディジタル入力信号を0回シフトする過程において1回
    シフトするごとにシフトのディジタルデータを保持する
    n個のデータ保持器と、前記n個のデータ保持器の出力
    にそれぞれ接続されたn個のゲートと、前記n個のゲー
    トから出力されるディジタルデータを加算する加算器と
    を含み、乗算すべき係数によって予じめ決められている
    ゲートを開くことにより、前記ディジタル入力信号の所
    定の乗算値を得ることを特徴とする乗算回路。
JP9358983U 1983-06-17 1983-06-17 乗算回路 Pending JPS60636U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9358983U JPS60636U (ja) 1983-06-17 1983-06-17 乗算回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9358983U JPS60636U (ja) 1983-06-17 1983-06-17 乗算回路

Publications (1)

Publication Number Publication Date
JPS60636U true JPS60636U (ja) 1985-01-07

Family

ID=30224490

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9358983U Pending JPS60636U (ja) 1983-06-17 1983-06-17 乗算回路

Country Status (1)

Country Link
JP (1) JPS60636U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0874090A (ja) * 1994-09-09 1996-03-19 Mitsui Mining & Smelting Co Ltd プリント配線板用銅箔

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0874090A (ja) * 1994-09-09 1996-03-19 Mitsui Mining & Smelting Co Ltd プリント配線板用銅箔

Similar Documents

Publication Publication Date Title
JPS60636U (ja) 乗算回路
JPS60109102U (ja) デジタル制御回路
JPS6087040U (ja) デジタルリミツタ回路
JPS58123622U (ja) 遅延線
JPS5999298U (ja) ダイナミツクメモリのアクセスタイミング回路
JPS5889818U (ja) 情報表示装置
JPS59189336U (ja) 入力回路
JPS586435U (ja) 多重位相発生回路
JPS59122642U (ja) リニア掛算器
JPS5948137U (ja) フリツプフロツプ回路
JPS58109339U (ja) ゲ−トパルス発生回路
JPS59174760U (ja) 遅延検波回路
JPS5827777U (ja) 遅延時間測定回路
JPS5952753U (ja) 信号伝達回路
JPS60109133U (ja) 半導体集積回路
JPS6030498U (ja) エコ−回路
JPS58147334U (ja) 接点チヤツタ除去回路
JPS58161335U (ja) 単安定マルチバイブレ−タ
JPS59121955U (ja) デ−タサンプリング信号発生回路
JPS5871843U (ja) Bcd信号読み取り装置
JPS601037U (ja) 二者択一回路
JPS60127099U (ja) 音響付加装置
JPS58191769U (ja) 同期信号切換回路
JPS6133547U (ja) デ−タ転送装置
JPS5933334U (ja) フリツプフロツプ回路