JPS606346U - 信号遅延回路 - Google Patents
信号遅延回路Info
- Publication number
- JPS606346U JPS606346U JP1983099237U JP9923783U JPS606346U JP S606346 U JPS606346 U JP S606346U JP 1983099237 U JP1983099237 U JP 1983099237U JP 9923783 U JP9923783 U JP 9923783U JP S606346 U JPS606346 U JP S606346U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal delay
- delay circuit
- output
- state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は本考案を実施した信号遅延回路図、第2図は第
1図の回路の動作を説明した図面である。 1・パ・・・・単安定回路、2・・・・・・フリップ・
フロップ回路、3・・・・・・ゲート回路、4・・・・
・・スリー・ステート・バッファ回路、a、 b、 c
・・・・・・信号、PI・・・・・・入力パルス、PO
・・・・・・出力。
1図の回路の動作を説明した図面である。 1・パ・・・・単安定回路、2・・・・・・フリップ・
フロップ回路、3・・・・・・ゲート回路、4・・・・
・・スリー・ステート・バッファ回路、a、 b、 c
・・・・・・信号、PI・・・・・・入力パルス、PO
・・・・・・出力。
Claims (1)
- 単安定回路、フリップフロップ回路、ゲート回路、スリ
ーステートバッファ回路等から成り、前記単安定回路を
介して入力パルスの出力を連続的に遅延させるとともに
、入カパル支の解除と同時に出力を停止し、前記停止状
態の出力をハイインピーダンス状態としたことを特徴と
する信号遅延回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1983099237U JPS606346U (ja) | 1983-06-27 | 1983-06-27 | 信号遅延回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1983099237U JPS606346U (ja) | 1983-06-27 | 1983-06-27 | 信号遅延回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS606346U true JPS606346U (ja) | 1985-01-17 |
Family
ID=30235264
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1983099237U Pending JPS606346U (ja) | 1983-06-27 | 1983-06-27 | 信号遅延回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS606346U (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5376719A (en) * | 1976-12-20 | 1978-07-07 | Fujitsu Ltd | Output buffer circuit with tri-state control |
-
1983
- 1983-06-27 JP JP1983099237U patent/JPS606346U/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5376719A (en) * | 1976-12-20 | 1978-07-07 | Fujitsu Ltd | Output buffer circuit with tri-state control |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS606346U (ja) | 信号遅延回路 | |
JPS6072037U (ja) | シユミツト回路 | |
JPS58107633U (ja) | 出力回路 | |
JPS60127033U (ja) | 論理回路の出力回路 | |
JPS59187225U (ja) | デイレイ調整回路 | |
JPS59189336U (ja) | 入力回路 | |
JPS6020695U (ja) | 入力信号検出回路 | |
JPS5893046U (ja) | 半導体論理回路 | |
JPS61334U (ja) | トライステ−トゲ−ト素子チツプ | |
JPS58522U (ja) | パルス幅整形回路 | |
JPS5893037U (ja) | スイツチ回路 | |
JPS5986703U (ja) | フエライトスイツチの切替制御回路 | |
JPS60111126U (ja) | リセツト付遅延回路 | |
JPS58161335U (ja) | 単安定マルチバイブレ−タ | |
JPS58129744U (ja) | 優先回路を有するtフリツプフロツプ回路 | |
JPS60145753U (ja) | 非同期確認補助回路 | |
JPS58194520U (ja) | ゲインコントロ−ル回路 | |
JPS5996610U (ja) | バス異常検出回路 | |
JPS59118036U (ja) | デ−タ入力回路 | |
JPS5858602U (ja) | 駆動出力の制御装置 | |
JPS5827898U (ja) | 電子レンジ | |
JPS5933334U (ja) | フリツプフロツプ回路 | |
JPS5948137U (ja) | フリツプフロツプ回路 | |
JPS5952753U (ja) | 信号伝達回路 | |
JPS6035636U (ja) | 反転禁止モ−ドを有するフリップフロップ回路 |