JPS5893046U - 半導体論理回路 - Google Patents

半導体論理回路

Info

Publication number
JPS5893046U
JPS5893046U JP18864481U JP18864481U JPS5893046U JP S5893046 U JPS5893046 U JP S5893046U JP 18864481 U JP18864481 U JP 18864481U JP 18864481 U JP18864481 U JP 18864481U JP S5893046 U JPS5893046 U JP S5893046U
Authority
JP
Japan
Prior art keywords
output circuit
circuit
ternary
cmo3
logic circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18864481U
Other languages
English (en)
Inventor
後藤 寿人
Original Assignee
沖電気工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 沖電気工業株式会社 filed Critical 沖電気工業株式会社
Priority to JP18864481U priority Critical patent/JPS5893046U/ja
Publication of JPS5893046U publication Critical patent/JPS5893046U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は従来の半導体論理回路のブロック図、第2図は
第1図の半導体論理回路におけるCMO3型の3値出力
回路の具体的回路構成を示す回路図、第3図はこの考案
の半導体論理回路の一実施例の構成を示すブロック図、
第4図はこの考案の半導体論理回路の応用例を示すブロ
ック図である。           − 1,3・・・3値出力向路、2,4・・・3値入力回路
、9、 10. 15. 16・・・イネーブル信号入
力端子、23・・・スイッチ手段、24.25・・・M
OSFET。 26・・・インバータ。

Claims (1)

    【実用新案登録請求の範囲】
  1. イネーブル信号により選択的にデータ出力信号を伝達す
    るCMO5型の3値出力回路と、外部の3値出力回路の
    出力端と上記CMO3型の3値出力回路の出力端に設け
    られこの外部の3値出力回路のイネーブル信号に同期し
    てオンとなって上記CMO3型の3値出力回路の上記デ
    ータ出力信号を外部の3値入力回路のデータ信号入力端
    子に伝達するスイッチ手段とよりなる半導体論理回路。
JP18864481U 1981-12-19 1981-12-19 半導体論理回路 Pending JPS5893046U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18864481U JPS5893046U (ja) 1981-12-19 1981-12-19 半導体論理回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18864481U JPS5893046U (ja) 1981-12-19 1981-12-19 半導体論理回路

Publications (1)

Publication Number Publication Date
JPS5893046U true JPS5893046U (ja) 1983-06-23

Family

ID=29992373

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18864481U Pending JPS5893046U (ja) 1981-12-19 1981-12-19 半導体論理回路

Country Status (1)

Country Link
JP (1) JPS5893046U (ja)

Similar Documents

Publication Publication Date Title
JPS5893046U (ja) 半導体論理回路
JPS583612U (ja) 増幅回路
JPS61334U (ja) トライステ−トゲ−ト素子チツプ
JPS5811330U (ja) 波形整形回路
JPS6013591U (ja) 表示制御回路
JPS60119140U (ja) デイジタル信号入力回路
JPS5927633U (ja) デイジタルic
JPS59189336U (ja) 入力回路
JPS6055129U (ja) 出力回路
JPS5877930U (ja) アナログスイツチ
JPS6138571U (ja) 信号の極性弁別回路
JPS643329U (ja)
JPS5952753U (ja) 信号伝達回路
JPS60148695U (ja) 計測装置
JPS61103969U (ja)
JPS59119734U (ja) 静止形継電器の出力回路
JPS59113770U (ja) 電圧判定回路
JPS59174741U (ja) デイジタル集積回路
JPS606346U (ja) 信号遅延回路
JPS5929843U (ja) 電子スイツチ制御回路
JPS5850739U (ja) 安定出力回路
JPS6044344U (ja) リレ−の駆動回路
JPS60111126U (ja) リセツト付遅延回路
JPS59187225U (ja) デイレイ調整回路
JPS6077071U (ja) レコ−ドプレ−ヤの演奏終了検出回路