JPS60263579A - 画像信号補正方法 - Google Patents

画像信号補正方法

Info

Publication number
JPS60263579A
JPS60263579A JP59118647A JP11864784A JPS60263579A JP S60263579 A JPS60263579 A JP S60263579A JP 59118647 A JP59118647 A JP 59118647A JP 11864784 A JP11864784 A JP 11864784A JP S60263579 A JPS60263579 A JP S60263579A
Authority
JP
Japan
Prior art keywords
value
window
pixel information
image
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59118647A
Other languages
English (en)
Inventor
Masayuki Matsumoto
正幸 松本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Holdings Corp
Original Assignee
Fuji Photo Film Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Photo Film Co Ltd filed Critical Fuji Photo Film Co Ltd
Priority to JP59118647A priority Critical patent/JPS60263579A/ja
Priority to GB08514411A priority patent/GB2160065B/en
Priority to DE19853520405 priority patent/DE3520405A1/de
Priority to US06/743,207 priority patent/US4724544A/en
Publication of JPS60263579A publication Critical patent/JPS60263579A/ja
Priority to GB08719313A priority patent/GB2192114B/en
Priority to GB08719311A priority patent/GB2192112B/en
Priority to GB08719312A priority patent/GB2192113B/en
Pending legal-status Critical Current

Links

Landscapes

  • Facsimile Image Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 午の発明は、印刷製版用スキャナーや、ファクシミリ等
の画像走査記録装置において、記録画像を鮮鋭化したり
平滑化し六りして画像の補正を行うための画像信号補正
方法に関する。
(従来の技術) 先ず、第6図を参照して、この発明が適用出来る従来の
画像走査記録装置の一例を簡単に説明する。
第6図はこの画像走査記録装置の原画の読取り系及び記
録系の構成を示す。
この図において、81は記録及び読取兼用のArレーザ
光源で、ランダム偏光している光ビームを発する。この
レーザ光源81からの光ビームをビームスプリッタ82
で8偏光の記録ビームBlとp偏光の読取ビームBit
とに一部分離し、記録ビームB1を光変調器88に通し
た後、読取ビームBjとハーフミラ−84で合成して走
査用光学系であるガルバノミラ−85に送り、このガル
バノミラ−85で一次元走査光に変換し、次の光束分割
系86に入射させる。ここで再び記録ビームBlと読取
ビームB2とに分割され、記録ビームBlは記録装置8
7に送られて記録材料に記録を行なう。
一方、読取ビームB8は原稿88に向い、□走査ビーム
として作用してこの原稿88の面を走査する。
この走査方法を主走査方向とする。
原稿38は適当な送り手段によって主走査方向と直交す
る矢印で示す方向に搬送される。この原稿の搬送方向を
副走査方向とする。
従って、走査ビームは原稿88の原画を主及び副走査方
向に二次元的に走査することになる。この走査により、
走査ビームの反射光又は透過光を受光するように構成配
置した光ファイバ89及び光w2変換素子40を含む受
光系によって画像信号を得、これを増幅器41で増幅し
て制御回路50に供給する。
一方、光束分割系86では読取ビームB2の一部分を取
り出して格子42に送り、この格子42を走査して経て
きた光を光電変換器48でN1気信号に変換し、さらに
増@器44で増幅して原稿走査に同期した格子信号を取
り出し、この格子信号を制御回路50内のI10インタ
ーフェース51に供給する構成となっている。
このI10インターフェース51は格子信号を基鯖とし
てクロック信号を発生し、このクロック信号をガルバノ
ミラ−785の駆動回路45に供給すると共に、制御回
路50内の第一信号処理回路52、ラインメモリ装置5
8、第二信号処理回路54及び網点画像形成装置55に
供給する。尚、インターフェース51及びこれら各回路
51〜55はパスライン56を経て中央処理装置57に
接続されていて、この中央処理装置57からの指令によ
って各種の制御が行われるように構成されている。
制御回路50に供給された画像信号は、第一信号処理回
路52でA/D変換、階調変換、シェーディング補正を
行なった後、ラインメモリ装[58に記憶させる。この
ラインメモリ装置58から読出した画像信号を後述する
方法を用すて第二信号処理回路54で画像の鮮鋭度の補
正を行なった後、網点画像形広装置55に導いて網点画
像信号を形成し、この網点画像信号を光変調器用ドライ
バ46に供給する。この網点画像信号に応答して光変調
器用ドライバ46から光変調器38に変調信号を与えて
レーザ光源31からの記録ビームBlを変調し、よって
鮮鋭度の補正された画像情報を記録装置87における記
録材料に記録させることが出来る。
ところで、このような画像走置記録装置において行なわ
れている鮮鋭度の補正方法は、ラインメモリ装置58及
び第二信号処理回路54によって行なっており、二次元
に配列された画像信号に対し補正対称となる画素を中心
とした所定のn行n列の画素マトリックス領域(以下、
「ウィンド」という)。を設定し、このウィンド内の中
心位置の画素情報に対する補正量Sを、例えば、S =
=n” amm −(anl+ a12・+++ ax
n +a21 +”・十a、nn ) (11但し、m
 == (n+x )/2 amm’ :中心画素の画像情報 all〜ann:llルミnn:ウィンド内報 画素によって算出している。
その算出に当っては、ウィンド内のnxn画素の画像情
報all〜改nnの全てを、一旦、ラインメモリ装貨5
8内のラインメモリ忙記憶させてから、これら画像情龜
を順次に読出して、先ず(1)式0式%) を算出し、続いて(1)式に基づいてコンピュータ処理
により補正量Sをめて、この補正量SKより原画像の中
心画素信号の補正を行なっている。
(発明が解決しようとする問題点)・ しかしながら、周知のように、原稿を二次元走査して得
られた画像信号は時系列的に配列されているため、この
従来の方法では、設定したウィンド内の全てのラインに
ついて、対応する各ラインメモリに順次書込みが完了す
るまでは、(1ull + a12 +−−−+ ax
n + a21 +・−ann )の演算が不可能であ
る。しかも、ラインメモリに書込みを行なうと同時にこ
のラインメモリから読出しを行なうことが出来ず、これ
がため、前述した従来方法のように、ウィンド内の全て
の画素の画像情報をラインメモリに書込んだ後に(1)
式の演算処理を行なう方法では、その演算処理に長時間
を要してしまい、高速画像処理を達成することが出来な
いとAう欠点があった。
(問題点を解決するための手段) との発明は、原画を走査して得られた画像信号に対し、
nxn画素マトリックス(但し、nは奇数)を設定し、
該ウィンドの中心位置の画素情報ammに対する補正量
Sをウィンド内の全画素情報を用いて所定の演算式によ
り算出し、この補正量Sに応じて前記画素情報ammを
補正するようにした画像信号の補正方法において、 前記画像信号をP個(P>n+x、nは奇′I&)のラ
インメモリに順次循環的に書込みながら、それぞれゲー
ト回路を介してそれらラインメモリから一斉に読出され
る画素情報を加算器、に導くようにし、前記P個のライ
ンメモリのうち書込み中のラインメモリの直前に書込み
の終ったラインメモリを含め順次過去に書込まれたn個
のラインメモリからの読出し画像情報を前記加算器に導
くように、前記ゲート回路を選択的に導通させることK
より所望のn+n画素マトリックスを有するウィンドサ
イズを切換え設定し、前記加算器から当該所望のウィン
ドサイズに対応した画素マトリックスの同一行方向に並
ぶ画素情報の加算値を各行毎に順次得るようにしたこと
を特徴とする。
(実施例の説明) 以下、図面を参照して、この発明の実施例につき説明す
る。
第1図fA)はこの発明の詳細な説明するためのブロッ
ク線図であり、第6図の画像走査記録装置におけるライ
ンメモリ装置58及び第二信号処理回路54の部分に相
当する。
今、二次元に配列された画像信号に対し補正対象となる
画素を中心に有するn行n列の画素マトリックスからな
るウィンドを設定する場合につき説明する。尚、この場
合、nは奇数とし、列方向が主走査方向に対応しかつラ
イン方向であり、行方向が副走査方向に対応しかつライ
ン方向であり、行方向が副走査方向に対応しかつライン
の個数に対応する。
lは、データ信号入力端子で、この端子lには原稿87
等の画像を二次元走査して得られた画像信号に対してA
/D変換、階調変換、シエーデイ・7y補正を行なって
得られた信号が供給される。
2a=2pはそれぞれラインメモリ8と!ルチブレクサ
番とからなるP個のラインメモリ装置であって、その個
W&P個は設定が予定される最大ウィンドサイズ忙おけ
る最大ライン数Nより一個多い数に設定しである。
5は格子信号を基準にして発生させたり一フック信号に
より制御さ五る制御部で、ラインメモリ装置2a=2p
の制御をこの制御部5・からの書込み/読出し選択信号
、書込み信号、読出し信号等の各種の制御信号で行なう
この制御信号により、所望の最大ウィンドサイズを得る
に必要なP個(P〉n1nは奇数)のラインメモリ装置
2a〜2pのうちの1個を循環的に順次書込み用に用い
残りの全部を読出しに用いる。
しかして書込み中のラインメモリ装置の直前に書込みが
終ったラインメモリ装置を含め書込み順序とは逆の順序
に数えて、設定しようとするウィンドサイズにおけるラ
イン数nに対応した数nのラインメモリ装置の読出し画
素情報を順次−斉に、加算器に導くようにすれば、ライ
ンメモリ装置の書込み及び読出し処理を同時に並行して
行なうことが出来るので、リアルタイムでこれらの処理
を行なうことが可能となる。
6a〜6pは、これらのラインメモリ装置2a〜2pの
読出し画素情報を、所望のウィンドサイズにおけるライ
ンlknに対応して選択的Kn個のラインメモリ装置の
出力を加算器7に導くためのP個のゲート回路である。
すなわち、これらのゲート回路6a〜6p中、設定しよ
うとするウィンドサイズのライン数nに対応して、書込
み中のラインメモリ装置の直前に6込みの終ったライン
メモリ装置から、占込み順序とは逆順序に数えてn回前
に書込まれたラインメモリ装置までのn個のラインメモ
リ装置の読出し画素情報を、加算器7に導くn個のゲー
ト回路を一斉に選択的に導通させるように、それらのゲ
ート回路を制御部5から制御信号により制御する。
このようにして、選択されたn個のラインメモリ装置か
らの画素情報は上述のようにゲート回路6a〜6pの選
択により設定されたサイズのウィンドにおける。nxn
画素情報の画素マトリックスの列方向(副走査方向)に
並ぶ画素情報ごとに加算器4により加算され、この加算
は、行方向(主走査方向)の画素列について順次針n回
行なう。
芋1図fBlは、再込みラインメモリを選択するための
書込みライン選択信号、ゲート回路6a〜6pを選択的
に一斉に導通させるためのゲート信号、ウィンドの中心
桁に相当するラインメモリ出力を選択的に取り出すよう
にマルチプレクサ14を制御するための中心性8択係号
、並び尾各うインメモリ装ft2a〜2pにおける各マ
ルチプレクサ14を制御するための書込みアドレス信号
及び読出しアドレス信号のそれぞれを得るための制御部
5内における要部の構成例を示すブロック線図である。
同図におじで、24はラインブロックパルスを計数する
P進、例えば12進のラインカウンタで、ラインメモリ
装置2a〜2pに、循環的に順次1247分の画保信号
を書込む毎に+1または一1歩進した計数値を発生する
。この計数値を第一デコーダz5に加えることにより、
後記する第1表に例示したように、その計数値に対応し
て順次のラインメモリ装置2 a = 2 pの1つを
、順次循環的に膚込みメモリとして選択する書込みライ
ン選択信号を得る。
また同時に前記ラインカウンタ24の計数値を第二デコ
ーダ26に、ウィンドサイズ指定信号とともに加えるこ
とによって、後記する第二表ないし第5表に例示したよ
うに、指定のnXn画素のウィンドサイズに対応するn
個のゲート回路を計数値に応じて選択的に同時に導通さ
せるためのゲート信号と、これらのゲート信号によって
導通するゲート回路に導かれる各ラインメモリ装置の出
力中の、前記指定のウィンドサイズにおける中心性の画
素情報を取り出すための中心行選択信号とを得るように
している。
なお、27は読出しアドレスカウンタ、28は書込みア
ドレスカウンタで、読出しクロック信号および書込みク
ロック信号を1画素のデータ読出し終了毎、あるいは1
画素のデータ書込み終了毎に出、13アドレスを+1ま
たは−1にして、読出しアドレス及び書込みアドレスを
出方するよう゛に構成されており、1ラインの読出し終
了毎及び書込み終了毎にそれぞれ初期値にリセットされ
る。
読出しアドレスカウンタ27及び書込みアドレスカウン
タ28からの読出しアドレス信号及び書込みアドレス信
号は、各メモリ装置2a〜2pVc共通に供給し、前記
゛書込みライン選択の信号によって選択されたラインメ
モリ装置のみ、その書込みアドレス信号を用いて、入力
する画像信号の記憶が行なわれ、選択されなかった残余
のラインメモリ装置は、読出しアドレス信号により記憶
値が読出されるようになって込る。
また第11スfA)において、加算器7の入力側には各
ラインメモリ装置2a〜2pの出力側との間に、図示の
ように、除算藷8o〜8pを介挿し、加算器7に入力す
るディジタル化された画像情報を適当な除数によって、
除算すること釦より、画像情報を表わすディジタル化信
号の下位ビットを除去し、もって、ノイズの影響による
下位ビットの変動が加算値に影響しないようにしている
加算器7によって加算されたウィンド内の副走査方向に
一列に並ぶn個の画素の画像情報の各死別の加算値Vを
ウィンドの主走査方向の画素数に対応して設けたP段の
レジスタ、すなわち、この実施例では最大ウィンドにお
ける主走査方向の画素数Nを11に設定し、P=11+
Jの12段v1〜V12から成る第一シフトレジスタ9
に前記加算器7の出力を導いて順次記憶する。
10a=10dは、設定したいウィンドのnxn画素マ
トリックスのサイズによって決まる(n+1 )段目の
レジスタを選択して出力を取り出すためのマルチプレク
サである。この実施例では、これらマルチプレクサ10
a=10dを外部から選択作動させることによって、5
×5.7×7.9×9.11 X 11の各ウィンドの
設定に対応する6番目、8番目、10番目、1z番目の
レジスタ■6、■8、VIO1V12の記憶値viを選
択して読出すように構成しである。この例では会個のマ
ルチプレクサを設けているがウィンドのサイズに応じて
さらに多く設けても良い。ウィンドの設定に関連してそ
れらのマルチプレクサ10a−’lOdのいずれかを介
して取り出された記憶値v1を減算器11に供給する。
一方、この第一レジスタ9の第一段目のレジスタv1に
記憶された最新の記憶値v1を減算器11に供給し、こ
こでこの記憶値v1から(n+1)段目の記憶値viを
減算して減算値Vを算出する。
との減算値Vを加算器に入力し加算することにより、リ
アルタイムで任意所望のサイズに設定したウィンド内の
全画素情報を加算した累積加算値をめることが出来る。
すなわち、この減算器11の出力Vを、加算612に導
き、ラッチ回路13によってラッチされている前回の累
積加算値に和尚するラッチ値Σを、前段の加算器12に
戻して供給し、この加算器1zにおいて減算値Vとその
ラッチ値Σとを加算することにより、前記ウィンド以内
の全画素情報の加算値がめられる。
そしてこの加算値が新たなΣとしてラッチ2回路18に
ラッチされる。
一方、マルチプレクサ14は、制御部5.からの制御信
号により制御されて、各ラインメモリ装置2az2pの
読出し信号中のウィンド内における中心のラインの中心
位置の画素の画像情報ammを、ウィンドのライン方向
の移動とともに順次に抜き出して、少なくとも(P/2
 十M )段(Mは抜き出した画素情報を用いて得た補
正値を、その画素情報の補正値として加減算器に加える
回路中に挿入されるラッチ段数)、例えば、この実施例
では9段のレジスタMl〜M9から成るシフトレジスタ
15に供給する。
16a〜18dは設定すべきウィンドの大きさに応じて
外部のプロセッサからの指令によって選択動作出来るマ
ルチプレクサで、シフトレジスタ15の(H+1)/2
段目、この例では、8段目以降の各段のレジスタの出力
を、5x5.7×7.9×9のウィンドの設定に対応し
て、レジスタM8〜M6のそれぞれから選択して取り出
す。このようにして取り出された画像情報ammはウィ
ンドの中心画素の情報であり、この中心画素の画像情報
ammを用いて前述した(1)式の補正量Sを算出する
に当り、ウィンド内の画素数がnxnであることを考慮
して、乗算器17においてこの画像情報ammKn”を
乗算し、このn2X ammをラッチ回路18に送る。
次に、上述したラッチ回路IBとこのラッチ回路18と
の信号Σとn2x ammとを加算器19で加算して(
実際にはn2X a、mm−):の演算を行なう)補正
量Sを得る。
この補正量Sをラッチ回路20を介してプリセット可能
なテーブルラン、ダムアクセス・メモリ(以下rRAM
Jという。)21に供給する。テーブルRAM21は、
周知のように入力信号をアドレス信号にして、そのアド
レスに対応した値に入力信号を変換して出力するように
なっている。入力値すなわち、前述のようにして得た補
正jisK対し、その補正量Sに対するアドレスの記憶
値を、補正量Sの値に対応し、かつ線形もしくは非線形
で、かつ前述した除算による影響の補償を考慮した補正
係数kを前記補正量SK乗じた補正値Skに変換して出
力するようにプリセットしておく。
そのため、入力される補正量Sのそれぞれに対応して設
定される補正量v&には、図示していないプロセッサに
よって、予めプリセットし得るようになっている。よっ
て、補正量SをこのテーブルRAM 2]に入力すると
、この補正量Sに対応して所望の特性で変化し、かつ除
′XKよる影響を補償し得る補正値Skをリアルタイム
で出力させることが出来、しかも補正値Skの演算を高
速に行なうことが出来る。
このテーブルRAM21からの補正値Skを、ラッチ回
路z2を経て、画像のエッヂ部を鮮鋭化又は平滑化する
ための加減算器28に供給する。
一方、この加減算器28にはシフトレジスタ15の第6
〜9段目M6〜M9中の該加減算器28で前述のように
して得た補正値Skとタイミング一致する段から中心画
像情報ammを選択して供給する。
この実施例では、乗算器ltから得たウィンド中心位置
の画素情報ammは、補正値の算出に用いられて加減算
器28に達するまでには18.20.22の8つのラッ
チ回路によりラッチされるので、そのラッチ回路段数だ
け、加減算器に導かれる被補正の画素情報ammを遅延
させる必要がある。そこでウィンドサイズに対応して前
記のようなタイミングでそのウィンドの中心画素情報a
mmを選択的に取り出し得るように、第ニジ7トレジス
タ15を(P/2 + 8 )段、例えば図示のように
9段に構成する。そして、任意に設定されるウィンドサ
イズのnXn画素マトリックス忙対応して(n + 1
)/2十8番目以11のレジスタM6〜M9に別のマル
チプレクサ20a=20dを接続し、これらレジスタM
6〜M9のうちのウィンド内の中心画素の画像情報が記
憶された所望のレジスタ段の出力を、図示していないプ
ロセッサからの指令忙よって、選択的に取り出すように
構成する。
このようにして取り出した中心画像情報ammを加減算
器28に供給して前述した補正値Scとの加減算を行な
って画像の輪郭が任意に補正された画像信号を得る。こ
の場合、鮮鋭化又は平滑化かは外部のプロセッサからの
指令で切換えることが出来、加算すれば鮮鋭化し、減算
すれば平滑化することが出来る。
次に上記実施例における画像信号補正の動作を、第2図
〜第5図により詳細に説明する。
第2図はウィンドを5X5画素マトリックスに固定設定
した場合の具体例を説明するための説明図である。この
場合のウィンド内の画素配列を第4図に示す。
この実施例では、説明の便宜のため、書込み中のライン
メモリ装置からのラインを省略して示してあり、設定し
たウィンドの画素マトリックスの大きさに対応させて第
−及び第二シフトレジスタ9及び150段数を6段とし
かつウィンド切換用マルチプレクサを省略してあり、そ
の他の構成は第1図の場合と同様であるのでその詳細な
説明は省略する。
この例では、5ラインの信号をa、b%c、d。
eで示し、中心画像情報を8段目のCとし、これを第二
のシフトレジスタ15へ入力させるように接続している
第8図は第一のシフトレジスタ9の各段における記憶値
v1の保持状態と、シフトレジスタ15の各段における
中心画像情報Cの保持状態と、これら記憶値v1及び中
心画像情報Cに対するラッチ回路1Bにおけるラッチ値
Σの内容を表にして示した動作説明図である。
第8図に示すように、第一シフトレジスタ9の一番目の
レジスタVlには、加算器7からの最初の加算値が記憶
値’Vlとして保存される時、第二シフトレジスタ15
の一番目のレジスタM1には、三番目のラインの画像情
報C1が入力する。次に、第二回目の加算値が記憶値v
2としてレジスタVlに記録されると同時に、第一回目
の記憶値v1は次のレジスタV2にシフトする。同様に
、第二シフトレジスタ15の一番目のレジスタM1の記
憶値c14次のレジスタM2へとシフトし、新たにMl
のレジスタに三番目のラインの次の中心画像情報c2が
保存され、ラッチ値Σはvlとなる。
以下同様にして、順次に記憶され、第6回目の加算値を
記憶値v6として得た時、両シフトンジスタ9及び15
の各レジスタの全部が記憶値を保存することとなり、ラ
ッチ値Eも正しい値を示して定常状態に達し、僅か5回
の演算時間で補正量Sを得ることが分る。
さらに、その補正量Sは、前述したように、テーブルR
AM21によって線形又は非線形の補正値Skに即時忙
変換されるので、所望の鮮鋭度となるように画像のエツ
ジ部を強調し若しくは平滑化する演算速度を従来のこの
種の画像信号補正装置よりも著しく高速化することが出
来る。
例えば、原画の画像に対するウィンド内の画素の画像情
報が第4図に示すような配列をしている場合には、その
中心位置の画素の画像情報はa8Bである。加算器?で
は縦方向に並ぶ画像情報毎の加算値(all + a2
1 + a81 + a41 + a51)とか、(a
12 + a2g + a82 + a42 +a52
 )とかのように加算値Vを順次に第一シフトレジスタ
9に送る。
従って、この場合の補正値Skは、 5k=k(25a88− (all +a12 +・−
+ a15 +a21+・・・+a55)) (2)と
なり、補正された画像情報Xは X=a83+Sk’ (sl となり、以下第5図につき説明するように、補正される
第5図(A)〜(Elは上述した補正の経過を説明する
ための波形図である。
第5図fA1は補正りようとするエッヂ部を有する画像
信号ammを示し、第5図(B)はその画像信号amm
に対する補正量Sに対し補正係数k(この場合、kは1
未満の数とする)を乗じて得た補正値Skを示す。この
補正値Skを第5図(A)に示すammに対して正極性
で加算すると、第5図(D>に示したような、エッヂ部
が鮮鋭化した波形となる。また、第5図(Alの画像信
号ammに対し第5図(01に示す補正値Skを負極性
で加算すると、第5図(E)に示すように、エッヂ部が
平滑化された波形となる。
従って、このように補正されたディジタル化画像信号を
第6図につき説明した画像走査記録装置のD/A変換器
を含む網点画像形成装置48に加え、そこで網点画像信
号に変換し、それにより得られた信号を光変調用ドライ
バ51に供給して記録用レーザ81からの8偏光を変調
することによって所望の鮮鋭度に補正した画像を記録装
置により記録することが出来る。
尚、テーブルRAM21にプリセットする補正値Skを
算出する際、補正量Sに乗ぜられる補正量1fBcは外
部のプロセッサにより容易かつ迅速に変更することが出
来る。またこの場合原稿画像の性質に応じ線形成いは非
線形に値の補正係数kを選択的に用いることが出来る。
尚、この発明は上述した実施例にのみ限定されるもので
はないこと明らかである。
又、この発明が適用出来る画像装置は第6図に示したタ
イプの装置に限定されるものではないことも明らかであ
る。
(発明の効果) 上述した説明からも明らかなように、この発明の方法に
よれば、各種の原画の補正に対処し得る最大のウィンド
のライン数に対応するラインメモリを用意し、所望のウ
ィンドの画素列数nl/(関連して(n+1)個のライ
ンメモリを循環的に用い、その一つに原画の画像情報を
記憶させて、その書込みモードのラインメモリを除くn
個のラインメモリの出力を、同時に加算し、この加算処
理をライン方向K IIFj次に行なって、これらの加
算値を順次にシフトレジスタに一旦記憶させ、その加算
値を得るために読出すラインメモリの個数を変えること
によって前記所望ウィンドサイズを設定し、要すればそ
の切換えをシフトレジスタの読出しレジスタ段とを連動
させて切換選択するように構成することによって、各種
の画像の補正に対応した大きさのウィンドを設定するこ
とが出来ると共に、ウィンドの中心画素に対する画像情
報の補正ぴ算をリアルタイムで行なうことが出来、従っ
て、画像信号の補正を従来よりも一層高速化することが
出来る。
さらに、このような高速処理を従来の装置とほぼ同規模
の装置によって容易に実施することが出来る。
第1表 第2表 第8表 第4表 第 5 表
【図面の簡単な説明】
11E1図(ハはこの発明の画像信号補正方法の一実施
例を説明するためのブロック線図、 第1図(B)は、第1図[A1の実施例に用いる各種信
号を得るための制御部の構成の概略を示すブロック線図
、 第2図はウィンドを5×5画素マトリックスと設定した
場合の画像信号補正方法を説明するための説明図、 第8図はこの発明の説明に供する説明図、第4図は5×
5画素マトリックスのウィンド内での画素配列を示す線
図、 第5図はこの発明の方法による中心画像情報の補正の経
過を説明するための波形図、 第6図はこの発明を適用出来る画像走査記録装置の一例
を示す構成図である。 1・・・データ信号入力端子 2a〜2p・・・ラインメモリ装置 8・・・ラインメモリ 4 、10a−10d 、 14 、16a=16d 
−マ#チプレクサ5・・・制御部 6a″−6p・・・
ゲート回路? 、 12 、19・・・加算器8a〜8
p・・・除算器9・・・第一シフトレジスタ 10a〜lod 、 14・・・マルチプレクサ11・
・・減算器 18 、18 、20 、22・・・ラッチ回路15・
・・第二シフトレジスタ 17・・・乗算器21・・・テーブルRAM2B・・・
加減算器24・・・ラインカウンタ25・・・第一デコ
ーダ 26・・・第二デコーダ27・・・読出しアドレ
スカウンタ 28・・・書込みアドレスカウンタ。 特許出願人 富士写真フィルム株式会社ウィンド 遁択イ事号 ケートイ言J!j 逍択イ盲号(B) 1込みアドレス 読出しアドレス 第3図 第5図 ” (E ) 手続補正書 昭和60年6月6日 特許庁長官 志賀 学 殿 1事件の表示 昭和59年特許願118847号2特許
の名称 画像信号補正方法 3補正をする者 事件との関係 特許出願人 住所 神奈川県南足柄市中沼210番地名称(520)
富士写真フィルム株式会社代表者 大西 賞 4代理人 〒170 廿(988)5583住所 東京
都豊島区東池袋1丁目20番地5池袋ホワイトハウスビ
ル805号 氏名 (8541)弁理士 大 垣 孝5補正命令の日
付 自発 6補正の対象 明細書の特許請求の範囲の欄、発明の詳細な説明の欄及
び図面の第6図 7補正の内容 別紙の通り ゛\、−−−−、−7− (1)、明細書、特許請求の範囲の欄を次の通り訂正す
る。 「2、特許請求の範囲 1、原画を走査して得られた画像信号に対し、nXn画
素マトリックス(但し、nは奇数)のウィンドを一般定
し、該ウィンドの中心位置の画素情報aII11に対す
る補正量Sをウィンド内の全画素情報を用いそ所定の演
算式により算出し、この補正量Sに応じて前記画素情報
ammを補正するようにした画像信号の補正方法におい
て、 前記画像信号をP個(P≧n+1.nは奇数)のライン
メモリに順次循環的に書込みながら、それぞれゲート回
路を介してそれらラインメモリから一斉に読出される画
素情報を加算器に導くようにし、前記P個のラインメ手
りのうち書込み中のラインメモリの直前に書込みの終っ
たラインメモリを含め順次過去に書込まれたn個のライ
ンメモリからの読出し画像情報を前記加算器に導くよう
に、前記ゲート回路を選択的に導通させることにより所
望のnXn画素マトリックスを有するウィンドサイズを
切換え設定し、前記加算器から当該所望のウィンドサイ
ズに対応した画素マトリックスの同一行方向に並ぶ画素
情報の加算値を各行毎に順次得るようにしたことを特徴
とする画像信号補正方法。 2、 前記加算器によって得た加算値を第一シフトレジ
スタに導いて順次記憶させると共に、当該シフトレジス
タの初段の記憶値を被減数として減算器に導き、前記任
意所望のウィンドサイズの設定に関連して(n+ 1)
段目の記憶値を選択的に取り出し減数として該減算器に
導いて得られた減算結果値を順次加算することにより、
前記任意所望のウィンドサイズにおける全画素情報の加
算値を得るようにしたことを特徴とする特許請求の範囲
第1項に記載の画像信号補正方法。 3、前記P個のラインメモリの読出し画像情報中、前記
任意所望のウィンドサイズの設定に関連して前記ウィン
ドサイズの設定と同時に、ウィンドの中心画素情報am
mを選択的に分岐し第二シフトレジスタに導いて順次記
憶させると共に、該第二シフトレジスタの(n +1 
)/2段目の記憶値を選択して乗算器に導くことにより
、前記任意所望のサイズに設定したウィンドの中心位置
における画素情報ammのn2倍値を得て、このnia
mm値と前記任意所望のウィンドサイズにおける全画素
情報の加算値とを用いて前記補正値Sをめることを特徴
とする特許請求の範囲第2項に記載の画像信号補正方法
。J (2)、同、第5頁第7行「この走査方法」を「この走
査方向Jと訂正する。 (3)、同、第7頁第13行「補正対称」を1補正対象
Jと訂正する。 (4)、同、第7頁第15行「いう)。を設定し、」を
1いう)を設定し、Jと訂正する。 (5)、同、第10頁第4行「を設定し、」をrのウィ
ンドを設定し、」と訂正する。 (6)、同、第15頁第18行〜第20行を下記の通り
訂正する。 1よび書込みクロック信号で1画素のデータ読出し終了
毎あるいは1画素のデータ書込み終了毎に出力アドレス
を+1また’it −1だけ増減して、読出しアトj (7)、同、第19頁第11行r18a”18dは」を
116a〜ledは1と訂正する。 (8)、同、第18頁第16行「9×9のウィンド」を
19×9、IIX 11のウィンド1と訂正する。 (8)、同、第26頁第19行「網点画像形成装置48
」をr網点画像形成装置55jと訂正する。 (1(1)、同、第27頁第1行「ドライバ51Jを「
ドライバ48Jと訂正する。 (11)、同、第31頁第3表を、次の通り訂正する。 第 8 表 (12)、図面第6図を添付した訂正図の通り訂正する

Claims (1)

  1. 【特許請求の範囲】 L 原画を走査して得られた画像信号に対し、nXn画
    素マトリックス(但し、nは奇数)を設定し、該ウィン
    ドの中心位置の画素情報ammに対する補正量Sをウィ
    ンド内の全画素情報を用いて所定の演算式により算出し
    、この補正量Sに応じて前記画素情報ammを補正する
    ようにした画像信号の補正方法において、前記画像信号
    をP個(P′:2n+1、nは奇数)のラインメモリに
    順次循環的に書込みながら、それぞれゲート回路を介し
    てそれらラインメモリから一斉に読出される画素情報を
    加算器に導くようにし、前記P個のラインメモリのうち
    書込み中のラインメモリの直前に書込みの終ったライン
    メモリを含め順次過去・に潜込まれたn(固のラインメ
    モリからの読出し画像情報を前記加算器に導くように、
    前記ゲート回路を選択的に導通させることにより所望の
    nun画素マトリックスを有するウィンドサイズを切換
    え設定し、前記加算器から当該所望のウィンドサイズ忙
    対応した画素マトリックスの同一行方向に並ぶ画素情報
    の加算値−を各行毎に順次得るようにしたことを各機と
    する画像信号補正方法。 λ 前記加算器によって得た加算値を第一シフトレジス
    タに導いて順次記憶させると共K。 当該シフトレジスタの初段の記憶値を被減数として減算
    器に導き、前記任意所望のウィンドサイズの設定に関連
    して(n+i)段目の記憶値を選択的に取り出し減数と
    して該減算器に導いて得られた減算結果値を順次加算す
    ることにより、前記任意所望のウィンドサイズにおける
    全画素情報の加算値を得るようにしたことを特徴とする
    特許請求の範囲第1項に記載の画像信号補正方法。 & 前記P個のラインメモリの読出し画像情報中、前記
    任意所望のウィンドサイズの設定に関連して前記ウィン
    ドサイズの設定と同時に、ウィンドの中心画素情報am
    mを選択的に分岐し第二シフトレジスタに導いて順次記
    憶させると共に、該第二シフトレジスタの (n+1)/2段目の記憶値を選択して乗算器に導くこ
    とにより、前記任意所望のサイズに設定したウィンドの
    中心位置における画素情報ammのn9倍値を得て、こ
    のn”amm値と前記任意所望のウィンドサイズにおけ
    る全画素情報の加算値とを用いて前記補正値Sをめるこ
    とを特徴とする特許請求の範囲第2項に記載の画像信号
    補正方法。
JP59118647A 1984-06-09 1984-06-09 画像信号補正方法 Pending JPS60263579A (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP59118647A JPS60263579A (ja) 1984-06-09 1984-06-09 画像信号補正方法
GB08514411A GB2160065B (en) 1984-06-09 1985-06-07 Method of processing an image signal
DE19853520405 DE3520405A1 (de) 1984-06-09 1985-06-07 Verfahren zur bearbeitung von bildsignalen
US06/743,207 US4724544A (en) 1984-06-09 1985-06-10 Method of processing image signal
GB08719313A GB2192114B (en) 1984-06-09 1987-08-14 Method of processing an image signal
GB08719311A GB2192112B (en) 1984-06-09 1987-08-14 Method of processing an image signal
GB08719312A GB2192113B (en) 1984-06-09 1987-08-14 Method of processing an image signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59118647A JPS60263579A (ja) 1984-06-09 1984-06-09 画像信号補正方法

Publications (1)

Publication Number Publication Date
JPS60263579A true JPS60263579A (ja) 1985-12-27

Family

ID=14741731

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59118647A Pending JPS60263579A (ja) 1984-06-09 1984-06-09 画像信号補正方法

Country Status (1)

Country Link
JP (1) JPS60263579A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02502060A (ja) * 1987-11-02 1990-07-05 イーストマン・コダック・カンパニー 連続階調領域縮小化を備えた画像区別
JPH09181940A (ja) * 1995-12-13 1997-07-11 Samsung Electron Co Ltd ビデオ信号のローカルコントラスト改善のための方法及び装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02502060A (ja) * 1987-11-02 1990-07-05 イーストマン・コダック・カンパニー 連続階調領域縮小化を備えた画像区別
JPH09181940A (ja) * 1995-12-13 1997-07-11 Samsung Electron Co Ltd ビデオ信号のローカルコントラスト改善のための方法及び装置

Similar Documents

Publication Publication Date Title
US4724544A (en) Method of processing image signal
EP0138324B1 (en) Image processing system
US6067088A (en) Image processing method and apparatus thereof
JPS6255137B2 (ja)
US4607340A (en) Line smoothing circuit for graphic display units
JP2936085B2 (ja) 画像データ処理方法および装置
US4688095A (en) Programmable image-transformation system
DE3870561D1 (de) System zur erzeugung von zitterbildern aus tonkontinuierlichen bilddaten.
JPS60263579A (ja) 画像信号補正方法
DE2236382B2 (de) Anordnung zum Normieren der Höhe von Schriftzeichen
JPS6227538B2 (ja)
JPS60263576A (ja) 画像信号補正方法
JP2709356B2 (ja) 画像処理方法
JPS60263577A (ja) 画像信号補正方法
JPS60263578A (ja) 画像信号補正方法
JPS60263580A (ja) 画像信号補正方法
JP2840706B2 (ja) 画像処理方法
JPH01156069A (ja) 画像処理装置
JP2859445B2 (ja) 画像処理装置及び画像処理方法
JP3205416B2 (ja) 画像データ補正方法
JP2934971B2 (ja) 画像2値化処理装置
JPS62179059A (ja) 画像処理方法
JPH0462680A (ja) 画像の縮小方法
JPH05333835A (ja) 画像表示方法
JPS633352B2 (ja)