JPS60261266A - 画像メモリ装置 - Google Patents
画像メモリ装置Info
- Publication number
- JPS60261266A JPS60261266A JP59118015A JP11801584A JPS60261266A JP S60261266 A JPS60261266 A JP S60261266A JP 59118015 A JP59118015 A JP 59118015A JP 11801584 A JP11801584 A JP 11801584A JP S60261266 A JPS60261266 A JP S60261266A
- Authority
- JP
- Japan
- Prior art keywords
- clock
- signal
- section
- phase
- image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/907—Television signal recording using static stores, e.g. storage tubes or semiconductor memories
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Signal Processing For Recording (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
この発明は、アナログ画像信号を所定のサンプリングク
ロックによりディジタル画像データに変換する際に、T
Vカメラ等からの水平同期信号とサンプリングクロック
の位相のずれによる画像データ取シ込みずれを防ぐため
の画像メモリ装置に関するものである。
ロックによりディジタル画像データに変換する際に、T
Vカメラ等からの水平同期信号とサンプリングクロック
の位相のずれによる画像データ取シ込みずれを防ぐため
の画像メモリ装置に関するものである。
第1図は、従来の画像メモリ装置の構成図であ92図に
おいて(すはTVカメラ、(2)はアナログ画像信号を
ディジタルに変換するA/D変換部、(3)は画像メモ
リ装置内で使用す慝クロックを発生する基準クロック発
生部、(4)はメモリを制御するメモリ制御部、(5)
は画像データを格納する画像メモリ部である。
おいて(すはTVカメラ、(2)はアナログ画像信号を
ディジタルに変換するA/D変換部、(3)は画像メモ
リ装置内で使用す慝クロックを発生する基準クロック発
生部、(4)はメモリを制御するメモリ制御部、(5)
は画像データを格納する画像メモリ部である。
従来の画像メモリ装置は上記のように構成さり。
たとえばTVカメラ(1)からのアナログ画像信号aを
基準クロック発生部(3)のサンプリングクロックbを
もとにA/D変換部(2)でA/D変換し、ディジタル
画像データCにして、TVカメラ(11からの水平同期
信書dと基準クロック発生部(3膜為らの基準クロック
eVcよって、メモリ制御部(4)でメモリに必要な制
御信号fを作成し2画像メモリ部(5)に画像データC
を格納する。
基準クロック発生部(3)のサンプリングクロックbを
もとにA/D変換部(2)でA/D変換し、ディジタル
画像データCにして、TVカメラ(11からの水平同期
信書dと基準クロック発生部(3膜為らの基準クロック
eVcよって、メモリ制御部(4)でメモリに必要な制
御信号fを作成し2画像メモリ部(5)に画像データC
を格納する。
しかるに上記のように画像データCを、水平同期信号d
と基準クロックeによってそのまま画像メモリ部(5)
に格納したのでは、たとえば第2図においてTV右カメ
ラilからの水平同期信号dがサンプリングクロックb
と同位相でなかった場合、TVカメラ(1)からのアナ
ログ画像信号aを第1番目g(同位相の場合)に入力し
た場合と、第2番目h(水平同期信号dと同位相でない
場合)に入力した場合では入力タイミングが異なり(位
相のずれ)、最大1画素のすhjを起こし2画像データ
Cを正確に取シ込むことができずにモニタTVに出力し
たり、取シ込まれた画像データCをもとに処理及び演算
を行うと誤った表示、誤動作を行うという欠点があった
。
と基準クロックeによってそのまま画像メモリ部(5)
に格納したのでは、たとえば第2図においてTV右カメ
ラilからの水平同期信号dがサンプリングクロックb
と同位相でなかった場合、TVカメラ(1)からのアナ
ログ画像信号aを第1番目g(同位相の場合)に入力し
た場合と、第2番目h(水平同期信号dと同位相でない
場合)に入力した場合では入力タイミングが異なり(位
相のずれ)、最大1画素のすhjを起こし2画像データ
Cを正確に取シ込むことができずにモニタTVに出力し
たり、取シ込まれた画像データCをもとに処理及び演算
を行うと誤った表示、誤動作を行うという欠点があった
。
この発明は、このような欠点を克服するためになされた
ものであシ、その特徴とするところは。
ものであシ、その特徴とするところは。
遅延回路部と位相合わせ部を用いること姉よシ。
水平同期信号と同位相のクロックを抽出し、非同期な信
号に対してサンプリングクロックを合わせることにより
、アナログ画像信号傾同期してデータを取シ込むことが
でき2画素ずれを防ぎ、正確に画像データを格納するこ
とができる画像メモリ装置を提供するものである。
号に対してサンプリングクロックを合わせることにより
、アナログ画像信号傾同期してデータを取シ込むことが
でき2画素ずれを防ぎ、正確に画像データを格納するこ
とができる画像メモリ装置を提供するものである。
第3図は、この発明の位相のずれによる画像データ取シ
込みずれを防ぐためのTVカメラからの画像信号のメモ
リ装置の一実施例の構成図であり。
込みずれを防ぐためのTVカメラからの画像信号のメモ
リ装置の一実施例の構成図であり。
図において(1)はTVカメラ、(2)はアナログ画像
信号をディジタルに変換するA/D変換部、(3)は画
像メモリ装置内で使用するクロックを発生する基準クロ
ック発生部、(6)は幾種類かのクロックタイミングを
作り出す遅延回路部、(7)は+11のTVカメラから
の水平同期信号と位相の合ってbる(6)から出力され
るクロックを選び出す位相合わせ部、(4)はメモリを
制御するメモリ制御部、(5)は画像データを格納する
画像メモリ部である。
信号をディジタルに変換するA/D変換部、(3)は画
像メモリ装置内で使用するクロックを発生する基準クロ
ック発生部、(6)は幾種類かのクロックタイミングを
作り出す遅延回路部、(7)は+11のTVカメラから
の水平同期信号と位相の合ってbる(6)から出力され
るクロックを選び出す位相合わせ部、(4)はメモリを
制御するメモリ制御部、(5)は画像データを格納する
画像メモリ部である。
上記のように構成された画像メモリ装置において、基準
クロック発生部(3)から出力される基準クロックeと
非同期に出力されるTV右カメラ11からのアナログ画
像信号aを、A/D変換部(2)でA/D変換し、ディ
ジタル画像データCとし、基準クロック発生部(3)か
らの基準クロックeを遅延回路部(6)で幾種類かの遅
延クロックj、k、1. nを作り出し2位相合わせ部
(7)でTVカメラ(1)からの水平同期信号dと位相
の合った遅延クロックを選出し、この遅延クロックを水
平同期信号dに対する位相の合った同期クロックmとし
、A/D変換部(2)のサンプリングクロックl〕に使
用すると共に。
クロック発生部(3)から出力される基準クロックeと
非同期に出力されるTV右カメラ11からのアナログ画
像信号aを、A/D変換部(2)でA/D変換し、ディ
ジタル画像データCとし、基準クロック発生部(3)か
らの基準クロックeを遅延回路部(6)で幾種類かの遅
延クロックj、k、1. nを作り出し2位相合わせ部
(7)でTVカメラ(1)からの水平同期信号dと位相
の合った遅延クロックを選出し、この遅延クロックを水
平同期信号dに対する位相の合った同期クロックmとし
、A/D変換部(2)のサンプリングクロックl〕に使
用すると共に。
メモリ制御部(4)で画像メモリ部(5)に必要な制御
信号fを作り出し、この制御信号fによってA/D変換
部(2)から出力されたディジタル画像データCを画像
メモリ部(5)に格納する。
信号fを作り出し、この制御信号fによってA/D変換
部(2)から出力されたディジタル画像データCを画像
メモリ部(5)に格納する。
第4図は手記の動作を示すタイミングチャートを示す図
であり、TVカメラ(1)より出力されたアナログ画像
信号aからA/D変換部(2)で映像信号0の部分をA
/D変換し、ディジタル画像データCとし、芋準クロッ
ク発生部(3)からの基準クロックeから遅延回路部(
6)で4種の遅延クロック(遅延クロック1j、遅延ク
ロック2に、遅延クロック31.遅延クロック4n)を
作り出し1位相合わせ部(7)でTV右カメラ11$ら
の水平同期信号dと位相の合った遅延クロックを4種の
遅延クロックの中から選び出す。選び出された同期クロ
ックmをA/D変換部(2)のサンプリングクロックb
として使用、及びメモリ制御部(4)のメモリ制御用ク
ロックに使用して、ディジタル画録データCを画像メモ
リ部(5)に格絡する。
であり、TVカメラ(1)より出力されたアナログ画像
信号aからA/D変換部(2)で映像信号0の部分をA
/D変換し、ディジタル画像データCとし、芋準クロッ
ク発生部(3)からの基準クロックeから遅延回路部(
6)で4種の遅延クロック(遅延クロック1j、遅延ク
ロック2に、遅延クロック31.遅延クロック4n)を
作り出し1位相合わせ部(7)でTV右カメラ11$ら
の水平同期信号dと位相の合った遅延クロックを4種の
遅延クロックの中から選び出す。選び出された同期クロ
ックmをA/D変換部(2)のサンプリングクロックb
として使用、及びメモリ制御部(4)のメモリ制御用ク
ロックに使用して、ディジタル画録データCを画像メモ
リ部(5)に格絡する。
〔発明の効果〕
この発明は以上説明したとおり2位相のずれによる画像
データ取り込みずれを遅延回路部と位相合わせ部を用い
ることによ91画像データの取り込みずれを防ぐだけで
は々〈2画像データの取り込みから格納までをクロック
に同期した正確なタイミングにより制御することができ
るという効果がある。
データ取り込みずれを遅延回路部と位相合わせ部を用い
ることによ91画像データの取り込みずれを防ぐだけで
は々〈2画像データの取り込みから格納までをクロック
に同期した正確なタイミングにより制御することができ
るという効果がある。
尚2以上の説明はTV信号をA/D変換して画像メモリ
する一実施例の説明で、TV信号の他にウェーブメモリ
(トランジェントレコーダ)、りイミングの受け渡しな
どにおけるクロックの同期化等にも応用可能である。
する一実施例の説明で、TV信号の他にウェーブメモリ
(トランジェントレコーダ)、りイミングの受け渡しな
どにおけるクロックの同期化等にも応用可能である。
第1図は従来の画像メモリ装置の構成図、第2図は従来
の画像メモリ装置の画像敗り込みタイミングチャートを
示す図、第3図はこの発明の画像メモリ装置の構成図、
第4図はこの発明の画像メモリ装置の画像板り込みタイ
ミングチャートを示す図である。 図においてillはTVカメラ、(2)はA/D変換部
。 (3)は基準クロック発生J (41はメモリ制御部、
(5)は画像メモリ部、(6)は遅延回路部、(7)は
位相合わせ部である。 なお各図中同一符号は同一または相当部分を示すものと
する。 代理人大岩増雄 ペ 駕 搗
の画像メモリ装置の画像敗り込みタイミングチャートを
示す図、第3図はこの発明の画像メモリ装置の構成図、
第4図はこの発明の画像メモリ装置の画像板り込みタイ
ミングチャートを示す図である。 図においてillはTVカメラ、(2)はA/D変換部
。 (3)は基準クロック発生J (41はメモリ制御部、
(5)は画像メモリ部、(6)は遅延回路部、(7)は
位相合わせ部である。 なお各図中同一符号は同一または相当部分を示すものと
する。 代理人大岩増雄 ペ 駕 搗
Claims (1)
- アナログ画像信号をディジタル画像信号に変換するA/
D変換部と、前記A/D変換部のディジタル画像信号変
換時のサンプリンブクミツク信号の基準クロック信号を
発生する基準クロック発生部と、前記基準クロック発生
部からの基準クロック信号を入力として、所定の遅延を
与える遅延回路部と、前記アナログ画像信号の同期信号
と同位相の遅延回路部からの遅延クロック信号を選び出
す位相合わせ部と、前記A/D変換部からのディジタル
画像信号を格納する画像メモリ部と、前記画像メモリ部
を制御するメモリ制御部とを具備した画像メモリ装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59118015A JPS60261266A (ja) | 1984-06-08 | 1984-06-08 | 画像メモリ装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59118015A JPS60261266A (ja) | 1984-06-08 | 1984-06-08 | 画像メモリ装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60261266A true JPS60261266A (ja) | 1985-12-24 |
Family
ID=14725945
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59118015A Pending JPS60261266A (ja) | 1984-06-08 | 1984-06-08 | 画像メモリ装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60261266A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63193280A (ja) * | 1987-02-06 | 1988-08-10 | Mitsubishi Electric Corp | 画像メモリ装置 |
JPS63279681A (ja) * | 1987-05-11 | 1988-11-16 | Matsushita Electric Ind Co Ltd | 映像信号読取装置 |
-
1984
- 1984-06-08 JP JP59118015A patent/JPS60261266A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63193280A (ja) * | 1987-02-06 | 1988-08-10 | Mitsubishi Electric Corp | 画像メモリ装置 |
JPS63279681A (ja) * | 1987-05-11 | 1988-11-16 | Matsushita Electric Ind Co Ltd | 映像信号読取装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5233420A (en) | Solid state time base corrector (TBC) | |
US5204676A (en) | Circuit arrangement for frequency conversion of a digital signal | |
JPH01181389A (ja) | 画像処理装置 | |
JPS60261266A (ja) | 画像メモリ装置 | |
KR930010844B1 (ko) | 전자카메라의 비디오신호기록장치 | |
JP2980456B2 (ja) | 画像信号取り込み回路 | |
KR100213946B1 (ko) | 고체 촬상 장치 | |
JP2003309759A (ja) | 撮影システム、テレビジョンカメラ、および撮影システムに用いる同期調整装置 | |
EP0522181A4 (en) | Apparatus for processing video image | |
JPH077657A (ja) | ビデオカメラ装置 | |
JPH06339075A (ja) | テレビジョンカメラ装置 | |
KR910007371A (ko) | 일반교환회선용 정지화상 전화기의 영상 입출력 장치 | |
KR960003451B1 (ko) | 압축된 영상데이타 신장회로 | |
JPS639287A (ja) | テレビジヨンカメラ制御装置 | |
JPH0614270A (ja) | テレビカメラ装置 | |
JPH01119183A (ja) | テレビジョン信号の時間軸圧縮装置 | |
JPH07134575A (ja) | 映像信号変換装置 | |
JPH0448884A (ja) | 記憶回路 | |
JPH10336530A (ja) | Ccdテレビカメラ | |
JP2000236487A (ja) | 画像処理装置 | |
JPS63180278A (ja) | 画素ずれ防止装置 | |
JPS63171084A (ja) | 時間軸補正器 | |
JPH07336579A (ja) | テレビジョンカメラ装置 | |
JPH03256456A (ja) | 映像信号処理装置 | |
JPH02297676A (ja) | 画像処理装置 |