JPS60258625A - イニシヤルリセツト回路 - Google Patents

イニシヤルリセツト回路

Info

Publication number
JPS60258625A
JPS60258625A JP59115888A JP11588884A JPS60258625A JP S60258625 A JPS60258625 A JP S60258625A JP 59115888 A JP59115888 A JP 59115888A JP 11588884 A JP11588884 A JP 11588884A JP S60258625 A JPS60258625 A JP S60258625A
Authority
JP
Japan
Prior art keywords
circuit
output
power supply
reset signal
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59115888A
Other languages
English (en)
Inventor
Noritaka Egami
江上 憲位
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP59115888A priority Critical patent/JPS60258625A/ja
Publication of JPS60258625A publication Critical patent/JPS60258625A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の技術分野] 本発明は、例えばマイクロプロセッサ等各種ロジック回
路へ電源オン時にリセット信号を送出するようにしたイ
ニシャルリセット回路に関するものである。
[従来技術] 従来、この種の回路として第3図に示すものがあった。
図において、(1)、(3)、(4)は抵抗、(2)は
コンデンサ、(5)はコンデンサ(2)の電荷を放電す
るためのダイオード、(6)はコンパレータで、−に記
抵抗(3)と(4)は直列接続されて電1iV。
を分圧し、その分圧電圧がこのコンパレータ(6)の第
1の入力に与えられ、また該抵抗(3)と(4)の接続
体に抵抗(1)とコンデンサ(2)の直列接続体が並列
接続されてコンデンサ(2)の充電電圧がコンパレータ
(6)の第2の入力に与えられるようになされていて、
このコンパレータの比較結果による出力でリセット信号
としてマイクロプロセッサや各種ロジックをリセットす
るようになされている。
すなわち、第4図の動作波形に示す如く、第3図構成の
回路からリセット信号を送出させるのに、電源vOとし
て例えば5vをオンさせると、コンデンサ(2)に充電
され、コンデンサの充電電圧v2が抵抗(3)、(4)
で分圧された分圧電圧v1より高くなるまでコンパレー
タ(8)からのリセット信号(7)(iu圧Va )は
アクティブになり続け。
電源ON時のリセット信号となる。
しかるに第3図構成の回路には次のような不具合が生じ
ることがある。今、電源Voの一次側で瞬間的な電源ダ
ウンがあった場合、第5図に小すように瞬間的に電源電
圧Vaが5v以下に低ドする場合がある。この場合、ダ
イオード(5)が理想的であれば、コンデンサ(2)の
充電電圧v2は瞬時に電源電圧Voと同じように低下し
リセット信号を出力するようになるが、実際は、グイオ
ード頁5)には遅延時間と順方向電圧があるため、リセ
ット信号を出力しないケースが発生しうることがあり、
このような場合にはイニシャルリセット信吟が送出でき
なくマイクロプロセッサ笠ロジンク回路は動作しなくな
る等の不具合が発生する。
つまり、従来の回路においては、−瞬の電源ダウン時に
はこれに対処できなくリセット信号を発生できないとい
う欠点があった。
[発明の概要] 本発明は上記のような従来のものの欠点を除去でもリセ
ット信号を確実に送出できるようにしたイニシャルリセ
ット回路を提供するものである。
[発明の実施例] 以下、本発明の一実施例を第1.2図に基づいて説明す
る。第1図において、(8)は電源電圧自体を監視し一
定電圧以下になると出力を送出する電圧モニタ回路又は
電圧モニタ用ICで成る電圧検出回路、 、(9)は該
電圧検出回路(8)の出力をイン/<−タ(12)を介
して入力し、これに基づいて動作するCn安定マルチバ
イブレータ、(10)はプルアップ川抵抗、(,11)
は電圧検出回路(8)と単安定マルチ・ヘイブレータ(
9)の出力の論理和をとってリセy)信号とするための
ORゲートである。
−1−記第1図構成によれば、第2図の波形に示される
ように、電源ON時に電源電圧vOがある一定値にトが
るまでの期間に、電圧検出回路(8)は出力を送出し続
け、出力・が一定値以下のローになれば出力は送出しな
く、今度はその出力の反転信号を入力する単安定マルチ
バイブレータ(9)が動作し、この電圧検出回路(8)
と弔安定マルチノくイブレータ(9)の出力がORゲー
ト(11)を介して論理和されてリセット信号となって
いる。ここで単安定マルチバイブレータ(9)は、電圧
検出回路(8)の出力のみをリセット信号として使用す
るとf!Pられるリセッ)信号幅が短くなるため出力す
る該リセット信号幅を長くするために装備されている。
また、第2図の如く電源VOの瞬時ダウン時でも電圧検
出回路(8)が働くため確実にリセット信−)が出力さ
れることになる。
[発明の効果] 以上のように、本発明によれば、電源電圧を監視し所定
の電圧以下になると出力を出す電圧検出回路と、その出
力の反転入力に基づいて動作する単安定マルチバイブレ
ークと、1−配電圧検出回路と単安定マルチバイブレー
タの論理和を得るオアゲートとによりイニシャルリセッ
ト回路を構成したので、瞬時の電源電圧ダウンでも確実
にリセット信号を出力できるという効果がある。 −
【図面の簡単な説明】
第1図は本発明のイニシャルリセ・ント回路を示(7)
・・・リセット信号、 (8)・・・電圧検出回路、(
9)・・・単安定マルチバイブレータ、(10)・・・
オアゲート。 なお、図中、同一符号は同−又は相当部分を示す。 代理人 大 岩 増 雄 第1図 すV 第2図 カ −「トーー」−一 第3図 V 第4図 第5図 sv−一「−一一− Vθ V− L/J

Claims (1)

    【特許請求の範囲】
  1. マイクロプロセッサ等ロジック回路へ電源オン時にリセ
    ット信号を送出するようにしたイニシャルリセット回路
    において、電源電圧が所定値以下となった時に出力を送
    出する電圧検出回路と、その出力の反転入力に基づいて
    動作する中安定マルチバイブレータと、上記電圧検出回
    路と中安定マルチへイブレークとの論理和をト記リセッ
    ト信号として送出するオアゲートとを備えたことを特徴
    とするイニシャルリセット回路。
JP59115888A 1984-06-04 1984-06-04 イニシヤルリセツト回路 Pending JPS60258625A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59115888A JPS60258625A (ja) 1984-06-04 1984-06-04 イニシヤルリセツト回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59115888A JPS60258625A (ja) 1984-06-04 1984-06-04 イニシヤルリセツト回路

Publications (1)

Publication Number Publication Date
JPS60258625A true JPS60258625A (ja) 1985-12-20

Family

ID=14673670

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59115888A Pending JPS60258625A (ja) 1984-06-04 1984-06-04 イニシヤルリセツト回路

Country Status (1)

Country Link
JP (1) JPS60258625A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6451513A (en) * 1987-08-21 1989-02-27 Fujitsu Ltd Reset control system
JPH04355377A (ja) * 1991-06-03 1992-12-09 Daikin Ind Ltd 短時間パルス信号判別回路
US5946562A (en) * 1996-07-24 1999-08-31 International Business Machines Corporation Polysilicon thin film transistors with laser-induced solid phase crystallized polysilicon channel

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6451513A (en) * 1987-08-21 1989-02-27 Fujitsu Ltd Reset control system
JPH04355377A (ja) * 1991-06-03 1992-12-09 Daikin Ind Ltd 短時間パルス信号判別回路
US5946562A (en) * 1996-07-24 1999-08-31 International Business Machines Corporation Polysilicon thin film transistors with laser-induced solid phase crystallized polysilicon channel

Similar Documents

Publication Publication Date Title
US4434403A (en) Universal reset circuit for digital circuitry
US5426776A (en) Microprocessor watchdog circuit
JPS59109955A (ja) プロセツサ自動再始動回路
JPS60258625A (ja) イニシヤルリセツト回路
JP2581735B2 (ja) 停電検出装置
JP3706207B2 (ja) 電圧監視回路
US6087866A (en) Circuit for producing a reset signal
JPH0453452B2 (ja)
JPS6234356Y2 (ja)
JPS63644A (ja) ウオツチドツグタイマ回路
JPH04291610A (ja) マイクロコンピュータのリセット回路
JPH0132137Y2 (ja)
JPH0234624Y2 (ja)
JPH04417Y2 (ja)
JPH0218735B2 (ja)
JPH0334689B2 (ja)
JPS625726Y2 (ja)
KR890006608Y1 (ko) 마이컴의 오동작 방지회로
JPH0317474Y2 (ja)
JPH0132138Y2 (ja)
JPS59212025A (ja) リセツト回路
JPS60113518A (ja) リセツト信号発生装置
JPS63164709A (ja) 電源リセツト回路
JPS60214031A (ja) マイコンのリセツト回路
JPS61224019A (ja) マイクロプロセツサのリセツト回路