JPS60214068A - マルチプロセツサシステム - Google Patents
マルチプロセツサシステムInfo
- Publication number
- JPS60214068A JPS60214068A JP59071207A JP7120784A JPS60214068A JP S60214068 A JPS60214068 A JP S60214068A JP 59071207 A JP59071207 A JP 59071207A JP 7120784 A JP7120784 A JP 7120784A JP S60214068 A JPS60214068 A JP S60214068A
- Authority
- JP
- Japan
- Prior art keywords
- processor
- common
- ioa
- area
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Multi Processors (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59071207A JPS60214068A (ja) | 1984-04-09 | 1984-04-09 | マルチプロセツサシステム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59071207A JPS60214068A (ja) | 1984-04-09 | 1984-04-09 | マルチプロセツサシステム |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60214068A true JPS60214068A (ja) | 1985-10-26 |
JPH0217823B2 JPH0217823B2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | 1990-04-23 |
Family
ID=13453998
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59071207A Granted JPS60214068A (ja) | 1984-04-09 | 1984-04-09 | マルチプロセツサシステム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60214068A (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) |
-
1984
- 1984-04-09 JP JP59071207A patent/JPS60214068A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPH0217823B2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | 1990-04-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5787485A (en) | Producing a mirrored copy using reference labels | |
US4517673A (en) | Computer-based interlocking system | |
DE3485820T2 (de) | Doppelspeichersystem mit reservestromversorgung. | |
US6785763B2 (en) | Efficient memory modification tracking with hierarchical dirty indicators | |
US6950907B2 (en) | Enhanced protection for memory modification tracking with redundant dirty indicators | |
JP2687927B2 (ja) | 外部バスの障害検出方法 | |
US6785777B2 (en) | Control logic for memory modification tracking with hierarchical dirty indicators | |
JPS6093566A (ja) | 通常作動時に並列作動するメモリブロツク対の作動方法 | |
JPS60214068A (ja) | マルチプロセツサシステム | |
US20020066049A1 (en) | Protection for memory modification tracking | |
JPS6057091B2 (ja) | 共通メモリの記憶保護方式 | |
JPS62140153A (ja) | 二重化デ−タ処理装置 | |
JPS60134352A (ja) | 二重化バス制御装置 | |
JPH02173852A (ja) | バス診断装置 | |
DE3789128T2 (de) | Digitale Datenverarbeitungsvorrichtung. | |
JP2003271463A (ja) | 二重化メモリ装置 | |
JPS62280937A (ja) | オフライン診断方式 | |
JPS5831020B2 (ja) | マルチプロセツサ制御システム | |
JPH10187355A (ja) | ディスク制御システム | |
JPH02301837A (ja) | 多重系処理システム | |
JPH1063528A (ja) | メモリ制御装置 | |
JPS63132358A (ja) | 多重化メモリ装置 | |
JPH0934854A (ja) | 多重系計算機システム | |
JPS59117797A (ja) | 二重化計算機システム | |
JPS6042977B2 (ja) | 共通メモリ制御装置 |