JPS60188985A - ビツトマツプデイスプレイ制御装置 - Google Patents

ビツトマツプデイスプレイ制御装置

Info

Publication number
JPS60188985A
JPS60188985A JP59043664A JP4366484A JPS60188985A JP S60188985 A JPS60188985 A JP S60188985A JP 59043664 A JP59043664 A JP 59043664A JP 4366484 A JP4366484 A JP 4366484A JP S60188985 A JPS60188985 A JP S60188985A
Authority
JP
Japan
Prior art keywords
display
screen
memory
refresh
image processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59043664A
Other languages
English (en)
Inventor
幅田 伸一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP59043664A priority Critical patent/JPS60188985A/ja
Publication of JPS60188985A publication Critical patent/JPS60188985A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (技術分野) 本発明は、ビットマツプディスプレイ制御装置に関し%
特にディスプレイに表示される図形を制御するビットマ
ツプディスプレイ制御装置に関する。
(従来技術) ビットマツプディスプレイ制御装置は第1図に示すよう
に高解像度ディスプレイに表示される画面2の情報をメ
モリ1上のメモリ領域3に保持しており2図形処理ユニ
ット4がメモリ上の画面清報1−*き換えることで高解
像度ディスプレイに表示する図形を変化させるものであ
る。このビットマツプディスプレイ制御装置は画面上に
出力している図形に対し1画面上での図形移動操作と1
図形の回転の2つ基本操作との組み合わせで行なわれて
いる。
図形移動操作は1画面情報を保持しているメモリ領峨3
上のデータをブロック転送し1図形の回転操作は、メモ
リ領IiJ!3上の回転を行ない、この図形の画面情報
から1回転した後の図形の画面情報を生成して1回転し
九後の図形の画面情報をブロック転送する。
しかし、従来のビットマツプディスプレイ制御装置は、
高解像度ディスプレイが表示する画面の情報を保持する
1つのメモリとグラフィック処理用プロセッサとで構成
されているので、ビットマツプディスプレイの解像度同
上による処理データの増加に対処できなくなる欠点があ
った。又、従来のビットマツプディスプレイ制御装置で
は高解像度ディスプレイが表示する画面をリフレッシュ
するために画面情報を格納しているメモリの各メモリセ
ルt−現定時間内に規定回数だけアクセスし。
かつ、1つのメモリセルt−1回アクセスする時間を短
かくするために、高価な高速メモリを、使用する必要が
生じてきた。
又、従来のビットマツプディスプレイ制御装置は図形の
回転操作の内で90°の回転のアルゴリズムも朔定して
お夕1図形の回転操作が頻繁に使用される。たとえは、
このビットマツプディスプレイ制御装置は第2図に示す
ように4ドツトの図形を右90°回転する場合の処理が
確立されており、メそり1の画面情報格納領域の画像情
報がデータレジスタ5t−介してグラフィック処理用プ
ロセッサ4により処理され、ビットマツプディスプレイ
の表示画面2に表示されるようになっている。
即ち、グラフィック処理プロセ−ft4は第2図tl)
に示す処理前のビットマツプディスプレイ表示画面2と
画面情報格納領域3の状態から右90’回転させる場合
にビットマツプディスプレイ表示画面2の上方の2つの
点の画面情報を画面情報格納領域3から読み出しデータ
レジスタ5にセットし、左上方の点の画面情報を右上方
の点の画面情報格納領域へ転送することで、左上方の点
をビットマツプディスプレイ表示面白2の右上方へ移動
させる。左上方の点の移動終了後の状態が第2図1b)
に示される。以下同様の処理を第2図1c)〜第2図1
6)に示すように繰り返して行い1図形を表示している
ピッ)−rツブディスプレイ表示画面2上の点を全て移
動すると、4ドツトの図形が第2図(6)に示されるよ
うに右90°回転する。
更にま友、従来のビットマツプディスプレイ制御装置は
第3図に示すように16ドツトの図形を右90’回転す
る処理の場合第3図18)に示す処理前のビットマツプ
ディスプレイ表示画面2上の点t−4つの小額1111
.6に分割し、各小領域6の画面情報を格納している画
面情報格納領11g!3上の画面情報格納小領域7を第
3図(a)に示す矢印Eのように転送する。これにより
表示画面2上には第3図(b)に示すように処理終了後
の状態となる。
次に、各小領域6を4ドツトの図形として、第2図で示
した右9011回転の処理すなわち第3図(b)の矢印
Eのように右90°回転処理を行なうと。
第3図1c)に示すように16ドリトの図形t−90゜
回転した状態となp1第2図に示した4ドツト図形と同
様に任意サイズの図形t−90’回転させることができ
る。
Cのように従来のビットマットディスプレイ制御装置で
は4ドツト図形のみならず、任意サイズの図形も90°
回転させることができるが、ディスプレイQ解像度の向
上による処理データの増加に対処できなくなる欠点を有
していた。
(発明の目的) 本発明の目的は、従来のピットマットディスプレイ制御
装置の欠点を除去すると共に、並列処理を導入して1図
形の移動処理を高速化することである。
本発明の他の目的は、最少単位の図形の90゜回転を高
速化することで、任意サイズの図形の9011回転処理
を高速化することである。
更に本発明の他の目的は、高解像度ディスプレイが表示
している画面のリフレッシュのための画面情報、保持お
よびメモリのアクセス回数を減少させることで、安価な
低速メモリを使用可能とすることである。
(発明の構成) 本発明によれば3図形等を表示するとりトマヴプディス
プレイと、該ビットマップディスプレイに点の集合で表
示される画面の情報を記憶する同時アクセス可能な2本
又は、4の整数倍数本のりフレッシュメモリと、前記リ
フレッシュメそり及び、主プロセツサとのインタフェー
スを制御する2台又は、4の整賎倍数台の画像処理プロ
セッサと、前記リフレッシュメそり上のデータを前記デ
ィスプレイに表示させるためのビデオ信号に変換する画
面信号生成ユニットとから構成され、前記複数の画1象
処理プロセヴサが前記複数のりフレッシュメモリヲそれ
ぞれ使用して、前記ディスプレイに表示する図形を並列
処理することを特徴とするビ噌トマップディスプレイ制
御装置が得られる。
(実施例) 次に本発明の実施例について図面を参照して説明する。
第4図は本発面の一実施例を示す。第4図において2本
実施例は図形等を表示するとットマヴプディスプレイ8
0と、該ビットマヅプディスプレイに点の果合で表示さ
れる画面情報を記憶する同時アクセス可能な2本又は4
の整数倍数本のりフレッシュメモリ61〜64と、前記
りフレッシェメモ961〜64.及び主プロセツサ10
とのインタフェース300t−制御する2台又は4台の
整数倍数台の11!ii1#!処理プロセツサ41〜4
4と、前記り7レヴシユメモリ上のデータを前記ディス
プレイに表示させるためのビデオ信号に変換する画面信
号生成ユニット70と1画謙処理プロ七ツサ41〜44
.およびインタフェース300に接続される内部バス9
1〜94と、該内部バス91〜94に接続され、かつ、
リフレッシュメモリ61〜644C接続される内部バス
選択ユニット51〜54とを含む。
主プロセツサ10はメインバス20t−介してビヅトマ
ップディスプレイ制御装置30に接続されており1図形
データをアクセスしたり、図形処理コマンドを送信し1
図形処理を行なわせる。
画は信号生成ユニヴ)70は、4本のりフレッシュメモ
リ61〜64を同時にアクセスし、高所1#度ディスプ
レイ80で表示されている画面をリフレッシュするため
のシリアル信号に変換しディスプレイ表示画面上の点の
画面情報t−得る。
−画像処理プロセッサ41〜44は2個のデータレジス
タ全持チメインパス働インタフェース・ユニット300
を介して、主プロセツサ10から図形処理コマンドを受
け取り、処理を行なう。例えば1画像処理プロセヅサ4
1は処理の第1ステツプでバス選択ユニット51を介し
てリフレヴシ瓢メモリ61上の画面情報をデータレジス
タにセヴトし次のステップにデータレジスタ上の画面情
報を内部バス91に出力し1図形処理コマンドで指定さ
れたバス選択ユニットを介し、転送先リフレッシュメモ
リにデータを書き込む。
本実施例においては1図形処理の基本操作である図形の
移動と図形の90°回転を並列処理する時に1画像処理
プロセッサ間でのメモリアクセスの競合を防ぐため、4
台のりフレッシュメモリを使用して1画面サイズを縦2
1ドツト、横(4j+2)ドツトの制限を設ける。但し
、IとjIは任意の自然数とする。
第5図は、jI2の時の高解像度ディスプレイの表示画
面2上の点と4本のり゛フレッシ論メモリ61〜64が
保持する画面情報の関係を示す。第5図において、表示
画面2は画面上の点IH,A。
B、C,Dの4つのグループに分け、グループAの点の
画面情報はリフレ・ソシェメモリ61に保持され、同様
に他のグループB、CおよびDの各点の画面情報はりフ
レッシュメモリ62.63および64に保持される。こ
の4つのグループに分ける方法は%表示画面2の左上の
点から1liK慣万同に、 A、B、C,Dと点の属す
るグループを割り当てる。
画面サイズに対する縦21ドツト、横(4J+2)ドツ
トの制限と、前記4グループに分けたものとにもとすい
て点の画面情報はグループごとに別々のりフレッシュメ
モリ61〜64に保持される。
これにより表示画面上で隣り合う点の画面情報は異なる
リフレッシエメモリに保持される。したがって処理する
図形が3ドツト以下の時以外は。
常に4台の画像処理プロセラt41〜44が同時処理可
能であり1図形処理速度を向上させる。
第6図は画像信号生成ユニット70による画面情報を画
面リフレッシ為用シリアル信号に変換する機構を示す。
第6図において、す7レヅシーメモリ61〜64上の画
面情報(Ao、 AI、 Ax。
A3)〜(Do、 Dl、 D2. Dりは、バックア
メモリの機能を持ったシフトレジスタ71〜74にセッ
トされる。シフトレジスタ71〜74のシフト出力デー
タAo、Bo、Co、Doは4ビツトのマージ用シフト
レジスタ75にセットされ、4つのグループA、B、C
,Dに振り分けられたディスプレイ表示画面上の点の画
面情報(Ao、 AI、 hz。
・・・)〜(DO,DI、 D2. Da )を1表示
画面上での点の並びAo、 Bo、 Go、 Do、 
AS、 B1. CI。
Dl、・・・と一致させてシリアル信号に変換される。
第7図は本ビットマツプディスプレイ制御装置による4
ドツトの図形を右90°回転する場合の処理におけるデ
ータの流れを示す。第7図において1本実施例は4台の
画欺処理プロセッサ41〜44の並列動作でのリフレヅ
シェメモリーアクセスの競合全回避し、4台の画は処理
プロセッサがフルに稼動できるもので1回転の処理は1
点線Gで示したように各画像処理プロセッサ41〜44
が担当しているリフレッシュメモリ61〜64から画面
情報を読み出し、実線Hで示したように表示画面2上の
移動先の画面情報全保持しているり7レツシエメモリ6
1〜64へ読み出した画面情報を書き込むことにより行
なう。
このように本実施例は高解像度ディスプレイが表示する
画面上の点の清報で隣接した2つの点の画面清報を同一
のリフレッシュメモリに保持しないために、2本又は、
4本の整数倍数台のリフレッシュメモリ設け、更にこの
リフレッシュメモリは高解像度ディスプレイに表示する
画面上の点の画面情報を分担して保持するようにする。
この結果、2台又は、4の整数倍数台の画像処理プロセ
ッサはリフシッフ4メモリのアクセスによる画 3像処
理プロセッサ間の競合を回避し5図形処理を高速化でき
る。又、この実施例においては2本又は、4の整数倍数
本の97レツシーメモリを同時アクセスすることで、高
所家産ディスプレイが表示している画面をリフレッシュ
するための情報のアクセス時のデータ幅を大きくするこ
とが可能となり、高解像度ディスプレイが表示している
画面をリフレッシュするために行なうリフレッシュメモ
リのアクセス回数を減少させ、リフレッシュメモリに低
速メモリの使用を可能とするものである。
(発明の効果) 本発明は以上説明し友ように、複数のリフレ・ソシ瓢メ
モリとこれに対応する複数の画像処理プロセツサとが常
にフル稼動することができるため。
図形処理の高速化を可能にする効果がある。更に本発明
は高解像度ディスプレイに表示されている画面をリフレ
ッシュするための情報を画像信号生成ユニットにより、
複数のりフレヅシニメモリを同時にアクセスして、読み
出すため、リフレッシュメモリのアクセス回数が減少し
、リフレッシュメモリに安価な低速メモリを使用するこ
とが可能となる効果がある。
なお1本発明はたとえば画像処理プロセー、すが4台、
リフレッシュメモリが4台の場合には画像処理プロセッ
サが2台又は、4の整数倍数台となハリフレツアーメモ
リが2本又は、4の整数倍数本の場合には1図形処理速
度が画1象処理プロセッサの個数倍高連化する効果があ
り、リフレッシュメモリのアクセス回数をリフレッシュ
メモリの個数分の1に減少させる効果がある。
さらに本ゼ明は高解像度ディスプレイが表示する画面1
枚分の画面清報を保持している2本又は、4の整数倍数
本のリフレッシュメモリヲ複数組用意することで複数枚
の画面を部用した図形処理を高速化する効果もある。
【図面の簡単な説明】
第1図は、ビットマツプディスプレイにおける表示画面
上の点とメモリ上の画面情報の関係を示す図、第2図は
、4ドツトの図形を右90°回転した時の処理手順を示
す図、第3図は、16ドツトの図形を右90°回転し皮
時の処理手順を示す図、第4図は1本発明の一実施例で
あるビットマツプディスプレイ制御装置ttl−示す図
、第5図は。 ディスプレイ表示画面上の点と2点の画面情報を保持し
ているリフレッシエメモリの関係を示す図。 第6図は2画1象信号生成ユニットによる画面リフレッ
シュ用ビデオ信号生成手1lRt−示す図、第7図は、
4台の画像処理プロセッサと4本のりフレヅシェメモリ
による4ド・ソト図形の右90°回転処理時のデータの
流れを示す図である。 1・・・・・・メモリ、2・・・・・・表示画面、3・
・・・・・画面情報格納領#jA、4・・・・・・グラ
フィック処理用プロセッサ、5・・・・・・データレジ
スタ、6・・・・・・表示画面上の小領域、7・・・・
・・メモリ領域、10・・・・・・主プロセツサ、20
・・・・・・メインパス、30・・・・・・ビヅトマッ
、プディスプレイ制御装置、41〜44・・・・・・画
像処理プロセッ?、51〜54・・・・・・内部ハス選
択ユニット、61〜64・・・・・・リフレッシュメモ
リ、70・・・・・・画f象信号生成ユニット、71・
・・・・・シフトレジスタ、80・・・・・・高所家産
ディスプレイ、91〜94・・・・・・内部ハス、30
0・・・田メインバスインタ7エヘ へ ヘ ヘ ヘ < ム (J 還 ++ 9 + −リ

Claims (1)

  1. 【特許請求の範囲】 図形等を表示するビットマツプディスプレイと、該ビッ
    トマツプディスプレイに点の集合で表示される画面の情
    報を起重する同時アクセス可能な2本又は%4の整数倍
    数本のリフレッシュメモリと。 該リフレッシエメモリ及び、主プロセツサとのインタフ
    ェースを制御する2台又は、4の整数倍数台の画像処理
    プロセッサと。 前記リフレッシュメモリ上のデータを前記ディスプレイ
    に表示させる。ためのビデオ信号に変換する画面信号生
    成ユニットとから構成され。 前記画像処理プロセッサが前記リフレッシュメモリヲそ
    れぞれ作動せしめ前記ディスプレイに表示ナム図形を並
    ill帆理すふこンを線機とするビットマツプディスプ
    レイ制御装置。
JP59043664A 1984-03-07 1984-03-07 ビツトマツプデイスプレイ制御装置 Pending JPS60188985A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59043664A JPS60188985A (ja) 1984-03-07 1984-03-07 ビツトマツプデイスプレイ制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59043664A JPS60188985A (ja) 1984-03-07 1984-03-07 ビツトマツプデイスプレイ制御装置

Publications (1)

Publication Number Publication Date
JPS60188985A true JPS60188985A (ja) 1985-09-26

Family

ID=12670115

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59043664A Pending JPS60188985A (ja) 1984-03-07 1984-03-07 ビツトマツプデイスプレイ制御装置

Country Status (1)

Country Link
JP (1) JPS60188985A (ja)

Similar Documents

Publication Publication Date Title
US4546451A (en) Raster graphics display refresh memory architecture offering rapid access speed
US5388207A (en) Architecutre for a window-based graphics system
US5940087A (en) Graphic processing apparatus and method
US5550961A (en) Image processing apparatus and method of controlling the same
JP3138173B2 (ja) グラフィックス用フレームメモリ装置
US6753872B2 (en) Rendering processing apparatus requiring less storage capacity for memory and method therefor
JPH09245179A (ja) コンピュータグラフィックス装置
US5959638A (en) Method and apparatus for constructing a frame buffer with a fast copy means
US5621866A (en) Image processing apparatus having improved frame buffer with Z buffer and SAM port
JPH06175646A (ja) グラフィックス・システム用フレーム・バッファおよびラスタ・プロセッサならびにピクセル変数のバッファリング方法
US5895502A (en) Data writing and reading method for a frame memory having a plurality of memory portions each having a plurality of banks
JPS60188985A (ja) ビツトマツプデイスプレイ制御装置
US5255366A (en) Address processing unit for a graphics controller
JPH0361199B2 (ja)
JPS60217387A (ja) Crt表示装置
JPS5835592A (ja) 表示画面分割装置
JPH0736772A (ja) 高速ビットマップ・アクセス制御装置及び制御方法
JPS60249184A (ja) ビツトマツプ表示用メモリ装置
JPH04195190A (ja) 表示メモリ用アドレス変換装置
JPS61290486A (ja) 表示制御装置
JPH04329482A (ja) 画像回転処理方法およびその処理装置
JPS63255778A (ja) 画像処理装置
JPS6348355B2 (ja)
JPH023196B2 (ja)
JPH05151771A (ja) フレームメモリ装置